版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
精品文档-下载后可编辑基于AD7892SQ和CPLD的数据采集系统-设计应用0引言
本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言VerilogHDL编程,通过采用CPLD使数据采集的实时性得到提高。
1硬件设计
针对多路信号的采集,本系统采用4/8通道ADG508A模拟多路复用器对检测的信号进行选择,CMOS高速放大器LF156对选中的信号进行放大,AD7892SQ实现信号的A/D转换,CPLD完成控制功能。电路如图1所示。
AD7892SQ是美国AD公司生产的LC2MOS型单电源12位A/D转换器,可并行或串行输出。
AD7892SQA/D转换器具有如下特点:单电源工作(+5V或+10V);内部含有采样保持放大器;具有高速的串行和并行接口。
AD7892SQ控制字的功能如下:
a)MODE:输入控制字,低电平时为串行输出,高电平时为并行输出,本系统为并行输出;
b)STANDBY:输入控制字,低电平时为睡眠状态(功耗5mW),高电平时正常工作,一般应用时接高电平;
c)CONVST:启动转换输入端,当此脚由低变高时,使采样保持器保持开始转换,应加一个大于25ns的负脉冲来启动转换;
d)EOC:转换结束信号,转换结束时,此脚输出100ns的低电平脉冲;
e)CS:片选,低电平有效;
f)RD:低电平有效,与CS配合读,使数据输出。
MODE脚接高电平时,AD7892SQ为并行输出,时序如图2所示。
在EOC下降沿时间内开始采样,就是转换一结束就开始下次采样,采样时间fACQ应大于等于200ns或400ns,转换结束后(即E0C的下降沿),当CS和RD有效时,经过t6=40ns的时间,就可以在DB0-DB11上获得转换之后的12位数据,CS和一般的片选信号相同,可以一直有效,外加RD的时间T5也应大于35ns。CONVST信号t1应大于35ns,在上升沿时采样保持器处于保持状态,开始A/D转换,转换所需的时间tCONV为1.47μs或1.6μs,转换结束后,EOC脚输出的t2为大于等于60ns的负脉冲用来进行中断或数据锁存。由此得出下次采样和本次的输出可以同时进行,因此的采样转换输出的时间为1.47+0.2=1.67μs(600kSPS(千次采样每秒)),1.6+0.4=2μs(即500kSPS),图2中的t9大于等于200ns,t7近似为5ns,t3、t4、t8可为0,(此时t9=tACQ)。
2程序设计
2.1系统介绍
系统中的CPLD是结构比较复杂的可编程逻辑器件,硬件描述语言设计的控制程序写入CPLD内即可实现其功能。系统采集的数据常常放在数据缓存器中,数据缓存区要求既要有与A/D转换芯片的接口,又要有与系统DSP的接口,以提高数据吞吐率,本系统选用FIF0(先进先出),并且FIF0具有不需要地址寻址的优点[1]。
2.2系统的软件描述
本系统采用VerilogHDL语言进行描述。VerilogHDL被近90%的半导体公司使用,成为一种强大的设计工具。其优点是[2]:
a)VerilogHDL是一种通用的硬件描述语言,易学易用;
b)VerilogHDL允许在同一个电路模型内进行不同抽象层次的描述,设计者可以从开关、门、RTL或者行为等各个层次对电路模型进行定义;
c)绝大多数流行的综合工具都支持VerilogHDL,这是VerilogHDL成为设计者的语言的重要原因之一;
d)所有的制造厂商都提供用于VerilogHDL综合之后的逻辑仿真的元件库,因此使用VerilogHDL进行设计,即可在更广泛的范围内选择委托制造的厂商;e)PLI(编程语言接口)是VerilogHDL语言重要的特性之一,它使得设计者可以通过自己编写C代码来访问VerilogHDL内部的数据结构。
2.3AD7892SQ描述
描述AD7892SQ模块,可以把模块用于采集系统的仿真,以验证FSM(有限状态机)设计的正确性。该模块主要有4个输入信号和1个输出信号,与芯片的控制信号一致。程序如下:AD7892SQ仿真波形见图3。
2.4FSM描述FSM为异步工作。当convst有效时停留在convst_ad状态,且rd和cs都为1,convst为0且处于clock的上升沿时FSM会处于4个状态中的一个状态。图4为FSM仿真波形。
2.5FIFO描述
FIFO为同步工作。当reset有效且处于clock的上升沿时,dout为O;reset为1且处于clock上升沿时,read和write组合的4种情况分别对应各自的工作状态。图5为FIFO仿真波形。
3结束语
VerilogHDL硬件描述语言已越来越广泛地应用于EDA(电子设计自动化)领域,多数EDA设计工程师都用它进行ASIC(专用集成电路)设计和CPLD/FPCA开发。用语言进行电路设计,能够灵活地修改参数,而且极大地提高了电路设计的通用性和可移植性。需要指出的是,采用IP核的方法设计电路,不但可以单独使用,而且可以嵌入到ASIC或CPLD/FPGA的电路设计中,同时缩短了产品的开发周期,应大力推广。
参考文献:
[1].AD7892SQdatasheet/datasheet/AD7892SQ_2263740.html.[2].CPLDdatashee
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 高中历史人教统编版(必修)中外历史纲要(上)第15课 明至清中叶的经济与文化教学设计
- 第10课 秦末农民大起义教学设计-2025-2026学年初中历史中国历史 第一册统编版(五四学制)
- 2026江西赣西科技职业学院人才招聘备考题库含答案详解(轻巧夺冠)
- 2026内蒙古兴安盟事业单位春季专项人才引进145人备考题库附参考答案详解(预热题)
- 2026广西南宁兴宁区五塘镇中心卫生院招聘1人备考题库及答案详解【典优】
- 部编版语文二年级下册 常用标点符号教学设计
- 2026西藏那曲安多县粮食有限责任公司社会招聘企业管理人员的1人备考题库及答案详解参考
- 2026广东韶关市新丰县医共体招聘专业技术人员公30人告带答案详解(培优a卷)
- 2026广东广州市政务服务中心编外人员招聘备考题库带答案详解(b卷)
- 2026天津市肿瘤医院秦皇岛医院选聘31人备考题库(河北)含答案详解(基础题)
- 第一次月考测试卷(试卷)2025-2026学年五年级英语下册辽师大版三起(含答案)
- 2026年消费维权竞赛试题及答案
- 2025年广东深圳市中考英语试卷真题及答案详解(精校打印版)
- 校医院内部财务管理制度
- 2026年兰考三农职业学院单招职业适应性测试题库附答案详解(黄金题型)
- 2025四川泸州市古蔺县考试选任聘副科级领导干部14人备考题库附答案
- 山东省2026届高三12月大联考数学试题(含答案)
- 水晶产品采购合同范本
- 市场监管公务员考核表个人总结5篇
- 辽宁某办公大楼室内装饰装修工程施工组织设计
- 部编版语文四年级下册全册教案
评论
0/150
提交评论