Quartus2原理图输入法设计三人表决器实验_第1页
Quartus2原理图输入法设计三人表决器实验_第2页
Quartus2原理图输入法设计三人表决器实验_第3页
Quartus2原理图输入法设计三人表决器实验_第4页
Quartus2原理图输入法设计三人表决器实验_第5页
已阅读5页,还剩12页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Quartus2原理图输入法(上机实训),可以打开QuartusⅡ7.2,可以打开QuartusⅡ7.2软件;◆启动软件后,若你的电脑没有连接到Internet互联网,会出现提示,提示你没有连接到Altera的官方网站,将无法获得更新的资源。点击【确定】继续,因为这不影响软件的正常使用。邮象花邮象花工程能辨、工作正资琢管理宙口AUTERA.在寺出诗或伤真这行水态星亦窗口程手偏神或伤真后化基信人显亦富口QuartusⅡ7.2软件的默认启动界面如下图所示,由标题栏、菜单栏、常用工具栏、资源管理窗口、程序编译或仿真运行状态的显示窗口、程序编译或仿真的结果显示窗口和工程编辑工作区组成。将设计正确的电路下载到可编程的逻辑器件(CPLD、FPGA)中。因软件在完成整个设计、编译、仿真和下载等这些工作过程中,会有很多相关的文件产生,为了便于管理这些设计文件,我们在设计电路之前,先要建立一个项目工程(NewProject),并设置好这个工程能正常工作的相关条件和环境。建立工程的方法和步骤如下:(1)先建一个文件夹。就在电脑本地硬盘找个地方建一个用于保存下一步工作中要产生的工程项目的文件夹,注意:文件夹的命名及其保存的路径中不能有中文字符。(2)再开始建立新项目工程,方法如右图点击:【File】菜单,选择下拉列表中的【NewProjectWizard..】命令,打开建立新项目工程的向导对话框。如下图,出现第①个对话框,让你选择项目工程保存位置、定义项目工程名称以及设计文件顶层实体名称。方法如下:定义项目工程名称.定义设讦文件的顶层实体名称第一栏选择项目工程保存的位置,方法是点击按钮,选择到刚才我们在第一步建立的文件夹。第二栏(项目工程名称)和第三栏(设计实体名称)软件会默认为与之前建立的文件夹名称一致。没有特别需要,我们一般选择软件的默认,不必特意去修改。盖要注意的是:以上名称的命名中不能出现中文字符,否则软件的后续工作会出错。完成以上命名工作后,点击Next,进入下一步,如下图对话框:②③1n%这第③步的工作是让你选择好设计文件下载所需要的可编程芯片的型号,现在我们只做简单的电路设计和仿真,随便指定一个就可以了。以后我们做课程设计或学习《可编程逻辑器件》这门课后,等熟悉了CPLD或FPGA器件以后再根据开发板的器件选择合适的器件型号。点击Next,进入下一步。Designerhy/syrthotiSmuotorCoevokege.取消QuartusII软件的应用都是基于一个项目工程来做的,因此无论设计一个简单电路还是很复杂的电路都必须先完成以上步骤,建立一个后缀为(qpf的ProjectFile.)2.新建设计文件建立好一个新的项目工程后,接下来可以开始建立设计文件了。QuartusII7.2软件可以用两种方法来建立设计文件,一种是利用软件自带的元器件库,以编辑电路原理图的方式来设计一个数字逻辑电路,为初学者,我们先学会用编辑原理图的方法来设计一些简单的数字逻辑电路。件对话框,如下图。选择【BlockDiagram/SchematicFile】,点击OK,即进入原理图编辑界面。(2)编辑原理图QuartusII7.2软件的数字逻辑电路原理图的设计是基于常用的数字集成电路的,要熟练掌握原理图设计,必须要认识和熟悉各种逻辑电路的符号、逻辑名称和集成电路型号。因此努力学好《数字电子技术基础》是后续学习其他专业知识、掌握电路设计的基本条件。电路的逻辑功能是:三人表决,以少数服从多数为原则,多数人同意则议案通过,否则议案被否决。这里,我们使用三个按键代表三个参与表决的人,置"0"表示该人不同意议案,置“1”表示该人同意议案;XX5)把所用的元件都放好之后,开始连接电路。将鼠标指到元件的引脚上,鼠标会变成"十"字形状。按下左键,拖动鼠标,就会有导线引出。根据我们要实现的逻辑,连好各元件的引脚。6)双击原理图的空白处,打开元件对话框。在Name栏目中输入Input,我们便得到一个输入引N7)双击输入引脚,会弹出一个属性对话框。在这一对话框上,我们可更改引脚的名字。我们分出引脚。点击OK按钮,放入原理图。重复操作,给我们的电路加上两个输出引脚。给两个输出引脚分别命名为led1、led2。FNns正oNN设计好的电路若要让软件能认识并检查设计的电路是否有错误,需要进行项目工程缠译Ouartus117.2软件能自动对我们设讦的电路进行编译和检查设计的正硼性。方法如下:用在【Processing】菜单下,点击【StartCompllation】命令,或直接点击常用工具栏上的按粗,开始编译我们的项目。编译成功后,点击确定按钮。仿真是指利用QuartusI软件对我们设计的电路的逻辑功能进行验证,看看在电路的各输入端加上一组电平信号后,其输出端是否有正确的电平信号输出。因此在进行仿真之前,我们需要先建立一个输入信号波形文件。方法和步骤如下:T)在【File】菜单下,点击【New】命令。在随后弹出的对话框中,切换到【OtherFiles】页·选中【VectorWaveformFile】选项,点击,OK按钮。2)在【Edit】菜单下,点击【InsertNodeorBus..】命令,或在下图Name列表栏下方的空白处双击鼠标左键,打开编辑输入、输出引脚对话框,Nanep草标左键,会联出如石图的对话和输出端。A添加所有引算Irknti*edkatiked22业m业m234联点击此C1ock按钮。英短已几Ap觅01234QuartusII软件集成了电路仿真模块,电路有两种模式:时序仿真和功能仿真,时序仿真模式按芯否正确进行模拟仿真。在验证我们设讦的电路是否正确时,常选择6)将软件的仿真模式修改为“功能仿真”模式,操作方法如下图所示:由此校由此校。可并知下同的工程以要对认藏,设置物大福式。FDeyiceCompiationProcessSsting:tSyrthesisSettingsSettinos"AnaysisSettirgsSignalfTapllLogicAnabyzerLooicAnolzerinteifaceSimoSg装拆轰報肃登好奇序移焚的覆元横式。7)选择好"功能仿真"模式后,需要生成一个“功能仿真的网表文件",方法是如右图,选择【Processing】StartCoepilationandSimulatienCtrl+ShiftSisulsterToolaanieTisinghalyierTolwwMePoarknslyarToel18001234(到这里为止,我们基于QuartusII7.2软件的数字电路设计与仿真工作已经完成,但我们设计的电路最终还要应用可编程逻辑器件来工作,去实现我们设计的目的,因此接下来,我们还要把设计文件下载到芯片中,使设计工作赋予实际。)5、下载验证要将设计文件下载到硬件芯片中,我们事先一定要准备好一块装有可编程逻辑器件的实验板(或开发板)和一个USB下载工具。由于不同的可编程逻辑器件的型号及其芯片的引脚编号设计好的数字电路的输入、输出端根据芯片的引脚编号进行电要。1)检查项目工程

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论