电工实验集成门电路的逻辑变换及应用_第1页
电工实验集成门电路的逻辑变换及应用_第2页
电工实验集成门电路的逻辑变换及应用_第3页
电工实验集成门电路的逻辑变换及应用_第4页
电工实验集成门电路的逻辑变换及应用_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电工实验集成门电路的逻辑变换及应用第1页,课件共15页,创作于2023年2月二、实验器材数字逻辑实验箱1台双踪示波器1台数字万用表1台74LS002块74LS201块第2页,课件共15页,创作于2023年2月1.检查与非门的功能。2.用与非门组成其他逻辑门电路并测试功能。(1)用与非门组成与门。(2)用与非门组成或门。(3)用与非门组成或非门。(4)用与非门组成异或门。(5)用与非门组成同或门。3.测试控制门的功能。&AB控制端波形由实验箱中时钟信号提供三、实验内容第3页,课件共15页,创作于2023年2月1.检查连接导线;2.测试芯片的逻辑功能;3.按逻辑电路图连接电路;4.按所设计的真值表操作电路输入端,观察输出端,验证结果;5.得出实验结论;6.电路故障的排除(用逐点测试法)。四、电路连接步骤第4页,课件共15页,创作于2023年2月(1)芯片是否出现故障,(2)每一根导线是否导通;(3)芯片和导线是否完全插入实验板中;先检查芯片上的“电源”和“地”是否接对;有没有电压,用万用表测量。(4)所搭电路的连线是否正确;接电路时,要断开电源;接好电路,确认无误通电;做完实验后,关掉电源,再拆电路。电路故障的排除方法第5页,课件共15页,创作于2023年2月蜂鸣档1.测试导线第6页,课件共15页,创作于2023年2月(1)管脚识别2.测试芯片Quad2-inputNANDGate第7页,课件共15页,创作于2023年2月门电路的测试(以74LS00为例)将管脚1、2、4、5、9、10、12、13依次分别接电平开关,管脚3、6、8、11分别接电平显示,将电平开关按真值表置位,分别测输出电压及逻辑状态。将14脚(VCC)接通5V电源,将7脚(GND)接地,用万用表测14脚与7脚间应有5V电压;第8页,课件共15页,创作于2023年2月第9页,课件共15页,创作于2023年2月数字实验箱介绍五、实验仪器应用第10页,课件共15页,创作于2023年2月第11页,课件共15页,创作于2023年2月集成电路有缺口一侧向左第12页,课件共15页,创作于2023年2月输入是高电平的时候指示灯亮开关打在上面的时候,输出为高电平;反之,输出为低电平第13页,课件共15页,创作于2023年2月TTL:(1)工作电压:5V+10%;(2)多余输入端的处理:悬空为高,但不稳定,易受干扰,需按逻辑要求接入电路;(3)输出端的处理:一般不允许并联使用,不允许直接接地或接5V电源。CMOS:(1)工作电压:+3V--+18V,(2)多余输入端的处理:所有输入端都不允许悬空,不使用的输入端应按逻辑电平要求通过电阻接电源或地;(3)输出端的处理:输出端不允许直接与电源或地连接,同一芯片上的输出端可以并联使用。(4)输入信号幅度不能超过VDD—VSS。TTL与CMOS第14页,课件共15页,创作于2023年2月1.实验前:用万用表“欧姆挡”或“蜂鸣档”检测导线,每次使用完,应将万用表置于测电压档位。2.电路连线时,先连芯片的电源和地的管脚,再连接其他管脚。3.TTL芯片的多余输入端的处理:悬空为高,但不稳定,需按逻辑要求接入电路;输出端的处理:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论