数字逻辑知到智慧树章节测试课后答案2024年秋山东科技大学_第1页
数字逻辑知到智慧树章节测试课后答案2024年秋山东科技大学_第2页
数字逻辑知到智慧树章节测试课后答案2024年秋山东科技大学_第3页
数字逻辑知到智慧树章节测试课后答案2024年秋山东科技大学_第4页
免费预览已结束,剩余6页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑知到智慧树章节测试课后答案2024年秋山东科技大学绪论单元测试

系统一般可分为模拟系统、数字系统和模拟数字混合系统。()

A:对B:错

答案:对

第一章单元测试

假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是:()

A:11000001

B:11001011

C:11001001

D:11010110

答案:11001001

某数在计算机中用8421BCD码表示为011110001001,其真值为:()

A:789H

B:1929

C:789

答案:789

常用的BCD码有:()

A:格雷码

B:8421码

C:余三码

D:奇偶校验码

答案:8421码

与余3码(10001000)等值的十进制数是:()

A:66

B:88

C:55

D:77

答案:55

8421BCD码是否具有奇偶特性?()

A:是

B:不是

C:其余都不对

D:不确定

答案:是

第二章单元测试

试求此函数的最简或与式为()。

A:

B:

C:

D:

答案:

函数的最简与或式为()。

A:

B:

C:

D:

答案:

函数和相等()。

A:错B:对

答案:对函数的反函数为。()

A:对B:错

答案:错函数的对偶式为。()

A:对B:错

答案:错

第三章单元测试

二极管具有单向导电性。()

A:错B:对

答案:对三极管的三个工作区域分别是:饱和区、截止区、放大区。()

A:对B:错

答案:对OC门工作时要外加上拉电阻才可以正常工作。()

A:错B:对

答案:对TTL与非门可以实现“线与”功能。()

A:错B:对

答案:错TTL与非门的悬空端可看作:()

A:低电平

B:高电平

C:短路

D:开路

答案:高电平

下列哪种门电路可以将输出端直接并联使用:()

A:普通CMOS门

B:具有推拉式输出级的TTL电路

C:三态门

D:OC门

答案:OC门

三态门的三个状态是:()

A:开路

B:低电平

C:高电平

D:短路

E:高阻态

答案:低电平

;高电平

;高阻态

第四章单元测试

根据如下电路,设输入为A,B,C,输出为F,利用组合逻辑电路的分析方法可知,此电路只有当输入信号一致时,输出F=1,;输入不一致时,输出F=0,该电路为不一致检测电路。

()

A:对B:错

答案:对在输入不提供反变量的情况下,用与非门实现函数,利用组合逻辑电路的设计方法,如下电路设计可以实现该逻辑函数功能。()

A:对B:错

答案:对利用险象判断的方法,如下电路中可能存在险象。()

A:对B:错

答案:对逻辑函数可能存在竞争-冒险。()

A:对B:错

答案:对利用译码器的使能端,将两片3-8译码器可扩展为一片4-16译码器,可用于设计四位二进制的偶校验发生器,经电路分析,如下四位二进制的偶校验发生器电路存在设计错误。

()

A:错B:对

答案:错用4路多路选择器实现逻辑函数,经电路分析,如下电路设计可实现该逻辑函数功能。()

A:对B:错

答案:对

第五章单元测试

时序电路的输出不仅与当前的输入有关还与上一时刻的状态有关。()

A:错B:对

答案:对时序电路分为同步时序电路和异步时序电路。()

A:对B:错

答案:对寄存器只能存储数据,不能构成计数器。()

A:对B:错

答案:错构成模大于16小于256的计数器,要用几片74161芯片?()

A:4片

B:3片

C:1片

D:2片

答案:2片

构成8位可逆移位寄存器要用几片74LS194芯片?()

A:2片

B:4片

C:3片

D:1片

答案:2片

钟控制触发器的触发方式分为:()

A:上升沿触发

B:高电平触发

C:低电平触发

D:下降沿触发

答案:上升沿触发

;高电平触发

;低电平触发

;下降沿触发

J-K触发器具有哪些功能:()

A:置0

B:保持

C:翻转

D:置1

答案:置0

;保持

;翻转

;置1

计数器分为:()

A:减1计数器

B:可逆计数器

C:其余都不对

D:加1计数器

答案:减1计数器

;可逆计数器

;加1计数器

第六章单元测试

任何一个组合逻辑电路都可以用一个PAL来实现。()

A:错B:对

答案:错以下为MAX+PLUSII的原理图输入设计流程步骤,1.项目建立2.输入设计项目,存盘3.项目编译,时序仿真4.管脚锁定,编程下载。正确顺序为()。

A:1234

B:1324

C:1243

D:1342

答案:1234

一个相对完整的VHDL设计由库、程序包实体、结构体、配置几个部分组成。()

A:对B:错

答案:对VHDL的描述风格可归纳为()。

A:寄存器传输式描述

B:行为描述

C:数据流描述

D:结构描述

答案:寄存器传输式描述

;行为描述

;数据流描述

;结构描述

VDHL的程序结构特点具体包括()?

A:VHDL语句的行为描述能力和程序结构决定了它具有支持大规模集成电路设计的分解和对已有设计的再利用功能。

B:VHDL丰富的仿真语言和库函数,是的在大规模集成电路设计的早期就能查验出设计系统的功能可行性,可随时对设计进行功能仿真、时序仿真。

C:VHDL具有更强的行为描述能力决定了它成为系统设计领域最佳的硬件描述语言。

D:对于VHDL完成的一个确定的设计,可以利用EDA工具进行逻辑综合和优化,并自动把VHDL描述设计转换成门级网表。

答案:VHDL语句的行为描述能力和程序结构决定了它具有支持大规模集成电路设计的分解和对已有设计的再利用功能。

;VHDL丰富的仿真语言和库函数,是的在大规模集成电路设计的早期就能查验出设计系

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论