全国名校计算机组成原理考研真题汇编_第1页
全国名校计算机组成原理考研真题汇编_第2页
全国名校计算机组成原理考研真题汇编_第3页
全国名校计算机组成原理考研真题汇编_第4页
全国名校计算机组成原理考研真题汇编_第5页
已阅读5页,还剩154页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

目录

1.北京科技大学计算机组成原理考研真题

2013年北京科技大学869计算机组成原理考研真题

2014年北京科技大学869计算机组成原理考研真题

2.广东工业大学计算机组成原理考研真题

2016年广东工业大学832计算机组成原理考研真题

2017年广东工业大学832计算机组成原理考研真题

2018年广东ZDIE大学832计算机组成原理考研真题

3.杭州电子科技大学组成原理考研真题

2015年杭州电子科技大学鼬原理考研真题

2016钠州电子科技大学组成原理考研真题

2017年杭州电子科技大学组成原理考研真题

4.江苏大学计算机组成原理考研样题

2015年江苏大学850计算机组成原理考研样题

2016年江苏大学850计算机组成原理考研样题

2017年江苏大学850计算机组成原理考研样题

5.沈阳工业大学计算机组成原理考研真题

2013年沈阳工业大学838计算机组成原理考研真题

2014年沈阳工业大学838计算机组成原理考研真题

2015年沈阳工业大学838计算机组成原理考研真题

6.其他院校计算机组成原理考研真题

2015年华侨大学848计算机组成原理考研真题

1.北京科技大学计算机组成原理考研真题

2013年北京科技大学869计算机组成原理考研真题

北京科技大学

2013年硕士学位研究生入学考试试题

试题编号:869试题名称:计算机组成原理(共9页)

适用专业:计算机科学与技术、软件工程、计算机技术(专业学位)、

软件工程(专业学位)

说明:所有答案必须写在答题纸上,做在试题或草稿纸上无效.

一、选择(满分20分,每题1分)

1.计算.机中采用补码运算的目的是为了()

(A)与手工运算方式保持•致

(B)提高运算速度

(0简化计算机的设计

(D)提高运算的精度

2.下列叙述中,不正确的是()

(A)串行加法器位数越多加法时间越长

(B)超前进位加法器位数越多高位电路越攵杂

(0串行加法器比超前进位加法器的加法时间长的原因是串行加法器进位

串行传递

(D)串行加法器比超前进位加法器的加法时间长的原因是串行加法器位

电路复杂

3.IEEE754的浮点数C1E00000,.代表的真实数值是()

(A)-7.0(B)-28.0

(C)-14.0(D)14.0

4.关于海明校验码的说法中,正确的是()

(A)只能检测出•位出错

(B)能检测出两位同时出错

(C)不能指出哪一位出错

(D)能纠正两位错误

5.以下几种存储器中,存取速度最快的是()

(A)Cache(B)寄存器

(r\rh左在

w/riFT

6.关于DRAM刷新的说法中,错误的是()

(A)刷新是通过对存储单元进行“读但不输出数据”的操作来实现的

(B)刷新时指对DRAM中的存储电容重新充电

(0由于DRAM内部设有专门的刷新电路,所以访存期间允许刷新

(D)刷新是按行进行的

7.在程序的执行过程中,Cache与主存的地址映射是由()

(A)操作系统来管理的

(B)硬件自动完成的

(0硬件和软件共同完成的

(D)编译器和程序员调度的

8.当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息

写入Cache,在此过程中传送和写入的信息数据宽度各为()

(A)字,块(B)字,字

(0块,页(D)块,块

9.关于Cache的说法中,正确的是()

(A)Cache的容量与主存容量的差距越大越好

(B)采用直接映像时,Cache无需考虑替换问题

(0采用直接映像时,一般用最近最少使用替换算法

(D)如果采用最优替换算法,则Cache的命中率可达到100$

10.存储中,信息按对齐方式存储(整数边界方式存储)的含义是()

(A)信息的字节长度必须是整数

(B)信息单元的字节长度必须是整数

(。信息单元的存储地址必须是整数

(D)信息单元的存储地址是其节长度的整数倍

11.虚拟存储器中关于页表、快表和慢表叙述中正确的是()

(A)快表与慢表都存储在主存中,但快表比慢表容量小

(B)快表采用了优化搜索算法,因此肯找速度快

(0快表采用高速存储器件组成,按查找内容访问,因此比慢表查找速度

(D)快表比慢表命中率高,可以得到更多的搜索结果

12.虚拟存储器不能解决的问题是()

(A)存储系统成本高

(B)编程空间受限

(0访问速度慢

(D)程序空间到物理空间的转换

13.若指令中地址码给出的是操作数有效地址,这种寻址方式为()

(A)立即寻址

(B)直接寻址

(C)间接寻址

(D)相对寻址

14.计算机指令中要用到的操作数一般可来自()部件

(A)通用寄存器

(B)内存存储单元

(0外设接口中的寄存器

(D)以上三种均可以

15.CPU功能不包括()

(A)执行指令

(B)执行子程序调用

(C)执行DMA操作

(D)检测并响应中断

16.在计算机中,存放微指令的控制存储器隶属于()

(A)外存(B)高速缓存

(0内存(D)CPU

17.在一个微指令周期中()

(A)只能执行一个微操作

(B)能顺序执行多个微操作

(0能并行执行多个互斥微操作

(D)能并行执行多个相容微操作

18.下列说法正确的是()

(A)取指周期一定等于机器周期

(B)指令字长等于存储字长的前提下,取指周期等于机器周期

(C)指令字长等于机器字长的前提下,取指周期等于机器周期

(D)取指周期与机器周期没有必然的联系

19.采用DMA方式传送数据时,每传送一个数据就要占用一个()

(A)指令周期

(B)中断周期

(0存储周期

(D)节拍周期

20.对于单重中断处理过程,说法不正确的是()

(A)中断请求是中断源发出并送给CPU的控制信号

(B)CPU在每个机器周期后要检查是否有中断请求

(C并rh际星为了CPI;能用应腐在侑iti断爱

✓I।xj5jiwise、

(D)在进入中断设备服务程序之前不需要开中断

二、填空(满分40分,每题2分)

1.某机器字长32位,其中一位符号位,定点小数补码最大数最小

数为_______

2.若定点整数64位,含•位符号位,补码表示,则所能表示的绝对值最大的负

数为______

3.小端次序的机器上,四字节数据12345678H按字节地址由小到大的存储序列为

4某存储系统中,主存容量是Cache容量的1024倍,Cache被分为8个块,当

主存地址和Cache地址采用直接映像方式时,地址映射表的大小为(假

设不考虑一致维护位)

5.一个带有Cache的计算机系统中,Cache的容量为256KB,主存的容量为

1024MB,则Cache-主存层次的等效容量为

6.在页面尺寸为4KB的页式存储管理中,页表中的内容依次是的5,6、8、7、

11,则物理地址32773对应的逻辑地址为

7.设相对寻址的转移指令占两个字节第一字节是操作码,第二字节是用补码表示

的相对位移量,若转移指令地址为2008H,要求转移到2002H,则该转移指令

第二字节内容为

8.•个五级流水线处理器,连续向此流水线输入100条指令,如不考虑冲突情况,

在第78个时钟周期结束时,共执行完的指令条数为条

9.设指令字长16位,采用扩展操作码,操作数地址需4位,该指令系统已有三

地址指令X条,二地址指令Y条,无零地址指令,则一地址指令最多

10.假设某计算机共有256个微命令,如果采用字段直接编码法,若4位为一个

段,共需段,操作控制字段需位

11.提高加法器运算速度的关健是_________________________________

12.减法可以和加法使用同一部件的关键是

13.在指令格式设计中,采用扩展操作码技术的目的是:

M.在浮点数表示方法中,阶码表示,阶码位数越多,

该浮点数表示的越大。

15.采用数据校验码的目的是,

16.常用的数据校验码有奇偶校验码、和

17.影响流水线性能的主要因素有__________________________________

18.中断响应过程中,保护程序计数器PC的作用是

19.构成控制信号序列的最小单位是

20.在机器码中,零的表示唯一的码是和

三、简答题(满分30分,每题6分)

1.溢出检测是处理器设计必须考虑的问题,请简述加/减法运算器的溢出检测方

法,并给出示意电路图。

2.简述加法运算渊中快速进位链的作用及其实现原理

3.简述局部性原理,并给出一个程序执行中符合某种局部性原理的例子.

4.简述层次存储系统中快表的组成及作用

5.筒述中断解蔽字的作用

四、综合题(共40分)

1.已知X=-0.0110001X2",Y=0.1100110X2(此处数均为二进制).浮

点数阶码用4位移码,尾数用8位补码表示(含符号位)(8分)

(1)写出X,Y的浮点数表示(要求格式:数符阶码尾数)

(2)计算X+Y要求给出运算过程(舍入采用0舍1入法),并判断是否

溢出

2,请写出“1位Booth乘法"6x7=42的详细执行过程。其中乘法器宽度为

4位,要求按照:执行周期、被乘数、部分积格式写出执行过程;并画出电路示

意图(8分)

3.有一个全相联Cache系统,Cache由4个块构成,CPU送出的主存地址流序

列为:2,12,9,12,2,8,7,5分别给出先进先出替换算法和最近最少使用

替换算法的相应地址分配和操作。(8分)

访问序列I2345678

访问序列12345678

4.设有一台计算机,其指令长度为16位,指令格式如卜•:

1S111087540

OPRMD

该指令的功能是(R)-(R)OP(M/D)

其中OP为操作码,占5位;第一操作数R为寄存器直接寻址,第二操作数由

”和D共同决定寻址方式(Y为寻址方式,D为形式地址)旦规定如下:

M=OOO,为立即寻址,D为立即数:

M=OOI,为相对寻址,D为位移量;

M=OIO,为基址J址,D为位移量:

M=O1I,为寄存隅间接寻址,D为寄存器号:

假定要执行的指令为加法指令(ADD),存放在002000单元中,D的值为02,

该指令执行前存储器内容如图1所示;通用寄存器组、变址寄存器和基址寄存器

内容如图2所示。问:当M分别为以下几种情况时,该指令执行后,结果是什么?

(要求写出计算过程)(8分)

(1)当M=000时,结果是什么?放在哪个寄存器中?

(2)当\1=001时,结果是什么?放在哪个寄存器中?

(3)当V=OIO时,结果是什么?放在哪个寄存器中?

(1)当M=0ll时,结果是什么?放在哪个寄存器中?

内存她址

15II1087540

OPRMD

002000ADD00102

002002001050

002004001150

002006001250

*

004002002006

004004002016

图I存储器内容

通用寄存器组

变址寄存器

002006

基址寄存2s

|002004|

图2寄存器内容

5.用增量方式和断定方式结合法为卜.图所示的微指令序列安排微地址。(8分)

要求:

(1)给出微指令格式并指出微地址至少多少位?

(2)给出转移控制条件定义

(3)给出具体微指令的微地址安排

五、设计题(共20分)

某计。机机器字长为8位,系统通用寄存器2个•指令采用变长指令格式,指令

长为1、2字(8、16位),其中第•字为操作码和?址特征,第二字为立即数(1廊)

或偏移盘,指令第字的位1为指令长度标识,位1内容为0表示单字长指令,

位I内容为1表示双字长指令(如图I所示).

743210

单字指令I0P[II。1~I

双多指令OPIIIII

士中4tor内存地址

图1指令格式一指令长度

现有二操作数指令三条,操作数寻址定义见图2.其中第2位为第一操作数,来

源「通用寄存器,内容为0表示Ro:内容为1表示Ri;第0,1位表示第•操

作数,J址编码见及I:第3位表示H的操作数,内容为0表示结果存在第一

操作数位置,内容为1表示结果存在第二操作数位置.

图2指令格式一操作数定义

表I寻址方式编码

4M字段(till.0)寻址才人及所用寺43

00Rc寄存X寻址

01R序存器寻址

10立即寻址

11直接寻址

系统部分数据通路结构如图3所示,在图3中所用控制信号为I时表示有效,

为0时表示无效.

图3数据通路

现有三条指令:

(I)

ADD0001

请分别给出此三条指令的指令流程,并画出能执行此三条指令的控制信号状态转

换图。

2014年北京科技大学869计算机组成原理考研真题

北京科技大学

2014年硕士学位研究生入学考试试题

试题编号:869试题名称:计算机组成原理(共9页)

适用专业:计算机科学与技术、软件工程、计算机技术(专业学位)、

软件工程(专业学位)

说明:所有答案必须写在答题纸上,做在试题或草稿纸上无效.

一、填空(满分40分,每题2分)

I.存储程序原理是指,

它是型计算机体系结构的核心思想.

2.设浮点数长16位,高8位是阶码,含1位阶符,低8位是尾数,含1位.数符,

阶码和尾数均用补码表示,基值(底)为2,尾数为规格化、无隐藏位,机器数

为FC60H的十进制真值是,十进制真值11/128的规格化浮点编码

是(16进制助记形式

3.已知冈"=Xo.X]X2...Xn,则1X]产.

4.设机器数长8位,定点小数,最高位是符号位,23的原码是,

128----------

-35的补码是________„

64

5.若浮点数格式中阶码的底一定,且尾数采用规格化表示法,则浮点数的表示

范围取决于的位数,而精度取决于的位数。

6.半导体随机读写存储器包括和,前者的速度比后者快,

但集成度不如后者高。

7.存储系统中,CPU能直接访问和,但不能直接访问

磁盘和光盘。

8.设主存储器容量为64Kx32位,则CPU中用做主存接口的寄存器MAR的位

数是,MBR的位数是o

9.中断周期前的CPU工作周期是,中断周期后的CPU工作周期

是。

10.移码表示法主要用于表示,以利于在加减运算的操

作中比较大小。

II.某机指令字长24位,定长操作码,共能完成129种操作,采用单地址格式

可直接寻址的范闱是,采用二地址格式指令,可直接寻址范围是

12.用74181和74182组成64位多重进位运算器,则需片74181

和片74182.

13.寄存器间接寻址方式中,操作数存放在,寄存器中存放的

是o

14.CPU从取出一条指令并执行这条指令的时间称为=

15.微程序中的微指令是指»

16.当前正在执行的指令保存在CPU的寄存器中,运算结果

如溢出、为负、为零等状态标志保存在CPU的寄存器中。

17.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是用补码

表示的相对位移地,若转移指令地址为200aH,要求转移到2002H,则该转移

指令第二字节内容为O

18.为运算器构造的简单性,运舞方法中常采用加减法、乘除法或

补码乘除法。

19.组合逻轼控制器的基本思想是:某一微操作控制信号是译码输出,

信号和各种状态信号的逻辑函数。

20.组合逻辑控制器所采用的三级时序是指、和脉冲等三

级。

二、选择(满分30分,每题1分)

I.一个8位的二进制整数,若采用补码表示,且由3个T”和5个P”组成,则

最小值为.

A.-127B.-32C.-125D.-3

2.下列数中最大的数是。

A.(10011001)2B.(227)8C.(98)t6D.(152)1。

3.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是。

A.阶符与数符相同为规格化数

B.阶符与数符相异为规格化数

C.数符与尾数小数点后第—位数字相异为规格化数

D.数符与尾数小数点后第一位数字相同为规格化数

4.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码

是o

A.11001011B.11010110C.11001001D.11000001

5.计算机的存储器采用分级方式是为了.

A.减少主机箱的体积

B.解决容量、速度、价格三者之间的矛盾

C.存储大量数据方便

D.操作方便

6,下面所述不正确的是。

A.RAM可随机存取信息,掉电后信息丢失

B.访问RAM时,访问时间与单元的物理位置无关

C.内存中存储的信息均是不可改变的

D.随机存储器和只读存储器可统•编址

7.某计算机字长32位,存储容量为4MB,若按半字编址,它的寻址范围是.

A.4MB.3MC.2MD.IM

8.在定点二进制运算器中,减法运算•般通过来实现。

A,原码运算的二进制减法器B.补码运算的二进制减法器

C.补码运算的十进制加法器D.补码运第的二进制加法器

9.在向下生成的堆栈中,如果入栈指令PUSHX的操作定义为:SP-(SP)+1,

M(SP)-M(X),则出栈指令POPX应定义为o

A.SP—(SP)-I,M(X)-M(SP)B.SP-(SP>H,M(X)-M(SP)

C.M(X)-M(SP),SP-(SP)/D.M(X)—M(SP),SP-(SP)+I

10.以下四种类型指令中,执行时间最长的是。

A.RR型B.RS型

c.ss型D.SR型

11.微程序控制器中,机器指令与微指令的关系是»

A.每一条机器指令由一条微指令来执行

B.每•条机器指令由•一段微指令编写的微程序来解释执行

C.每一条机器指令组成的程序可由一条微指令来执行

D.一条微指令由若干条机器指令组成

12.从控制存储器中读取一条微指令并执行相应操作的时间叫

A.CPU周期B.微周期

C.时钟周期D.机器周期

13.挂接在总线上的多个部件。

A.只能分时向总线发送数据,并只能分时从总线接收数据

B.只能分时向总线发送数据,但可同时从总线接收数据

C.可同时向总线发送数据,并同时从总线接收数据

D.可同时向总线发送数据,但只能分时从总线接收数据

14.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,

另一个常需采用。

A.堆栈寻址方式B.立即寻址方式

C.隐含寻址方式D.间接寻址方式

15.同步控制是o

A.只适用于CPU控制的方式

B.只适用于外围设备控制的方式

C.由统一时序信号控制的方式

D.所有指令执行时间都相同的方式

16.为了便于实现多级中断,保存现场信息最有效的办法是采用.

A.通用寄存器B.堆栈C.存储器D.外存

17.下面浮点运算器的描述中正确的句子是:.

A.尾数部件只进行乘法和除法运算

B.阶码部件可实现加、减、乘、除四种运算

C.阶码^件只讲行阶码相加、相寂和比较操作

D.尾数部件只进行乘法和减法运算

18.在定点数运算中产生溢出的原因是。

A.运算过程中最高位产生了进位或借位

B.参加运算的操作数超出了机器表示的范围

C.寄存器的位数太少,不得不舍弃最低有效位

D.运算的结果超出了机器的表示范围

19.在浮点数加减法的对阶过程中,。

A.将被加(减)数的阶码向加(减)数的阶码看齐

B.将加(减)数的阶码向被加(减)数的阶码看齐

C.将较大的阶码向较小的阶码看齐

D.将较小的阶码向较大的阶码看齐

20.四片74181和1片74812器件相配合,具有如下进位传递功能。

A.串行进位B.组内先行进位,组间先行进位

C.组内先行进位,组间串行进位D.组内串行进位,组间先行进位

21.指令系统采用不同寻址方式的目的是o

A.实现存贮程序和程序控制。

B.缩短指令长度,扩大寻址空间,提高编程灵活性。

C.可直接访问外存。

D.提供扩展操作码的可能并降低指令译码的难度。

22.系统总线地址的功能是.

A.选择主存单元地址

B.选择进行信息传输的设备

C.选择外存地址

D.指定主存和I/O设备接口电路的地址

23.算术右移指令执行的操作是.

A.符号位填0,并顺次右移1位,最低位移至进位标志位

B.符号位不变,并顺次右移I位,最低位移至进位标志位

C.进位标志位移至符号位,顺次右移I位,最低位移至进位标志位

D.符号位埴1,并顺次右移1位,最低位移至进位标志位

24.某寄存器中的值有时是地址,因此只有计算机的才能识别它。

A.译码器B,判断程序C.指令D.时序信号

25.在虚拟存贮器中,当程序正在执行时,由完成地址映射。

A.程序员B.编译器C.装入程序D.操作系统

26.周期挪用方式常用于方式的输入/输出中.

A.DMAB.中断C.程序传送D.通道

27.至今为止,计算机中的所有信息仍以二进制方式表示的理由是.

A.节约元件B.运算速度快

C.物理器件的性能决定D.信息处理方便

28.下列叙述中正确的是.

A.只有I/O指令可以访问I/O设备。

B.在统一编址下,不能直接访问I/O设备。

C.访问存储器的指令•定不能访问I/O设备。

D.在具有专门I/O指令的计算机中,I/O设备才可以单独编址。

29.在各种I/O方式中,中断方式的特点是,

A.CPU与外设串行工作,传送与主程序串行工作。

B.CPU与外设并行工作,传送与主程序串行工作。

C.CPU与外设串行工作,传送与主程序并行工作。

D.CPU与外设并行工作,传送与主程序并行工作。

30.某计算机的控制器采用微程序控制方式,微指令中的操作控制字段采用分段

直接编码法,共有26个微命令,构成4个互斥类,分别包含3、5、12和6个微

命令,则操作控制字段至少有位。

A.4B.12C.15D.26

三、简答题(满分30分,每题5分)

1.什么是软件与硬件的逻辑等效性,并举出两个实例。

2.画出微程序控制器的构成框图,并说明各部分的功能。

3.某四位加法器的四位进位信号分别为C4、C3、Cz、C,,低位来的信号为G),

请分别按下述两种方式写出C4、C3、Cz、G的逻辑表达式。

(I)串行进位方式(2)并行进位方式

4.当指令系统和数据通路结构确定后,给出组合逻辑控制器的设计步骤。比较

组合逻辑控制器和微程序控制器的特点。

5.以打印机输出为例说明中断的全过程,并比较中断方式和DMA方式的特点。

6.比较Cache和虚拟存储器,说明它们的相似点与不同。

四、综合题(共50分)

I.(6分)(1)定点补码加减运算溢出判断的三种方法是什么?分别列出逻辑表

达式并加以说明。

(2)已知机器字长8位,x=-0.0111100,y=+0.1100100,求肉卜,t-x]#,[如卜,

卜外“x+y=?,x-y=?要求给出运算器的计算过程,并用溢出判别方法判断

结果是否溢出。

2.(4分)已知X=0.l010,Y7.1101,用原码一位乘法计算X*Y=?其中寄存器、

加法器的宽度均为4位,要求写出详细计算过程与说明。

解:凶雄=〔Y]M=

[X*Y]«=X*Y=

实现的具体过程:

C(进位P(部分积Y(除数

说明

触发器)寄存器)寄存器)

3.(6分)已知X=-0.0ll0101x211,Y=0.1100100x2川(此处数均为二进制)。

浮点数阶码用4位移码,尾数用8位补码表示(含符号位),

(1)写出X,Y的浮点数表示(要求格式:数符阶码尾数)。

(2)计算X+Y,要求给出运算过程(舍入采用0舍1入法)。

(3)如何判断浮点补码加减运算是否溢出?并说明发生溢出时如何处理?并判断

上述运算结果是否溢出。

4.(7分)有一个全相联Cache系统,Cache由8个块构成,CPU送出的主存地

批流序列分别为:14、18、14、18、8、4、8、10.求

(I)每次访问后,Cache的地址分配情况。

(2)当Cache的容量换成4个块,地址流为6、15、6、13、11、10、8、7时,

求采用先进先出替换算法的相应地址分配和操作。

5.(3分)设指令字长为16位,每个操作数的地址码为6位,指令有零地址、一地

址、二地址3种格式。

(I)设指令系统的操作码长度和位置固定,若零地址指令有M种,一地址指令

有N种,则二地址指令最多有几种?

(2)采用扩展操作码技术,二地址指令最多有几种?

(3)采用扩展操作码技术,若二地址指令有P条,零地址指令有Q条,则一地

址指令最多有几种?

6.(6分)设某机存储字长、指令字长和机器字长均相等,该机的指令格式如下:

538

OPMA

其中,A为形式地址,补码表示(包括一位符号位):M为寻址方式,

M=0立即寻址;

M=1直接寻址(此时A视为无符号数);

M=2间接寻址(此时A视为无符号数);

M=3变址寻址(A为位移量,变址寄存器为Rx);

M=4相对寻址。

求:(1)该指令格式能定义多少种不同的操作?立即寻址操作数的范围是多少?

(2)写出各种寻址方式(M=】、2、3、4)计算有效地址的表达式。

(3)当M=l、2、4时,能访问的最大主存空间为多少机器字?

7.(8分)某半导体存储器容量4Kx8位。其中固化区2Kx8位(低地址),用依8

位的EPROM芯片组成:随机读写区2Kx8位(高地址),由2Kx4位的SRAM

芯片组成。地址总线Au-Ao,双向数据总线DL%,芯郎控制读写。试问:

(1)数据缓冲寄存器多少位?地址寄存器多少位?

(2)二种芯片各需多少片?求每片芯片的片选逻辑式与地址分配完成下表。

(3)设计并完成该存储器逻辑图,注明芯片与地址总线、数据总线和H/力

信目绊的睬结.并叱加计洗粉始.

M•r,、m✓ii

芯片芯片芯片芯片片选逻辑

地址更困

编号容最地址表达式

1EPROMIKAq〜AoCS产

2cs;=

3CS1=

%4CS4=

D7DD4

DJ1

RTW

i'.i>

A[「A)

8.(10分)某计算机的数据通路如下图所示,其中M-主存,MBR一主存数据

寄存器,MAR一主存地址寄存器,即~取一通用寄存器,瓜一指令寄存器,PC一

程序计数器(具有自增能力),C、D—暂存器,ALU一算术逻辑单无,移位器一

左移、右移、宜通传送。所有双向箭头表示信息可以双向传送。

请按数据通路图画出下列指令的指令周期流程图:

(1)MOVR|,-(R2),指令功能是(R2“fRa,((R2))fRi・

(2)ADD(R(),(Ri)+.指令功能是((Ri世(识2))一(%),(R2)+l-R2.

2.广东工业大学计算机组成原理考研真题

2016年广东工业大学832计算机组成原理考研真题

广东工业大学

2016年攻读硕士学位嘤生入学考试试题

考试科目(代码)名称:(832)计算机组成原理满分150

(考生注意:答卷封面需填写自己的准考证编.答完后连同本试题一并交回!)

一、选择题(30分,共15题,每题2一第':

1计第机硬件能直接执行的只有x'A

A、符号语言B、机潜语言C;:瓜编宿言D、高级语言

C,011-01111D>10101101

3浮点加减中的对阶是______.\「

A、将较小的一个阶码调整到与较大的一个阶码相同

B、招较大的一个阶码调整到与较小的一个阶码相同

C、将被加数的阶码调整到与加数的阶码相同

D、将加数的阶码调整到与被加数的阶码相同

4存储单元是指.

A,存放一个二进刎信息位的存储元

B,存放一个机器字的所有存则集合

C、存放一个字节的所有存舜比%合

D、存放两个字节的所有方储先集冶

5存储周期是指_______\

A、存储那的读出时间、]:‘\

B、存储携的写入时间:\\

C、存储器进行连续读和写操作所允许的最短时间间隔

D、存储器进行连续写操作所允许的,短时同间隔

6高速缓冲存储器Cache一般采取\

A、随机存取方式B、顺序存取方式

C、半顺序存取方式D、只读不写方式,,/、

7寄存湍直接寻址方式中,操作数处在__07/

A,寄存器B、主存单元C,堆枝、’1D、程序计数那

8CPU从主存取出一条指令并执行该指令的忖间'叫做______.

A、机器周期B、指令周期C、时钟周期D、总线周期

9用于保存当前正在执行的一条指令。

A、缓冲寄存器B、地址寄存器

C、程序计数器D、指令寄存器

10在微程序控制巾,把操作控制信号编成______.

A,微指令B、微地址C、操作码D、程序

11挂接在总线上的多个部件•

A、只能分时向总线发送数据,并只能分时从总线接收数据

B、只能分时向总线发送薮据,但可同时从总线接收数据

C、可同时向总线发送数据,,并同时从总线接收数据

D、可同时向总线发卷数据4X只能分忖从总线接收数据

12CRT的分辨率为1024X1024像素,像素的颜色数为256,则刷

新存储端的容用为fX\

A、512KBB、1MB,.\\.C、256KBD、2MB

13在常用磁盘的各磁道中J,然:\

A、最外圈磁道的位密度最小:;B、'最内圈磁道的位密度最大

C中间磁道的位密度坟大.D、所帘磁道的位密度一样大

14在中断发生时,由硬件保护并更新程序让数瑞PC,而不由软件完

成,k要是为______.

A、能进入中断处理程序并能正确返回原程序

B、节省内存\二1'

C、使中断处理程序易于编制,不易出错

D、提高处理机速度

15会产生DMA请求的总线部件是______.

A、任何外设B、高速外设

C、需要与主机批fit交换数据的外设D、具有DMA接口的外设

、判断题(15分,共15题,每题1分)

1()不使用74182芯片,仅使用16片74181芯片就能构成64

位ALU.

2()偶校验可检出偶数个借。

3()静态RAM中“静态”声含毋指:断电后仍能长期保存信息。

()减少指令中地址数目前水法兔:采用以寄存器为基础的寻址

4

方式。

5()每条指令的第一个机督周期一定是取指周期.

6()换作控制不是CPU的.能之彳、\:\

()总线结构不影响计算机系频推猊系缸

7

()显示适配器中的显示缓冲存底器加于存应显示器将要向

8CPU

输入的信息。

9()计算机系统与外设的信息交换**硒访程点拿询方式・

10()DMA控制常与CPU分时使用内存各款用‘DMA”传送方式中的

周期搬用方式。

(浏常,磁盘存储器每条磁道的存储容/足不相同的。

11

12()字符能示推的字库中存放着字形的行点阵信息。

13()微指令是指控制存储器中的一个单元的内容。

14()输入输出接口中的数据端口是一个缓冲寄存器。

15()DMA请求的响应时间,必须安排在每个指令周期的末尾。

三、简答题(30分,共6题,每题5分)

1什么是指令?什么是程序?

2主存的性能指标有哪些?说明.其含义

3什么是内存?什么是外存?,

4请说明指令周期、机器周加心刎钟周期之间的关系。

比较同步定时与异步定力疑现城点

5

中断的凫他虐疗、

6比较通道、DMA、,一八5'"八

四、分析计算题(30分,共3题:)每题10分)

LiJillX=0.10111,Y=0.110U,用补'百4或X-Y,同时指出运算结

1

果是否溢山.,,、一,

2设有若F片256Kx8位的RAM芯片构成2048Kx32位的存储器

(1)该存储器能存储多少个字节的信息?

(2)需要多少片RAM芯片?

(3)该存储器需要多少字节地址位?

3某磁盘行9块盘片,16个面记录数据,每面有256磁道,每道

16个扇区。每个扇区512个字节,计和该磁盘的总存储容量.

五、设计题(45分,共3题,每题15分)

1川16KX8位的SRAM芯片构成64Kxi6位的存储器,要求画Hl

该存储涔的组成逻辑框图.

洋y

A”B%

D「D.

CPU

R/W

ALA0

CSCS

16Kx8

)一以

2下图为双总线结构的机器,小笈并令寄存器,PC为程序计数涔(具

。自增功能),M为主存(受R/W信号控制),AR为主存地址寄存

器,DR为数据缓冲寄存器,ALU由+、-控制信号袂定可完成何

种操作,控制信号G控制的是一个门电路.另外,线上标注有控

制信号,例如Yi表示丫寄存器的输入控制信号,RiO为寄存器Ri

M馀H!拉制恰日一去乐堂符他终为百通线,不受控制。

iii-nninj」.“7IVIJ0小I"J…"]一

“SUBRi,(R3)”指令完成(RI)-((R3))->R】的功能操作.

用方框图画出其指令周期流程图,并列出相应的微操作控制信号

序列

(1)若显示工作方式采用分辨率为1024X768,颜色深度为3B,

帧频(刷新速率)为72Hz,计算刷存总带宽应为多少?

(2)为达到这样高的刷存带宽,应采取何种技术措施?

2017年广东工业大学832计算机组成原理考研真题

广东工业大学

2017年攻读硕士学位研究生入学考试试题

考试科目(代码)名称:目32)计算机组成原理满分150

(考生注意:答卷封面需填写自己的准考证编号,答完后连同本试题一并交回!)

一、选择题(30分,共15题,每题2分)

1完整的计算机系统应包括______・

A、运算器、控制器和存储器B、外部设备和主机

C、配套的硬件设备和软件系统D、主机和实用程序

2若[x]"=0.1101010,则[xk=______,

A、1.0010101B、1.0010110

C,0.0010110D、0.1101010

3四片74181ALU和1片74182CLA器件相配合,具有如下进位传

递功能___.

A、行波进位

B、组内先行进位,组间先行进位

C、组内先行进位,组间行波进位

D,组内行波进位,组间先行进位

4下列各类存储器中,不采用随机存取方式的是

A、EPROMB、CDROMC、DRAMD、SRAM

5某计算机字长32位,其存储容量为4MB,若按半字编址,它的

寻址范围是.

A、4MBB、2MBC、2MD、1MB

6无条件转移指令执行时要修改______内容.

A、主存地址寄存器B、程序计数器

C,指令寄存器D、状态条件寄存器

7对某个寄存器中操作数的寻址方式称为______寻址.

A,直接B、间接C、寄存器D、寄存器间接

8偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有

效地址。下列寻址方式中,不属于偏移寻址方式的是

A、间接寻址B、基址寻址C、相对寻址D、变址寻址

9CPU从主存取出一条指令并执行该指令的时间叫做______・

A、机器周期B、指令周期C、时钟周期D、总线周期

10微程序控制器中,机器指令与微指令关系是______・

A、每条机器指令由一条微指令来执行

B、每条机器指令由一段微指令编成的微程序来解释执行

C、一段机器指令组成的程序可由一条微指令来执行

D、一条微指令由若干条机器指令组成

11在集中式总线仲裁方式中,______方式响应时间最快。

A、菊花链B、独立请求

C,计数器定时查询D、计数器定时查询和链式查询

12系统总线中地址总线的作用是______・

A,用于选择存储单元

B、用于选择进行信息传输的设备

C、用于指定主存单元和I/O设备接口电路的地址

D、用于传送主存物理地址和逻辑地址

13在常用磁盘的各磁道中______.

A、最外圈磁道的位密度最大B,最内圈磁道的位密度最大

C、中间磁道的位密度鼓大D、所有磁道的位密度一样大

14CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新

程序计数器PC内容,而不是由软件完成,主要是为了_______.

A、能进入中断处理程序,并能正确返回源程序

B、节省主存空间

C、提高处理机速度

D、易于编制中断处理程序

15会产生DMA请求的总线部件是______.

A、任何外设

B、高速外设

C,濡要与主机批量交换数据的外设

D、具有DMA接口的外设

、判断题(15分,共15题,每题1分)

1()偶校验可检出偶数个错.

2()静态RAM中“静态”含意是指:断电后仍能长期保存信息。

3()减少指令中地址数目的办法是:采用以寄存器为基础的寻址

方式.

4()兼容性是一个完善的指令系统应满足的要求之一.

5()CPU只是计算机的控制器。

6()地址寄存器(AR)不属于CPU中的主要寄存器。

7()总线的特性中包含有总线的电气特性.

8()以可见光的形式传递和处理信息的设备叫显示设备,是目前

计驾机系统中应用最广泛的人机界面设备。

9()磁盘存储器的主要指标不包括存储密度.

10()CPU执行低优先级中断服务程序时,也可以不去响应高优先

级的中断请求。

11()取指周期的操作与指令的操作码无关。

12()在微程序控制器中,微指令寄存器用于存放微程序.

13()通常,磁盘存储渊每条磁道的存储容量是相同的.

14()字符显示器的字库中存放着字形的列点阵信息.

15()在I/O接口电路中,主机和接口一侧的数据传送总是并行的.

三、简答题(30分,共6题,每题5分)

1什么是数据字?什么是指令字?

2有5种存储器,主存、高速缓存、寄存器组、光盘存储器和硬磁

盘存储器,要求:

(1)按存储容量和存储周期排出顺序;

(2)将有关存储器排列组成一个存储体系,指明各存储器之间交换

信息时的传送方式.

3三级存储系统分别由哪些部分组成?试比较cache-主存与主存•

辅存这两个存储层次的相同点和不同点.

4CPU中有哪些主要寄存器?其主要功能是什么?

5总线的依次数据传送过程大到分哪几个阶段?

6简述DMA和中断的区别.

四、分析计算题(30分,共3题,每题10分)

1已知X=0.11011Y=-0.10101,用补码计算X+Y,同时指出运算

结果是否溢出.

2有一个具有32位地址和32位字长的存储器,问:

(1)该存储器能存储多少个字节的信息?

(2)如果存储器由512Mx8位DRAM芯片组成,需要多少芯片?

(3)需要多少位地址作芯片选择?

3某磁盘有4块盘片,6个面记录数据,每面有65536磁道,每道

1024个扇区.每个扇区512个字节,计算该磁盘的总存储容部.

五、设计题(45分,共3题,每题15分)

1有一个1024K*32位的存储器,由128K*8位的DRAM芯片构成.

向:

(1)总共需要多少DRAM芯片?

(2)设计此存储体组成框图.

2下图为双总线结构的机器,IR名曲令寄存器,PC为程序计数器(具

有自增功能),M为主存(受R/W信号控制),AR为主存地址寄存

器,DR为数据缓冲寄存器,ALU由+、-控制信号决定可完成何

种操作,控制信号G控制的是一个门电路.另外,线上标注有控

制信号,例如Yi表示丫寄存器的输入控制信号,Rio为寄存器Ri

的输出控制信号。未标字符的线为直通线,不受控制.

"SUBRi,R3”指令完成(R3)-(RI)->R3的功能操作。

用方框图画出其指令周期流程图,并列出相应的微操作控制信号

序列

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论