雨课堂学堂在线学堂云《EDA技术(安徽新华学院 )》单元测试考核答案_第1页
雨课堂学堂在线学堂云《EDA技术(安徽新华学院 )》单元测试考核答案_第2页
雨课堂学堂在线学堂云《EDA技术(安徽新华学院 )》单元测试考核答案_第3页
雨课堂学堂在线学堂云《EDA技术(安徽新华学院 )》单元测试考核答案_第4页
雨课堂学堂在线学堂云《EDA技术(安徽新华学院 )》单元测试考核答案_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

注:不含主观题第1题单选题(1分)EDA技术的发展经历了三个阶段,第一个阶段是()。AFPGA+DSP阶段BCAE即计算机辅助工程阶段CESDA即电子系统设计自动化阶段DCAD即计算机辅助设计阶段第2题单选题(1分)EDA技术的发展经历了三个阶段,第二个阶段是()。AFPGA+DSP阶段BCAE即计算机辅助工程阶段CESDA即电子系统设计自动化阶段DCAD即计算机辅助设计阶段第3题单选题(1分)EDA技术的发展经历了三个阶段,第三个阶段是()。AFPGA+DSP阶段BCAE即计算机辅助工程阶段CESDA即电子系统设计自动化阶段DCAD即计算机辅助设计阶段第4题单选题(1分)EDA就是electronic()automation的缩写,翻译为电子设计自动化。AdesignBdeviceCdesignationD以上都不正确第5题单选题(1分)EDA技术是指以计算机为工作平台,融合了应用电子技术、计算机技术、智能化技术最新成果而研制成的电子CAD通用软件包,主要能辅助进行四方面的设计工作,本课程主要是EDA技术哪方面的应用?AIC设计B电子电路设计CPCB设计DPLD设计第6题多选题(2分)本课程主要有三个要点:分别是()、()、()。A软件B硬件C平台D语言正确答案:ABD第7题判断题(1分)EDA技术就是依靠功能强大的电子计算机,在EDA工具软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、化简、分割、综合、优化、仿真,直至下载到可编程逻辑器件CPLD/FPGA或专用集成电路ASIC芯片中,实现既定的电子电路设计功能。这是EDA技术的唯一定义。作业2.1第1题多选题(2.5分)以下哪些是基于乘积项的器件?APLABPALCGALDPROMEFPGAFCPLD正确答案:ABCDF第2题多选题(2.5分)以下哪些是基于查找表结构的器件?APLABPALCGALDPROMEFPGAFCPLD正确答案:E第3题多选题(2.5分)以下哪些属于简单PLD?APLABPALCGALDPROMEFPGAFCPLD正确答案:ABCD第4题多选题(2.5分)以下哪些属于复杂PLD?APLABPALCGALDPROMEFPGAFCPLD正确答案:EF作业2.2第1题单选题(2.5分)可编程只读存储器(PROM),它一般用作存储器,其输入是存储器的地址,输出是存储单元的内容。它采用()结构。A与阵列固定,或阵列可编程B与阵列可编程,或阵列可编程C与阵列固定,或阵列固定D与阵列可编程,或阵列固定第2题单选题(2.5分)PLA采用()结构。A与阵列固定,或阵列可编程B与阵列可编程,或阵列可编程C与阵列固定,或阵列固定D与阵列可编程,或阵列固定第3题单选题(2.5分)PAL采用()结构。A与阵列固定,或阵列可编程B与阵列可编程,或阵列可编程C与阵列固定,或阵列固定D与阵列可编程,或阵列固定第4题单选题(2.5分)GAL采用()结构。A与阵列固定,或阵列可编程B与阵列可编程,或阵列可编程C与阵列固定,或阵列固定D与阵列可编程,或阵列固定作业2.3第1题多选题(2分)CPLD的一般结构图,由三大部分组成的,即()A可编程逻辑块B输入/输出块C可编程逻辑门阵列D可编程互连资源E一般正确答案:ABD第2题单选题(1分)MAX7000A的宏单元包括与阵列、乘积项选择阵列以及由一个或门、一个异或门、一个触发器和4个多路选择器构成的OLMC。不难看出,每一个宏单元就相当于一片()。APROMBGALCpalDplaE一般第3题单选题(1分)MAX7000A中()用于实现组合逻辑,每个宏单元的与阵列可以提供5个乘积项。A查找表B或门C与阵列D以上都不对E一般第4题单选题(1分)MAX7000A中利用(),从而保证用尽可能少的逻辑资源实现尽可能快的工作速度。A扩展乘积项B宏单元C触发器D多路选择器E一般第5题单选题(1分)MAX7000A中()允许每一个I/O引脚单独地配置成输入、输出或双向工作方式。A扩展乘积项BI/O控制块C宏单元D与阵列E一般第6题单选题(1分)MAX7000A中通过()可以将多个LAB和I/O控制块连接起来构成所需要的逻辑。AI/O控制块B宏单元C与阵列D可编程互连阵列PIAE一般作业2.4第1题单选题(1分)场可编程门阵列器件(FPGA)的基本结构是()。A乘积项B查找表C或阵列D以上都不对第2题单选题(1分)()是XC4000系列FPGA实现各种逻辑功能的基本单元。ARAMBLUTCCLBD以上都不对作业3.1第1题多选题(2分)QuartusII软件创建工程时以下那些设置必须保持同名?A工程所在路径文件夹B工程顶层实体名C仿真文件D设计文件正确答案:BCD第2题判断题(1分)QuartusII软件是Altera公司推出的新一代、功能强大的可编程逻辑器件PLD设计环境。它可以独自完成PLD设计所有过程,不需要与其他软件联合调试。第3题单选题(1分)使用QuartusII软件进行设计时,用原理图作为输入方法,需要新建的设计文件类型是()。AvhdBbsfCvwfDbdf第4题判断题(1分)在QuartusII软件设计时,原理图电路图设计完成后要对管脚进行改名。第5题单选题(1分)QuartusII软件中进行全局编译的符号是()。A蓝色三角B紫色三角C空白页D都不对第6题单选题(1分)QuartusII软件中波形仿真文件类型是()。AvhdBbsfCvwfDbdf第7题判断题(1分)仿真波形按照真值表输入即可,不需要考虑其他因素。第8题多选题(2分)QuartusII软件原理图设计过程中,那几个名称必须保持一致?AbdfBvwfC顶层设计名D工程名正确答案:ABCD作业3.2第1题多选题(2分)在八位全加器设计中,分为那几个层次进行设计?A半加器B全加器C八位全加器D其他门电路正确答案:ABC第2题多选题(2分)一位全加器设计,新建全加器工程fadd,并将()复制到一位全加器工程目录下,然后添加到全加器工程中来。A半加器的设计文件hadd.bdfB半加器的设计文件hadd.bsfC加器的设计文件hadd.vwfD以上都不对正确答案:A第3题多选题(2分)八位全加器设计,新建全加器工程fadd8,并将()复制到八位全加器工程目录下,然后添加到全加器工程中来。A半加器的设计文件hadd.bdfB半加器的设计文件hadd.bsfC加器的设计文件hadd.vwfD一位全加器的设计文件fadd.bdfE一位全加器的设计文件fadd.bsfF一位全加器的设计文件fadd.vwf正确答案:AD第4题单选题(1分)在QuartusII软件中给设计文件生成符号文件的菜单是()。Aassignments->pinsBFile->Create/Update->createsymbolfileforcurrentfileCFile->Create/Update->createHDLdesignfileforcurrentfileD以上都不对第5题判断题(1分)在做层次化设计的时候只需要在顶层设计时进行仿真即可,中间过程不需要仿真。第6题单选题(1分)在八位全加器设计时用到了总线的表示方法,总线在原理图中使用()符号表示下标。A()B{}C[]D以上都不对E..作业4.1第1题多选题(2分)VHDL设计实体的基本结构有五部分组成:库(LIBRARY)、程序包(PACKAGE)、实体(ENTITY)、结构体(ARCHITECTURE)和配置(CONFIGURATION),其中()是设计实体的基本组成部分,可以构成基本的VHDL程序,A库(LIBRARY)B程序包(PACKAGE)C实体(ENTITY)D结构体(ARCHITECTURE)E配置(CONFIGURATION)正确答案:CD第2题单选题(1分)VHDL程序中,()相当于电路图中的一个器件符号,描述电路器件的外部情况及各信号端口的基本性质。A库(LIBRARY)B程序包(PACKAGE)C实体(ENTITY)D结构体(ARCHITECTURE)E配置(CONFIGURATION)第3题单选题(1分)VHDL程序中,()主要用于描述设计实体的结构或设计实体的行为,从功能上描述了设计实体,A库(LIBRARY)B程序包(PACKAGE)C实体(ENTITY)D结构体(ARCHITECTURE)E配置(CONFIGURATION)第4题单选题(1分)VHDL程序中,()语句用来描述设计实体与外部电路的接口,相当于器件的引脚声明。AENTITYBPORTCARCHITECTUREDLIBRARY第5题多选题(2分)VHDL程序中,端口模式有哪几种?AINBOUTCINOUTDBUFFER正确答案:ABCD作业4.2第1题单选题(1分)VHDL语法中,整数都采用十进制数,由数字和()组成,A空格B下划线C小横线D以上都不对第2题单选题(1分)VHDL语法中,()也是十进制数,但必须带有小数点,A整数B以数制基数表示的文字C物理量文字D实数第3题单选题(1分)VHDL语法中,以数制基数表示的文字有()个部分组成,A三B四C五D六第4题单选题(1分)VHDL综合器不接受哪类文字?A整数B以数制基数表示的文字C物理量文字D实数第5题判断题(1分)VHDL中所有语法中都不区分大小写。第6题多选题(2分)以下哪些标识符是不合法的?Af__adderB_and21C8faddDh_adder正确答案:ABC第7题多选题(2分)以下VHDL关于标识符的命名语法规则哪些是正确的。A必须是有效字符,有效字符包括26个大小写英文字母,数字0~9以及下划线“_”;B必须以英文字母开头;C在使用下划线的时候只能是单一下划线,并且下划线前后必须都有英文字母或数字;D标识符中的英文字母不区分大小写;E.允许包含图形符号(如回车符、换行符等),也允许包括空格符。正确答案:ABCDE作业4.3第1题单选题(1分)VHDL语言中,()类似于一个容器,用来存放各种类型数据,A变量B数据对象C常量D信号第2题单选题(1分)()是一种比较特殊的数据对象,类似于电路中的连接导线。A变量B标识符C常量D信号第3题多选题(2分)在VHDL语言中,关于操作符和赋值行为的描述以下哪些是正确的?A变量的赋值符号是<=B变量的赋值符号是:=C信号的赋值符号是<=D信号的赋值符号是:=E变量赋值是立即赋值F信号赋值是立即赋值G变量赋值是延时赋值H信号赋值是延时赋值正确答案:BCEH第4题多选题(2分)以下关于变量和信号的描述哪些是正确的?A信号是全局量B信号是局部量C变量是全局量D变量是局部量正确答案:AD第5题多选题(2分)在VHDL语言中,一般情况下,变量和信号的常见的定义的位置是哪里?A变量定义在Process内部B变量定义在Process外部,C信号定义在结构体内部D信号定义在结构体外部正确答案:AD习题4.4第1题多选题(2分)VHDL中的数据类型可以分为哪几类?A标量类型B存取类型C文件类型D复合类型正确答案:ABCD第2题判断题(1分)在VHDL中整数用32位的符号二进制数表示,整数能看成矢量进行按位操作。第3题判断题(1分)实数类型也称为浮点类型,定义的数据对象与普通代数中的实数类似,实数类型一般只能用在VHDL仿真器中,作为有符号数处理,VHDL综合器支持实数类型。第4题判断题(1分)位类型实际上是一个二值枚举型数据类型,只有两个可能的取值:0和1第5题判断题(1分)位矢量是基于位类型的数据类型,是一个由位类型数据元素构成的数组,使用时要注明数组长度(即位矢量的宽度)即可。第6题多选题(2分)以下数据类型定义哪些是正确的?ABIT_VECTOR(0TO7)BBIT_VECTOR(7TO0)CBIT_VECTOR(1TO8)DBIT_VECTOR(8TO1)正确答案:AC第7题多选题(2分)布尔类型也是一个二值枚举型数据类型,只有两种取值:()和()。ATrueBTCF正确答案:AC第8题单选题(1分)标准逻辑位(STD_LOGIC)类型是对标准位数据类型的扩展,为了与实际数字系统可能出现的逻辑状态相对应,定义了()种取值A2B4C8D9习题4.5第1题判断题(1分)VHDL中不同数据类型的数据对象之间能直接进行运算或赋值等操作,第2题单选题(1分)以下哪个是VHDL中的属性描述语句?Aclk'event'Bclk"event"Cclk'eventD以上都不对第3题单选题(1分)VHDL的“不等于”用哪个符号来表示的?A!=B/=C=D以上都不对习题5.1第1题判断题(1分)进程语句本身是并行语句,但进程语句内部的描述性语句必须是顺序语句,因此,进程语句具有双重性,第2题判断题(1分)在进程说明性语句部分可以定义局部量,如常量、变量、数据类型、子程序、属性等,也可以定义信号和共享变量等全局量。第3题判断题(1分)在进程语句中,敏感信号列表和wait语句可同时出现。第4题判断题(1分)进程语句是一个无限循环的语句,它有两种状态,即运行和挂起。当敏感信号列表中的任一信号发生变化,比如从高电平跳变成低电平,或是wait语句的条件满足时,进程语句从起始语句开始运行,遇到ENDPROCESS返回到起始语句,结束运行,进入挂起状态。第5题判断题(1分)多进程语句使用时,每个进程都有自己的进程标号例如这里的CNT和SEG,格式遵循进程语句的基本格式,而进程之间不可交换位置,否则会改变运行结果。作业5.2.1第1题多选题(2分)IF语句是一种具有条件控制功能的语句,根据不同的条件执行指定的操作。按照格式不同,if语句的基本类型有以下哪几种?AIF-THEN-ENDIFBIF-THEN-ELSE-ENDIFCIF-THEN-ELSEIF-ENDIFDIF-THEN-ELSIF-ELSE-ENDIFEIF语句嵌套正确答案:ABDE第2题单选题(1分)()语句会在电路中生成具有保持功能的电路单元,即存储单元,此时产生的是时序逻辑电路。AIF-THEN-ENDIFBIF-THEN-ELSE-ENDIFCIF-THEN-ELSEIF-ENDIFDIF-THEN-ELSIF-ELSE-ENDIFEIF语句嵌套第3题单选题(1分)()语句大部分情况下会生成相应的组合电路对数据进行处理,该语句多用来产生组合电路。AIF-THEN-ENDIFBIF-THEN-ELSE-ENDIFCIF-THEN-ELSEIF-ENDIFDIF-THEN-ELSIF-ELSE-ENDIFEIF语句嵌套第4题判断题(1分)具有多选择控制的IF语句中有多个条件,这些条件根据出现的次序不同其优先级没有影响,第5题判断题(1分)if嵌套语句时尽量每次按照顺序上下书写,只要保证if语句与endif的个数相同即可。作业5.2.2第1题判断题(1分)case语句中的表达式应为多值表达式,并且when语句的个数要多于一个。第2题判断题(1分)case语句中最后一个whenothers语句不可以省略。第3题多选题(2分)以下case语句的when语句哪些是正确的?Awhen1and2=>Bwhen1or2=>Cwhen1to3=>Dwhen1|2=>正确答案:CD第4题判断题(1分)每个when语句的选择值之间可以有重复的元素,即选择值不具有排它性。作业5.2.3第1题判断题(1分)for_loop语句和while_loop语句的循环的控制条件都需要另外定义变量和范围语句进行控制。第2题判断题(1分)next语句的作用是结束本次循环,跳出循环。第3题判断题(1分)exit语句主要作用是结束整个loop语句,退出整个循环。第4题判断题(1分)wait语句也称为等待语句。用于进程中,进程语句被挂起,直到满足wait语句设置的结束挂起条件后,才重新执行进程中的程序。作业5.3第1题判断题(1分)进程语句就是典型的并行语句。进程语句的内部是顺序语句,但是,进程语句本身是并行语句,结构体中可以写多个进程.第2题判断题(1分)并行语句中也有赋值语句,由于变量赋值符号是:=;信号赋值符号是<=.。第3题多选题(2分)并行信号赋值语句的格式以下哪些是正确的?A赋值目标<=表达式;B赋值目标:=表达式;C赋值目标<=表达式when赋值条件else表达式when赋值条件else……表达式;D赋值目标<=表达式when赋值条件else赋值目标<=表达式when赋值条件else……赋值目标<=表达式;Ewith选择表达式select赋值目标<=表达式when选择值,表达式when选择值,……,表达式when选择值;Fwith选择表达式select赋值目标<=表达式when选择值,赋值目标<=表达式when选择值,……,赋值目标<=表达式when选择值;正确答案:ACE第4题单选题(1分)条件信号赋值语句的功能与以下哪个语句的功能类似?AifBcaseCloopDwait作业5.4第1题单选题(1分)在VHDL中子程序有两种,分别是()和()。Afunction和process,Bfunction和procedure,Cprocess和procedure,D以上都不对第2题多选题(2分)函数的定义分为两部分,函数首和函数体;一般来说子程序可以定义在哪些位置?A程序包B结构体的说明语句部分C进程的说明语句部分D实体正确答案:ABC第3题判断题(1分)函数的定义分为两部分,函数首和函数体;一般来说子程序定义时,需要完整定义函数首、函数体。第4题判断题(1分)函数的调用语句非常简单,函

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论