《数字电子技术》课件-加法器原理_第1页
《数字电子技术》课件-加法器原理_第2页
《数字电子技术》课件-加法器原理_第3页
《数字电子技术》课件-加法器原理_第4页
《数字电子技术》课件-加法器原理_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术加法器原理学习目标常见的中规模组合逻辑器件加法器数据分配器数值比较器数据选择器编码器译码器三步学习在组合逻辑电路的设计流程中,理解和掌握器件功能.定义及逻辑功能器件的级联扩展器件的其他应用器件的应用熟悉典型电路集成芯片培养熟练阅读芯片资料的能力典型电路集成器件三步学习一个加法器,需要我们在一个组合逻辑电路的设计流程中去准确理解和掌握器件。联扩展应用比方说有一个器件完成的是四位加法运算,应该是两片就能完成八位加法,不改变功能本身,而改变的是该功能的应用范围。比方说加法器件是可以做减法的,这种应用最终设计目标已经不是加法。其他应用三步学习加法器101+011=?

101+0111000向高位的进位本位数值加法器半加器只考虑本位两个二进制数相加,不考虑来自低位的进位数但是,要考虑本位相加后给高位的进位。要考虑低位向本位的进位又要考虑本位相加后向高位的进位。全加器半加器只考虑本位两个二进制数A和B相加,不考虑低位来的进位数的加法运算电路,被称为半加器。

其中,S为本位和,C为本位向高位的进位位。半加器全加器既要考虑低位向本位的进位又要考虑本位相加后向高位的进位全加器全加器能把本位两个加数An

、Bn和来自低位的进位Cn-1三者相加,得到求和结果Sn

和该位的进位信号Cn

。全加器逻辑函数表达式

全加器问题1:如何用全加器来实现半加器呢?

令Cn-1=0,可得:全加器表达式:半加器表达式:

全加器问题2:如何用半加器实现全加器

将S,可得:全加器表达式:半加器表达式:

本课小结——三步学习在组合逻辑电路的设计流程中,理解和掌握器件功能.定义及逻辑功能器件的级联扩展器件的其他应用器件的应用熟悉典型

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论