CPU习题(2011年09级)_第1页
CPU习题(2011年09级)_第2页
CPU习题(2011年09级)_第3页
CPU习题(2011年09级)_第4页
CPU习题(2011年09级)_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第三章习题,1. 以累加器为AC中心,CPU结构如图所示:,M,a,b,c,d,e,f,操作控制器,ALU,+1,问题:1)标出各寄存器名称,a: MDR b: MAR,c: AC d: IR,e: PC f: PSW,以累加器AC为中心的结构,2)简述指令从主存取出送操作控制器的数据通路,MMDRIR操作控制器,3)运算器与M存取数据的通路,MMDRALUAC ACMDRM,4)以完成一条加法指令ADD L(L为主存地址)为例,写出数据通路及指令流程(假定在执行ADD L之前,另一操作数已在AC中,2. 单地址指令为了实现双操作数算术运算,除地址码指出一个操作数外,另一个操作数常采用什么寻址

2、方式?若计算机组成部件如下图所示: 请在下图中画出单地址指令实现双操作数算术运算的取址和执行过程,(用箭头表示信息传递方向,序号 表示操作顺序),PC,MAR,MEM,MDR,IR|A,AC,ALU,+1,另一个操作数常采用隐含目的地寻址方式。操作时,有一个事先设定的寄存器(称累加器)提供目的操作数,运算结果也将保存于这个寄存器中。,3. 某计算机的CPU内部结构如下图所示,其中,运算器是由SN74181和SN74182组成,C和D是暂存器,时序系统、寻址方式等其它部分与所学的模型机相同。请写出SUB (R0), (R1)(其中 (R0)为源操作数,(R1)为目的操作数)指令的取指和执行过程的

3、数据传送路径、指令流程和ET周期的操作时间表。,其中,EPC是PC寄存器向内总线输出的使能信号;ERi是Ri寄存器向内总线输出的使能信号;EMDR是MDR寄存器向内总线输出的使能信号,EMDR是MDR寄存器向系统总线输出的使能信号;其它信号功能与模型机相同。,数据通路: FT:PCMAR MIR;PCCALU(+1)移位门PC ST:R0CALU(-1)移位门 MAR (R0)MMDRC DT:R1MARMMDRD ET0:D-CMDRM 指令流程: FT0:PCMAR FT1:MIR FT2:PCC FT3:C+1PC ST0:R0C ST1:C-1R0, MAR ST2:MMDRC DT0

4、:R1MAR DT1:MMDRD ET0:D-CMDR ET1:MDRM ET周期的操作时间表: S3S2S1S0MC0=011001(D-C) 移位控制=直传 CPMDR EMAR EMDR W,4. 图中给出了某微程序控制计算机的部分微指令序列。图中每一框代表一条微指令。分支点a由指令寄存器IR的第5、6两位决定。分支点b由条件码C0决定。现采用下址字段实现该序列的顺序控制。已知微指令地址寄存器字长8位。,设计实现该微指令序列的微指令字之顺序控制字段格式,给出每条指令的二进制编码地址。 除C、D、E、F、I、J 这6条微指令地址需特殊安排,其余各条微指令地址可任意安排,不重复、不超过控存容量范围即可。,5.某机有8条微指令I1I8,每条微指令所含的微命令控制信号如下表所示:,aj分别代表10种不同性质的微命令信号,假设一条微指令的操作控制字段为8位,请安排微指令的操作控制字段格式,并将全部微指令代码化。,本系统中有10种不同性质的微命令信号,但一条微指令的操作控制字段只有8位,所以不能采用直接控制法。 微指令中有多个微命令是兼容的微命令,必须同时出现,如微指令I1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论