版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、逻辑分析器的原理和设计评审,电子和信息工程与罗杰,2008年七月,逻辑分析器的原理和设计评审,工具书:1。狮美主编。电子线路综合设计。武汉市:华中科技大学出版社,2006年。2 .林占纲编纂。电子第二,逻辑分析器的基本配置和工作流程,第四,示波器显示器波形原理,第五,2003年比赛问题简单逻辑分析器(D问题)标题,第六,系统范围的设计方案,第七,主要单元电路分析和设计,第三,逻辑分析器原理和设计审阅逻辑分析器数字因为它出来了,所以出现了所谓的“数字域”(以下简称“数字域”)测量。屏幕以主要方式显示,因此也有逻辑示波器名称。逻辑分析器除了数字系统、电脑软件和硬件之外,还与计算机相结合,形成了各种
2、智能逻辑分析器和个人仪器型逻辑分析器插件,部分逻辑分析器与电脑开发系统、仿真器、数字电压表、示波器等相结合的完整仪器系统。表1时间区域、频域和数字字段的比较,1,逻辑分析器简介,逻辑分析器可以分为两大类,具体取决于显示方法和计时方法的类别:逻辑状态分析器(LSA),逻辑分析器可以分为数字系统,数字系统,2,逻辑分析器的基本配置和工作流程,图1逻辑分析器基本配置框,通过多通道发送到数据采集探针的信号,与设定的门水平进行比较,大于门水平的设置为高电平“1”状态,小于门水平的设置为低电平“0”状态,门水平根据测试的系统特性进行设置。2、逻辑分析器的基本配置和工作流程、图1逻辑分析器基本配置框、通过多
3、通道发送到数据采集探针的测试信号、与设定的门水平进行比较、大于门水平的是高电平“1”状态、低于门水平的状态、水平仪“0”状态、门水平根据测试的系统特性进行设置。根据时钟的作用,按照节拍收集的数据可以在输入寄存器、时钟外部输入或逻辑分析器内部时钟发生器中生成。2,逻辑分析器的基本配置和工作流程,图1逻辑分析器基本配置框,逻辑分析器用于观察触发数据或事件前后的特定数据序列。因此,识别电路触发器在长数据流中查找特定(放置的)触发器或触发事件,一旦发现,就生成触发信号,并发送控制数据的存储和显示。触发信号也可以从外部输入。触发信号的作用可以将数据存储在内存中。由于内存容量有限,先进先出(First-I
4、n)。按第一次输出(即FIFO)原则保存,填满后将继续用新数据替换旧数据。第二,逻辑分析器的基本配置和工作流程,图1逻辑分析器的基本配置框,逻辑分析器的显示和保存交替进行。保存完成后,存储在内存中的内容将逐字删除,通过与显示器生成器的控制配合,可以在CRT上以多种茄子可观察格式显示数据。(David aser,Northern Exposure(美国电视电视剧),存储设备)显示完成后,创建访问命令,重新收集数据,然后进行循环。,3,逻辑分析仪的主要工作方式,数据采集方法从时钟跳跃边获取数据。状态分析(同步时钟或外部时钟:采样时钟和测试的电路时钟同步)计时分析(异步时钟或内部时钟:使用未与测试系
5、统同步的内部时钟作为采样时钟),采样流程将执行采样,“触发器”来自示波器,但是逻辑状态分析器将按数据词触发。触发后,从数据流中收集对分析有意义的数据集(即数据块),并在CRT中显示。也就是说,在数据流中打开“观察”窗口(Window)。牙齿窗口中的所有数据称为跟踪。因此,触发器用于确定数据中的跟踪位置。逻辑状态分析器将使用“单词识别”输入的数据单词与操作员字典设置的特定单词进行比较,并在匹配时触发一次。特征词(触发器词)通过装置面板上的触发器词选择来设置字典设置。(类似事件触发器)。逻辑状态分析器有多种茄子触发器方法,但最基本的触发器方法是启动触发器(触发开始)、终端触发器(触发结束)和延迟触
6、发器。触发器和跟踪方法,触发器和跟踪方法,触发器:使用逻辑分析器观察大量数据的方法是设置与特定观察起点、终点或分析的数据相关的参考点。当牙齿特定点出现在数据流中时,形成触发事件,并将数据相应地存储在内存中。牙齿过程称为触发器。触发字:参考点可以是资料字,也可以是称为触发的字或事件序列。跟踪:由逻辑分析器收集并显示在显示屏上的数据集称为一次性跟踪。触发器确定跟踪在数据流中的位置。三种茄子触发器方法:启动触发器、终端触发器、延迟触发器、启动触发器:也称为触发器启动跟踪。识别触发器后,将触发的数据(即触发器)作为存储中的第一个有效数据,直到内存满为止,触发器存储和显示的第一个有效数据。图(a)中所示
7、。终端触发器:也称为触发器终止跟踪。触发之前,内存以先进先出方式存储数据,填满后开始在数据流中检索触发字,内存继续用新数据更新旧数据。触发器发现后,有效的数据存储将立即停止,因此触发器存储和显示的最后一个有效数据。延迟触发器:在数据流中检索触发器时,不是立即跟踪,而是在计划延迟后跟踪。因此,延迟触发器是改变与启动和终端触发器一起工作的数据窗口和触发单词之间的相对关系的触发器,如下图所示。其中,(a)图形是启动触发器加上延迟,(b)图形是终端触发器加上延迟。三种茄子触发器方法:启动触发器、终端触发器、延迟触发器、存储数据,根据使用的存储,存储方法可以分为两类茄子。()移位寄存器存储移位寄存器内存
8、每次保存新数据时,以前保存的数据都将移动一次,如果已满,则第一次保存的数据将移动。以先进先出方式存储数据。()随机内存存储使用随机内存(RAM)作为逻辑分析器的内存,每个存储单元从地址计数器中选择。现在的逻辑分析器大多用这种方法存储数据。数据显示的差异,为了便于数字系统分析,逻辑分析器有多种茄子显示方法,状态表和时序图显示分别是状态分析器和时序分析器的默认显示。在地图中,可以明确地观察系统范围内图的动态状态。用一系列光点表示数据流。主要原理是将从逻辑分析器内存中获取的每个数据单词分成低部分和高部分,然后分别通过D/A驱动模拟信号,CRT的X,Y偏板,合成一个光点。,4,示波器显示器波形原理,将
9、示波器用作逻辑分析器显示器设备,X-Y工作原理示波器,X通道锯齿波信号,Y通道分时8号测试信号相加。为此,必须理解示波器显示器波形的原理。1 .在vY和vX的作用下电子束运动有四种茄子情况。(1) X,Y对的偏转板没有信号,光点出现在荧光屏幕的中心,不发生偏转。(2)在垂直偏振片上添加电压,在水平偏振片上添加电压vX=0,光点仅在垂直方向上随vY变化偏转。光点的轨迹是与vY的峰值(2Vm)成比例的垂直线,如图2所示。相反,如果vY=0,灯光屏幕将显示水平线。(3)例如,电子束同时受沿X、Y轴移动的两对偏转板块电场力的影响,如图4所示。(3)例如,电子束同时受沿X、Y轴移动的两对偏转板块电场力的
10、影响,如图4所示。(4)在X转盘上添加与vY周期相同的锯齿波电压,可以在屏幕上实际显示vY的波形,如图5所示。4,示波器显示器波形原理,2。同步概念,前面讨论的是TX=TY的情况。如果正TX=2TY,则可以在屏幕上观察两个周期的信号电压波形,如图6所示。波形重复,完全重叠,可以看到稳定的图像。图7是不稳定的情况。4,示波器显示器波形原理,2。同步概念,因此,为了在屏幕上获得稳定的图像,TX(包括正和返回)和TY必须通过整数倍数关系,即(N为正整数),使每个扫描的起点与信号电压的同一个相位点相对应。5、100Hz年大会问题简单逻辑分析器(D问题)、1、任务设计和制作8号数字信号生成器和简单逻辑分
11、析器、结构框图1:2、要求1、基本要求、(1)数字信号生成器制作8号字典设置的循环移动逻辑信号序列逻辑信号序列的示例图2(2)制作简单逻辑分析器A,可以收集8向逻辑信号并设置单层触发器。信号采集的触发条件是,针对每条道路测试的信号电平与触发器设置的逻辑状态相同。(David aser,Northern Exposure(美国电视电视剧),信号触发条件满足时,可以一次性收集和存储测试的信号。b可以清楚、可靠地显示使用模拟示波器收集的8号信号波形,并显示触发点位置。C8位输入电路输入阻抗50k或更高,逻辑信号门限制电压可以在0.254V范围内更改为16级,以匹配各种输入信号的逻辑电平。d通道的存储
12、深度为20位。2,要求2,播放部分,(1)可以在示波器上显示可移动的时间标志行,并以LED或其他方式显示对应于时间标志行的时间点的第8输入信号逻辑状态。(2)简单逻辑分析器必须具备三阶段逻辑状态分析触发功能。也就是说,在连续捕获三个设置的触发器时,将测试的信号收集、存储和显示一次,并显示触发位置。级别3触发器可以任意设置(例如,指定从第8信号依次捕获第2信号11、01、00到第3触发状态单词)。(3)可以调整触发器的位置(可以选择显示触发器前后存储的逻辑状态字数)。(4)其他(例如,增加存储深度后显示页面等)。第六,总体系统设计,节目1:纯微控制器方法。微控制器有灵活的控制方式,但受工作速度的
13、影响,可能会出现示波器显示器屏幕抖动和明显的白班线牙齿。方案2:使用CPLD/FPGA(或带IP核心的CPLD/FPGA)方法;节目3:使用微控制器FPGA方法。即完成微控制器、主处理器、人机介面、系统控制和触发器控制。使用FPGA作为辅助处理器(PGA)完成8路TTL数据收集和常规模拟示波器显示器控制。考虑到这两种茄子方案的优点,硬组合和软件组合可以全面优化设计。方案4:使用FPGA Nios II方案使用DE2完成设计。6、全系统设计、数字信号生成器、输入信号调节、存储缓冲区、示波器z轴、亮度控制、锯齿波生成、数字信号输出、示波器x轴、示波器y轴、7.1,(2)实施CPLD或中等规模的整合
14、移位寄存器,但效果比微控制器解决方案灵活、方便,而且价钱性能比低。7,主要单元电路分析和设计,7.1“8位数字信号生成器”设计,7.2输入信号调节电路设计,标题要求:输入阻抗50k以上,逻辑信号门限制电压在0.254V范围内可以变更为16级。即,起始电压a1=0.25V,结束电压a16=4V根据等差数列理论,输入信号通过跟随器,然后发送到可曹征门电压的电压比较器(MAX912),并输出TTL水平信号。因此,相应的16级逻辑语句限制电压为0.25V、0.5V、3.75V和4.00V。数字可节目放大电路DAC,数字可节目放大电路DAC,当VREF=5V时,可以通过更改输入数字(NB)来更改衰减器的衰减倍数。如果步长为0.25V,则该数字的步长NB=12。7.3数据存储模块,标题要求示波器8向波形(即,行Z=8),每行比特数M1=20位,即每页存储深度:使用FPGA(例如,Cyclone 1C3)内的双通信端口RAM,存储容量可以扩展到100字节,7.4显示器车手电路(如锯齿扫描、输入信号扫描、z轴显示器控制),在屏幕上显示8路波形,因此外部D/A需要分时复用。但是,为了避免切换器对显示效果的影响,X轴输入和Y轴输入必须严格同步,DAC必须具有足够的转换速度。,z轴输入电压约为5V时,示波器显示屏显示暗波
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2026年四川三河职业学院单招综合素质考试题库带答案详解(模拟题)
- 2026年四川化工职业技术学院单招职业倾向性测试题库(含答案详解)
- PDCA方法在血透室护理信息化建设中的应用
- 10.2任务二 短期借款业务核算与应用
- 民航就业指导教程书
- 完美日记品牌营销案例拆解
- 2026年青岛市按摩康复医院公开招聘卫生类岗位工作人员(2名)考试备考试题及答案解析
- 2026四川宜宾高县建高华西矿业有限公司第一批员工招聘1人笔试模拟试题及答案解析
- 2025年湖北省黄石市高职单招职业技能考试试题及答案解析
- 2026安徽蚌埠市12345政务服务便民热线岗位招聘20人考试备考题库及答案解析
- 《接地电阻测量技术》课件
- 【初中 语文】第18课《井冈翠竹》教学设计++2024-2025学年统编版语文七年级下册
- 2024版《大学生健康教育》课件
- 2025年中华联合财产保险股份有限公司招聘笔试参考题库含答案解析
- 课题申报参考:文艺与经济融合现象研究
- 外科学绪论教学课件
- 毕业设计(6)年产420万吨热轧带钢车间设计
- 环境设计专业的职业规划
- 泵站养护服务方案
- 抽水蓄能电站下水库面板堆石坝填筑碾压试验报告
- 输电线路杆塔及电力金具用防松螺母
评论
0/150
提交评论