第五章++存储器原理与接口2.ppt_第1页
第五章++存储器原理与接口2.ppt_第2页
第五章++存储器原理与接口2.ppt_第3页
第五章++存储器原理与接口2.ppt_第4页
第五章++存储器原理与接口2.ppt_第5页
已阅读5页,还剩34页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、5.4 8086系统的内存接口.内存接口中需要考虑的几个问题内存与中央处理器的时序配合;中央处理器总线的负载能力;8086中央处理器读写内存,选择内存芯片,8086中央处理器读取内存。结论:中央处理器总是读取16位;从偶数地址读取;第二,信号线数据线D15D0地址线A19A0存储器或输入输出端口访问信号M/IO# /RD读信号/WR写信号/BHE总线高字节有效信号由中央处理器提供。功能1。控制线可以结合不同的功能。2.中央处理器根据指令发送信号。3.存储器接口示例(1)。只读存储器扩展电路的特点是:b、16位操作,27系列EPROM芯片,27系列EPROM芯片,信号线可分为以下几类:总线部分:

2、D0D7,数据线A0An1,地址线。n是地址线的数量。对于2716,n是11,对于27256,n15。电源部分:VCC,GND,电源和地VPP,编程电压。当中央处理器只读取芯片时,Vpp通常直接连接到电源电压。控制部分:/OE读取控制线。当它有效时,数据通过数据线从EPROM中的某个单元传输到中央处理器。/CS芯片线路选择。该信号通常为低电平有效。当有效时,芯片工作。在芯片编程期间,该线通常用作编程控制线。例如:从00000小时开始设计一个容量为32K字和地址的只读存储器扩展电路。EPROM芯片取27256,解决方案是:a、确定芯片数32K16=64K 8 64 K 8/(32 K8)=2(芯

3、片),b、确定/CS电路、c、电路、偶数芯片、奇数芯片,e .汇总8086CPUEPROM DB70D70(偶数芯片)DB158D70(奇数芯片)/rd/oan1an-1.0a19n1m/io #/cs、(2)、静态随机存取存储器(RAM)扩展电路,特性a,读/写;b、读取十六位;写16/8位操作,62系列静态随机存取存储器芯片,62系列静态随机存取存储器芯片,信号线可分为以下几类:总线部分:D0D7,数据线A0An1,地址线。n是地址线的数量。对于6116,n是11,对于62256,n15。电源部分:VCC、GND、电源和地面;控制部分:/RD读取控制线。当它有效时,数据通过数据线从EPRO

4、M中的某个单元传输到中央处理器。/WR写控制线。当它有效时,中央处理器通过数据线将数据传输到内存中的某个单元。/CS芯片线路选择。该信号通常为低电平有效。当有效时,芯片工作。例:设计一个内存扩展电路,容量为32K字,地址从10000小时开始。芯片使用62256。解决方案:A、计算所需的芯片数为32K16=64K 8 64 K 8/(32 K8)=2(芯片),B、确定CS电路,C、生成偶数芯片和奇数芯片CS,此方案不满足八位写操作!c,偶数芯片和奇数芯片的CS代,此方案不满足16位写操作!添加控制线/BHE(总线高字节有效信号),c,生成偶数芯片和奇数芯片CS,d,电路,e,汇总8086CPUEPROM DB70D70(偶数芯片)DB158D70(奇数芯片)/rd/OE/wr/wr-1.0a 19 n1m,偶数芯片/CS,奇数芯片/CS,4。解码模式:全解码,部分解码,行解码,5。解码芯片:74LS138解码器,有三个“选择输入”c、b、a,三个“使能输入”G1,/G2A,/G2B#和八个输出端/Ycba=0、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论