数字电子技术试题库及答案解析_第1页
数字电子技术试题库及答案解析_第2页
数字电子技术试题库及答案解析_第3页
数字电子技术试题库及答案解析_第4页
数字电子技术试题库及答案解析_第5页
已阅读5页,还剩43页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、.数字电子技术习题库一、单项选择题(本大题共 15 小题,每小题 2 分,共 30 分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)1.函数 F(A,B,C)=AB+BC+AC的最小项表达式为 ()。AF(A,B,C)= m(0,2,4)B.(A,B,C)= m(3,5,6,7)CF(A,B,C)= m(0,2,3,4)D.F(A,B,C)= m(2,4,6,7)28 线 3 线优先编码器的输入为I 0I 7 ,当优先级别最高的I 7 有效时,其输出Y2 ? Y1 ? Y0 的值是()。A111B. 010C. 000D. 1

2、013十六路数据选择器的地址输入(选择控制)端有()个。A16B.2C.4D.84. 有一个左移移位寄存器, 当预先置入 1011 后,其串行输入固定接0,在 4 个移位脉冲CP作用下,四位数据的移位过程是()。A. 1011-0110-1100-1000-0000B.1011-0101-0010-0001-0000C. 1011-1100-1101-1110-1111D.1011-1010-1001-1000-01115已知 74LS138译码器的输入三个使能端 (E1=1, E 2A = E 2B=0)时,地址码 A2A1A0=011,则输出 Y 7Y0 是()。A. 11111101 B

3、. 10111111C. 11110111D.111111116.一只四输入端或非门,使其输出为1 的输入变量取值组合有()种。A15B8C7D17. 随机存取存储器具有 ()功能。A. 读/ 写B.无读 / 写C.只读D.只写.8 N个触发器可以构成最大计数长度(进制数)为()的计数器。A.NB.2NC.N2111 D.2 000N0010109某计数器的状态转换图如下,110100011其计数的容量为 ()101A 八B.五C.四D.三10已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为 ()。ABQn+1说明00Qn保持010置 0101置 111Qn翻转A Qn+

4、1 AB.Qn 1A QnA QnC.Qn 1A Qn BQnD.Qn+1 B11 有一个 4 位的 D/A 转换器,设它的满刻度输出电压为10V,当输入数字量为 1101 时,输出电压为()。A 8.125VB.4VC. 6.25VD.9.375V12函数 F=AB+BC,使 F=1 的输入 ABC组合为 ()AABC=000BABC=010CABC=101DABC=110.13已知某电路的真值表如下,该电路的逻辑表达式为()。A YCB.YABCC YABCD YB CCABCYABCY0000100000111011010011010111111114四个触发器组成的环行计数器最多有()

5、个有效状态。A.4B. 6C. 8D. 16二、填空题(每空1 分,共 20 分)1. 有一数码 10010011,作为自然二进制数时,它相当于十进制数(),作为 8421BCD码时,它相当于十进制数()。2. 三态门电路的输出有高电平、低电平和()3 种状态。3TTL 与非门多余的输入端应接()。4TTL集成 JK 触发器正常工作时,其Rd 和 Sd 端应接()电平。5.已知某函数 FBAC DABC D,该函数的反函数F =()。.6. 如果对键盘上 108 个符号进行二进制编码,则至少要()位二进制数码。7.典型的 TTL与非门电路使用的电路为电源电压为()V,其输出高电平为()V,输出

6、低电平为()V, CMOS电路的电源电压为() V 。874LS138是 3 线 8 线译码器,译码为输出低电平有效,若输入为A2A1A0=110 时,输出Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 应为()。9将一个包含有 32768 个基本存储单元的存储电路设计16 位为一个字节的 ROM。该 ROM有()根地址线,有()根数据读出线。10. 两片中规模集成电路 10 进制计数器串联后,最大计数容量为()位。11. 下图所示电路中,Y 1();Y2 ();AY ()。3Y1BY 2Y 312. 某计数器的输出波形如图1 所示,该计数器是()进制计数器。.13驱动共阳极七段数码管的译码器

7、的输出电平为()有效。三、判断说明题(本大题共2 小题,每小题5 分,共 10 分)(判断下列各题正误, 正确的在题后括号内打 “”,错误的打“”。)1、逻辑变量的取值,比大。 ()2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3八路数据分配器的地址输入(选择控制)端有8 个。()4、因为逻辑表达式A+B+AB=A+B成立,所以 AB=0成立。()5、利 用反 馈 归 零 法 获 得 N 进 制 计 数 器 时, 若 为 异 步 置 零方 式 ,则 状 态 SN 只 是 短 暂 的过 渡 状 态 , 不能 稳 定 而 是 立刻 变 为 0 状 态 。()6在时间和幅度上

8、都断续变化的信号是数字信号,语音信号不是数字信号。()7. 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0 。()8 时序电路不含有记忆功能的器件。 ()9 计数器除了能对输入脉冲进行计数,还能作为分频器用。()10优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.().四、综合题(共 30 分)1对下列 Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。( 8 分)Z= ABA ? B ?CA ? B ?CBC=0()真值表(2 分)(2)卡诺图化简( 2 分)(3)表达式( 2 分)逻辑图( 2 分)2试用

9、 3 线 8 线译码器 74LS138和门电路实现下列函数。(8 分)Z(A、B、C)=AB+A CA 2Y 0Y 1A 1A 0Y 274LS138Y 3ST AY 4ST BY 5Y 6STCY 7.3 74LS161是同步 4 位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。 (8 分)74LS161逻辑功能表CTPCTCP Q3 Q2 Q1 Q0CRLD0 0 0 0100110 D3D2D1 D0110 Q3Q2Q1 Q01111Q3Q2Q1 Q0加法计数Q3Q2Q1Q0&CO74LS161CPCR LD CTPCTT D 3 D 2D1 D 0“

10、1” “1” “1”CPA4触发器电路如下图所示,试根据 CP及输入波形画出输出端Q1 、Q2 的波形。设各触发器的初始状态均为“ 0”( 6 分)。CPQ1Q2.参考答案二、填空题(每空1 分,共 20 分)1. 147 , 932.高阻3 高电平或悬空4 高5. F = B AC D ABC D6.77.5, 3 . 6 , 0. 35 , 3188 101111119 11,1610. 10011.Y1A B;Y 2 A B + AB;Y3A B13. 514低一、选择题(共30 分,每题 2分)123456789101112131415A C C A C A A D B C A D C

11、 D B三、判断题(每题2 分,共 20分)12345678910四、综合题(共30 分,每题 10 分)1解:()真值表 (2 分)(2).卡诺图化简( 2 分)ABZC000000110110ABC 00011110011111011101010111100111( 3 )表达式( 2 分,( 4 ).逻辑图( 2 分)Z=AB ABA=1C =AB+CB 1BC=0 CZ2 解: Z(A、B、C)=AB+ AC=AB( C+ C )+ A C(B+ B )=ABC+ABC + A BC+A A B CA 2Y0BA 1Y1= m 1+ m 3+ m 6C+ m 7 A 0Y2&Y74LS

12、1383Z= m 1 ? m 3 ? m 6 ? m 7STAY 4“1” (4 分)Y 5(4 分)STBY6STCY 73解:Q3Q2QQ&10CO74LS161CPCPCR LD CT P CTTD3 D2D1 D0“1” “1” “1”1当 74LS161从 0000 开始顺序计数到1010 时,与非门输出“ 0”,清零信号到来,异步清零。 (2 分)2该电路构成同步十进制加法计数器。 (2 分)12343状态图( 4分)001101000000000100101010510100110000111011001019876.4CPQ1、Q2 的波形各 3 分。AQ1Q2一 . 填空题

13、( 每小题 2 分,共 20 分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将 _。2. 写出四种逻辑函数的表示方法:_;3. 逻辑电路中 , 高电平用 1 表示 , 低电平用 0 表示 , 则称为 _逻辑 ;4.把 JK 触发器改成 T 触发器的方法是 _。5.组合逻辑电路是指电路的输出仅由当前的_决定。6.5 个地址输入端译码器,其译码输出信号最多应有_个。7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做 _。8一片 ROM有 10 根地址线, 8 根数据输出线, ROM共有 _个存储单元。9N 个触发器组成的计数器最多可以组成_进制的计数器。.8.基本 RS

14、触发器的约束条件是 _。二.单项选择题: (在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2 分,共 20分。)题号10123456789答案1十进制数 128 的 8421BCD码是()。A.10000000B. 000100101000C.100000000D.1001010002. 已知函数 F 的卡诺图如图 1-1,试求其最简与或表达式3.已知函数的反演式为,其原函数为()。AB CD4对于 TTL 数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应

15、太大;(D)OC 门输出端可以并接。5欲将正弦信号转换成与之频率相同的脉冲信号,应用A.T ,触发器B. 施密特触发器C.A/D 转换器D. 移位寄存器6下列 A/D 转换器中转换速度最快的是()。A. 并联比较型B. 双积分型C.计数型D. 逐次渐近型.7. 一个含有 32768 个存储单元的 ROM,有 8 个数据输出端,其地址输入端有()个。A.10B. 11C. 12D. 88.如图 1-2 ,在 TTL门组成的电路中,与非门的输入电流为I iL 1mA? I iH 20A。G1 输出低电平时输出电流的最大值为I OL(max) =10mA,输出高电平时最大输出电流为I OH(max)

16、=0.4mA 。门 G1 的扇出系数是()。A. 1B. 4C.5D. 109. 十数制数 2006.375 转换为二进制数是:A. 11111010110.011B. 1101011111.11C. 11111010110.11D.1101011111.01110. TTL 或非门多余输入端的处理是 :A. 悬空B.接高电平C.接低电平D. 接” 1”三电路分析题( 36 分)1. 图 3-1(a) 所示电路 ,移位寄存器原来的数据是,数据从 Di 顺序输入到移位寄存器 , 试问:(1) 在图 3-1(b) 所示输入波形作用下 , 在 T1 到 T2 期间 , 输出端 X、Y 的波形 ?(2

17、) 该电路的逻辑功能 ?(12 分).2.图 3-2 为两个时钟发生器 , 图中 R1=510, R 2=10K,C=0.1uF 。( 12 分)( 1)写出 JK 触发器的状态方程及输出 V1、V2 的表达式;( 2)画出 555 定时器的输出 VO以及 V1、V2 的波形;(3)计算 V1 的周期和脉冲宽度 Tw. 555 定时器功能表46 脚2 脚37 脚脚脚00导通12/3VCC 1/3VCC0导通11/3VCC不不变变12/3VCC 2/3VCC 1/3VCC1截止3双积分A/D 转换器如图 3-3 所示 , 试回答以下问题 : (12 分)(1) 若被测电压 Vi 的最大值为 2V

18、, 要求分辩率小于 0.1mV, 问二进制计数器是多少位的 ?(2) 若时钟脉冲频率为 200kHz, 则对 Vi 进行采样的时间 T1 为多长 ?(3) 若时钟脉冲频率为200kHz,已知, 输出电压Vo 的最大值为 5V, 积分时间常数是多少 ?.四电路设计题 (24 分)1) 试用一片双 4 选 1 的数据选择器 74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10 分)双 4 选 1 的数据选择器 74LS153器件的器件图和功能表输入输出()()0(00(0)0(01(0)0(10(0)0(11(0)1(XX01)(0).2. 试用 JK 触发器和门电

19、路设计一个十三进制的计数器 , 并检查设计的电路能否自启动。 (14 分)试卷 (2007.1)A( 答案 )一 . 填空题 ( 每小题 2 分,共 20 分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。2. 逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。3. 逻辑电路中 , 高电平用 1 表示 , 低电平用 0 表示 , 则称为正逻辑 ;4. 把 JK 触发器改成 T 触发器的方法是 J=K=T。5.组合逻辑电路是指电路的输出仅由当前的输入决定。6.5 变量输入译码器,其译码输出信号最多应有32 个。7.输入信号的同时跳变引起输出端产生尖峰脉冲

20、的现象叫做竞争冒险现象。8一片 ROM有 10 根地址线, 8 根数据输出线, ROM共有 8192 个存储单元。9N个触发器组成的计数器最多可以组成2n 进制的计数器。8.基本 RS触发器的约束条件是RS=0。二.单项选择题: (在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2 分,共 20分。)题号10123456789答案BCBBBACDAC三电路分析题( 36 分).1. 图 3-1(a)所示电路 , 移位寄存器原来的数据是,数据在图 3-1(b)从 Di 顺序输入到移位寄存器 , 试问:所示输入波形作用下 , 在 T 到 T 期间 , 输出端

21、 X、Y的波形 ?12(12分)(1).2. 图 3-2 为两个时钟发生器 , 图中 R1=510, R2=10K,C=0.1uF 。(12分)( 1)写出触发器的状态方程及输出 V1、V2 的方程;( 2)画出 555 定时器的输出 VO以及 V1、V2 的波形;(3)计算 V1 的周期和脉冲宽度 Tw.( 1),( 2).( 3)3双积分 A/D 转换器如图 3-3 所示 , 试回答以下问题 :(12 分)(1) 若被测电压 Vi 的最大值为 2V, 要求可分辩的电压小于 0.1mV, 问二进制计数器是多少位的 ?(2) 若时钟脉冲频率为 200kHz, 则对 Vi 进行采样的时间 T1

22、为多长 ?(3) 若时钟脉冲频率为200kHz,已知, 输出电压Vo 的最大值为 5V, 积分时间常数是多少 ?.(1),所以(2)(3),所以四电路设计题 (24分)1)试用一片双 4 选 1 的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。( 10 分)双 4 选 1 的数据选择器 74LS153器件的器件图和功能表输入输出()()0(00(0)0(01(0)0(10(0)0(11(0)1(XX01)(0).令.则2. 试用 JK 触发器和门电路设计一个十三进制的计数器 , 并检查设计的电路能否自启动。 (14 分)解:根据题意,得状态转换图如下:

23、所以:.能自启动。因为:评分标准 2007.1 (本科)一 . 单项选择题: 每小题 2 分,共 20 分。二 . 填空题 :每小题 2 分,共 20 分。三电路分析题1共 12 分,其中写出触发器的激励方程或输出X、Y 的逻辑式3 分画对 Q2Q1Q0 的波形3分画对两个触发器的输入端D的波形3分画对输出 X、Y 的波形3 分四 设计题1共 10 分,其中写出 Y 的最小项之和的标准形式3 分.把 4 选一的选择器扩展成8 选一的选择器正确确定 A3A2A1 以及 D0D1D2D3D4D5D6D7分画出逻辑图2 分2共 14 分,其中状态转换图3 分卡诺图化简,得状态方程求激励方程3 分画出

24、逻辑图3 分自启动分析2 分数字电子技术模拟试题2 分33 分一、单项选择题(每个3 分,共 15 分)1、图 1 的国标逻辑符号中(11)是异或门。图 12、下列逻辑函数表达式中可能存在竞争冒险的是(12)。AF( AB)(BC )BF( AB)( BC )CF( AB)(BC )DF( AB)( BC ).3、下面逻辑式中,不正确的是_ (13)_。A. ABCA B CB.AABAC.A( AB)AD.ABBA4、时序逻辑电路中必须有_(14)_。A. 输入逻辑变量B.时钟信号C.计数器D.编码器5、有 S1,S2 两个状态,条件(15)可以确定 S1 和 S2 不等价。A. 输出相同B

25、. 输出不同C.次态相同D.次态不同二、填空题(每题2 分,共 20 分)1、十六进制数 97,对应的十进制数为(1)。2、“至少有一个输入为0 时,输出为(2)”描述的是与运算的规则。3、(3)变量逻辑函数有16 个最小项。4、基本逻辑运算有 :(4)、(5)和(6)运算。5、两二进制数相加时,不考虑低位的进位信号是(7)加器。6、TTL 器件输入脚悬空相当于输入(8)电平。7、 RAM的三组信号线包括:(9)线、地址线和控制线。8、采用四位比较器对两个四位数比较时,先比较(10)位。.三、简答题(共10 分)1、证明: AABAB (4 分)2、某逻辑函数的真值表如表1 所示,画出卡诺图。

26、( 6 分)表 1某逻辑函数的真值表ABCF000000110101011X100X10101101111X四、分析题( 20 分)Z图 2分析图 2 所示电路的逻辑功能。1)列出其时钟方程:(2 分)CP1 ;CP0。.2)列出其驱动方程:( 4 分)J1; K1;J0;K0。3)列出其输出方程:( 1 分)Z4)求次态方程:(4 分)Q1n 1; Q 0n 15)作状态表及状态图(9 分)五、波形题( 10 分)已知输入信号X, Y,Z 的波形如图 3 所示,试画出FXYZXYZXYZX Y Z 的波形。图 3波形图六、设计题( 25 分)1、设计一电路,译出对应 ABCD=0110、10

27、10 态的两个信号 , 作逻辑图。(10 分)2、用 74LS151实现 FXYZXYZX YZXYZ已知 74LS151的功能表如表 2 所示,逻辑符号如图4 所示。(15 分).表 274LS151 的功能表ENA2A1A0Y1XXX00000D00001D10010D20011D30100D40101D50110D60111D7图 4 74LS151 的逻辑符号.模拟卷答案一、选择题(每个3 分,共 15 分)11、B 12 、C 13 、A 14 、B 15 、B二、填空题(每个2 分,共 20 分)1、1512 、03、4 4 、与 5 、或 6 、非 7 、半8 、高9、数据10、

28、最高(注: 46 答案顺序可交换)三、简答题(共10 分)1、 左边( AA)( AB) 1( AB)AB (4 分)2、结构 2 分,填图 4 分四、分析题(共 20 分)1、CP1=CP CP0=CP (每个 1 分,共 2 分)2、J1=Q0 K1=1 J0=Q1 K0= X Q1或 X Q1 (每个 1 分,共 4 分)3、Z=XQ1Q0 (1 分)n 11 0n 1Q1 Q0 X Q1或Q1 Q0 X Q1Q0 (每个 2 分,共 44、 Q1Q QQ0分)5、略.五、波形题( 10 分)六、设计题( 25 分)1、 L1ABC DL 2ABC D2、.姓名一、(11%)21010)

29、(1)、(110.101 )=() ,(12.7) =(2班级(2)、构成组合逻辑电路的基本逻辑单元电路是(),构成时序逻辑电路的基本逻辑单元电路是()。(3)、TTL 反相器的电压传输特性曲线中, 转折区中点对应的输学号入电压称为()电压。(4)、当七段显示译码器的输出为高电平有效时,应选用共密()极数码管。(5)、触发器异步输入端为低电平有效时,如果异步输入端封RD=1,SD=0,则触发器直接置成()状态。(6)、数字电路中,常用的脉冲波形产生电路是()器。线(7)、A/D 和 D/A 转换器的转换精度指标,可采用()和()两个参数描述。(8)几个集电极开路与非门 (OC门)输出端直接相连, 配加负载电阻后实现()功能。二、( 15%)1、将逻辑函数化为最小项之和的形式Y=ABC+AC+BC2、用公式法化简逻辑函数.Y1=AC+AD+CDY2=AD+AD+AB+AC+BD+ACEF+BEF+DEFG3、用卡诺图化简逻辑函数Y1=ABC+ABD+ACD+CD+ABC+ACD2Y(ABC)=( m0,m1,m2,m4)约束条件

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论