数字电子技术基础I(B).doc_第1页
数字电子技术基础I(B).doc_第2页
数字电子技术基础I(B).doc_第3页
数字电子技术基础I(B).doc_第4页
数字电子技术基础I(B).doc_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

学习中心: 院校学号: 姓名 东 北 大 学 继 续 教 育 学 院 数字电子技术基础I 试 卷(作业考核 线下) B 卷(共 5 页) 总分题号一二三四五六七八九十得分一、(20分)选择题,每题2分。1有符号位二进制数的原码为(11101),则对应的十进制为( )。A、-29 B、+29 C、-13 D、+132逻辑函数的最简的与或式( )。 A、AC+BD; B、 C、AC+B D、A+BD3. 逻辑函数的F=的标准与或式为( )。A、 B、 C、 D、4逻辑函数Y(A,B,C)=的最简与或非式为( )。A、 B、 C、 D、5逻辑函数Y(A,B,C,D)=其约束条件为AB+AC=0则最简与或式为( )。A、 B、 C、 D、6下图为TTL逻辑门,其输出Y为( ) A、0 B、 1 C、 D、7下图为OD门组成的线与电路其输出Y为( ) A、1 B、0 C、 D、8下图中触发器的次态方程Qn+1为( )。 A、A B、0 C、Qn D、n9RS触发器要求状态由01其输入信号为( )。A、RS=01 B、RS=1 C、RS=0 D、RS=1010电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压VT为( )。A、4V B、6V C、8V D、12V二、(10分)判断题,每题1分。1TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下( )2三态门输出为高阻时,其输出线上电压为高电平( )3超前进位加法器比串行进位加法器速度慢( )4译码器哪个输出信号有效取决于译码器的地址输入信号( )5五进制计数器的有效状态为五个( )6施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( )7、当时序逻辑电路存在无效循环时该电路不能自启动( )8RS触发器、JK触发器均具有状态翻转功能( )9D/A的含义是模数转换( )10构成一个7进制计数器需要3个触发器( )三、(10分)填空题,每空1分。1八进制数(34.2)8的等值二进制数为( )2; 十进制数98的8421BCD 码为( )8421BCD 。 2. TTL 与非门的多余输入端悬空时,相当于输入( )电平。 3. 下图所示电路中的最简逻辑表达式为( )。 4. 一个JK触发器有( )个稳态,它可存储( )位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用( )电路。 6. 常用逻辑门电路的真值表如下表所示,则F1、F2、F3分别属于何种常用逻辑门。A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F1( );F2( );F3( )。 四、(60分) 分析计算题。1、(本题15分) (1)、用代数法化简为最简与或式(7分) (2)、用卡诺图法化简为最简或与式 (8分)约束条件:2、如图所示电路在Vi0.3V和Vi5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。(10分)3、试用图示3线8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:(1)写出表达式的转换过程(7分);(2)在给定的逻辑符号图上完成最终电路图。(8分)4、试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论