数电-数字钟设计资料_第1页
数电-数字钟设计资料_第2页
数电-数字钟设计资料_第3页
数电-数字钟设计资料_第4页
数电-数字钟设计资料_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字钟设计(shj)共十七页 一、实验(shyn)目的1、掌握计数器相互级联的方法。2、了解(lioji)数字钟的组成及工作原理。3、熟悉数字钟的设计与调试方法。共十七页二、实验(shyn)原理共十七页 数字电子钟一般由振荡器、分频器、计数器、译码器、显示器、校时电路等几部分组成。其逻辑框图如图1-1所示。(1)晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的32768z的方波信号,可保证(bozhng)数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。(2)分频器电路 分频器电路将32768z的高频方波信号经32768(15)次分频后得到1H

2、z的方波信号供秒计数器进行计数。分频器实际上也就是计数器。(3)时间计数器电路 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为12进制计数器。(4)译码器和显示器译码器将计数器输出的8421BCD码译成七段显示控制信号,由七段显示器显示输出。(5)校时电路 校时电路用来对“秒”、“分”、“时”进行校准。共十七页三、设计(shj)任务及要求设计任务:设计一个有“时”、“分”、“秒”(23小时59分59秒)显示的电子钟。设计要求:1、画出电路原理图(或仿真

3、电路图)。2、用中小规模集成电路组成(z chn)电子钟,并在实验箱上进行组装、调试。3、计时以数字形式显示时、分和秒的时间;小时的计时要求为24制或(“12翻1”),分和秒的时间要求为60进制。4、写出设计实验总结报告。共十七页任意进制计数器的构成(guchng)方法 1、M N 的情况(qngkung) 用多片 N 进制集成计数器组合起来才能构成 M 进制计数器。各片之间(或称为各级之间)的连接方式可分为串行进位方式、并行进位方式、整体置零方式和整体置数方式几种(j zhn)。 若 M 可以分解为若干个因数相乘,即 ( N i N ),则可以采用串行进位方式或并行进位方式将各个 N i 进

4、制计数器连接起来,构成 M 进制计数器。在串行进位方式中,以低位片的进位输出信号作为高位片的时钟输入信号;在并行进位方式中,以低位片的进位输出信号作为高位片的工作状态控制信号,所有芯片的 CP 输入端同时接计数输入信号。 若M不可以分解为若干个因数相乘时,就必须采取整体置零方式或整体置数方式来构成 M 进制计数器。其原理与 M N 的情况类似,首先将若干片 N 进制计数器按最简单的连接方式接成一个大于 M 进制的计数器,然后在选定的某一状态下译出置零(或置数)信号,通过反馈线使所有 N 进制计数器同时置零(或置入适当的数据),跳过多余的状态,从而获得 M 进制计数器。 共十七页串行进位(jnw

5、i)(异步)优点:简单;缺点(qudin):速度较慢六十进制计数器共十七页六十进制计数器并行(bngxng)进位(同步)优点:速度(sd)较快;缺点:较复杂共十七页注意事项1、根据实验室提供(tgng)的芯片设计或修改电路,正确使用所用芯片的使能端。2、所用线材应先检测其通断情况,再接入电路。3、CP由函数信号发生器提供。(TTL输出,频率为1Hz)4、改接电路必须断开电源。共十七页四、设计(shj)实验报告要求:1、简单叙述(xsh)设计过程(原理、方案)。2、画出完整的电路原理图。3、说明调试过程。4、列出设计和调试中出现的问题及解决方法。5、心得体会。共十七页型号功能型号功能74LS16

6、14位十进制同步计数器(异步清除)74LS1904位十进制加/减同步计数器74LS1634位二进制同步计数器(异步清除)74LS1914位二进制加/减同步计数器74LS1604位十进制同步计数器(同步清除)74LS1924位十进制加/减同步计数器(双时钟)74LS1624位二进制同步计数器(同步清除)74LS1934位二进制加/减同步计数器(双时钟) 同步(tngb)计数器芯片型号和功能共十七页下周实验内容及预习(yx)要求内容:教材P90-94共射-共集放大电路 教材P94-98负反馈放大电路预习要求: 按教材P91和P95的预习要求进行预习。 下周实验带万用表与钟表(zhngbio)起子共十七页内容摘要数字钟设计。其逻辑框图如图1-1所示。译码器将计数器输出的8421BCD码译成七段显示控制信号,由七段显示器显示输出。2、用中小规模集成电路组成电子钟,并在实验(shyn)箱上进行组装、调试。3、计时以数字形式显示时、分和秒的时间。还有一种方法是计数到1111状态时产生的进位信号译码后,反馈到预置数控制端实现反馈置数。用4位二进制同步加法计数器CT74LS161构成一个7进制计数器。1、根据实验(shyn)室提

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论