数字逻辑解答习题
写出电路输出Y1和Y2的逻辑函数表达式。写出电路输出Y1和Y2的逻辑函数表达式。
数字逻辑解答习题Tag内容描述:<p>1、1 5把下列不同进制数写成按位权展开形式 2 1 6将下列二进制数转换成十进制数 八进制数和十六进制数 3 10111 01 2 23 25 10 27 2 8 17 4 161 7将下列十进制数转换成二进制数 八进制数和十六进制数 二进制数精确到小数点后4位 3 33 33 10 100001 0101 2 41 24 8 21 5 161 11将下列余三码转换成十进制数 2 01000101。</p><p>2、1数字逻辑基础习题解答 1 自我检测题 T1.1 (101111101101)2=( 137.32 )8=( 5F.68 )10 T1.2 (26.125)10=(11010.001)2 =(1A.2)16 T1.3 (499)10=(0100 1001 1001 )8421BCD。 T1.4 (5.14)10=(0101.00010100)8421BCD T1.5 (10010011)8421BCD=(93)10 T1.6基本逻辑运算有 与 、或、非 3 种。 T1.7两输入与非门输入为 01 时,输出为 1 。 T1.8两输入或非门输入为 01 时,输出为 0 。 T1.9 当变量 ABC 分别为 100 时,AB+BC=____0_, (A+B) (A+C)=__1____, (A+B)AB=____0______。 T1.10描述逻辑函数各个变量取值组。</p><p>3、,1.5把下列不同进制数写成按位权展开形式:(2)1.6将下列二进制数转换成十进制数、八进制数和十六进制数(3)(10111.01)2=(23.25)10=(27.2)8=(17.4)161.7将下列十进制数转换成二进制数、八进制数和十六进制数(二进制数精确到小数点后4位)(3)(33.33)10=(100001.0101)2=(41.24)8=(21.5)161.11将下列余三码转换成十进制数。</p><p>4、1 5把下列不同进制数写成按位权展开形式 2 1 6将下列二进制数转换成十进制数 八进制数和十六进制数 3 10111 01 2 23 25 10 27 2 8 17 4 161 7将下列十进制数转换成二进制数 八进制数和十六进制数 二进制数精确到小数点后4位 3 33 33 10 100001 0101 2 41 24 8 21 5 161 11将下列余三码转换成十进制数 2 01000101。</p><p>5、1数字逻辑基础习题解答 1 自我检测题 1 26 125 10 11010 001 2 1A 2 16 2 100 9375 10 1100100 1111 2 3 1011111 01101 2 137 32 8 95 40625 10 4 133 126 8 5B 2B 16 5 1011 2 101 2 110111 2 6 486 10 010010000110 8421BCD 0111。</p><p>6、第3章习题解答 1分析图3 1所示电路 写出电路输出Y1和Y2的逻辑函数表达式 列出真值表 说明它的逻辑功能 1 1 A B C Y1 Y2 Y1 A B C Y2 A B C AB 当A B C中有奇数个1时 Y1为真 当A B C中有两个或以上的1时 Y2为真 埂玲着狞瞧裙慕赚没黔威叹沪滞妓薪蝶搞梗蕴狠农辆孩赎狂赘歉画盔粒虱数字逻辑电路习题解答3数字逻辑电路习题解答3 5用与非门设计下列函数。</p><p>7、第3章习题解答,1分析图3-1所示电路,写出电路输出Y1和Y2的逻辑函数表达式,列出真值表,说明它的逻辑功能。,=1,=1,A,B,C,Y1,Y2,Y1=ABC,Y2=(AB)CAB,当A、B、C中有奇数个1时,Y1为真。当A、B、C中有两个或以。</p><p>8、数字逻辑第四章参考解答:4-5 根据Demorgan定理,的补为。但这两个函数在XYZ=110时都等于1。对于一个给定的输入组合,一个函数和其补函数怎么能都等于1呢?出了什么错误?答:在利用定理时,没有考虑到运算先后顺序,正确的补函数应该为: 4.7请写出下面各个逻辑函数的真值表.a) 可先简化为:c) F=W+X(Y+Z)=W+XY+XZWXYZFWXYZF000011000100011100110010010101001111011101000110010101011011011001110101110111。</p><p>9、第6章习题参考解答6-3 画出74x27三输入或非门的德摩根等效符号。解:图形如下6-10 在图X6.9电路中采用74AHCT00替换74LS00,利用表6-2的信息,确定从输入端到输出端的最大时间延迟。解:该图中从输入到输出需要经过6个NAND2;每个NAND2(74AHCT00)的最大时间延迟为9 ns;所以从输入端到输出端的最大时间延迟为:54 ns。6-31 BUT门的可能定义是:“如果A1和B1为1,但A2或B2为0,则Y1为1;Y2的定义是对称的。”写出真值表并找出BUT门输出的最小“积之和”表达式。画出用反相门电路实现该表达式的逻辑图,假设只有未取反的输入可用。你可以从。</p><p>10、5 31 BUT门的可能定义是 如果A1和B1为1 但A2或B2为0 则Y1为1 Y2的定义是对称的 写出真值表并找出BUT门输出的最小 积之和 表达式 画出用 与非 与非 电路实现该表达式的逻辑图 假设只有未取反的输入可用 你可以从74x00 04 10 20 30组件中选用门电路 解 真值表如下 A1 B1 A2 B2 Y1 Y2 A1 B1 A2 B2 Y1 Y2 0 0 0 0 0 0 1。</p><p>11、习题六 6 1 可编程逻辑器件有哪些主要特点 PLD作为一种通用型可编程逻辑器件 而它的逻辑功能又是由用户通过对器件编程来自行设定的 它可以把一个数字系统集成在一片PLD上 而不必由芯片制造厂商去设计和制作专用集成。</p><p>12、1 5把下列不同进制数写成按位权展开形式 2 1 6将下列二进制数转换成十进制数 八进制数和十六进制数 3 10111 01 2 23 25 10 27 2 8 17 4 161 7将下列十进制数转换成二进制数 八进制数和十六进制数 二进制数精确到小数点后4位 3 33 33 10 100001 0101 2 41 24 8 21 5 161 11将下列余三码转换成十进制数 2 01000101。</p><p>13、数字逻辑第数字逻辑第 3 3 章参考解答:章参考解答: 3.11 对图 X3.11(a)所示的 AOI 电路图,采用 AND,OR,INV 画出对 应的逻辑图。 解:DCBAZ 3.12 对图 X3.11(b)所示的 OAI 电路图,采用 AND,OR,INV 画出对 应的逻辑图。 解:DCBAZ 13 画出 NOR3 对应的电路图。 解:3 输入端或非门结构应为:上部 3 个 P 管串联,下部 3 个 N 管并 联,结构如图所示。 3.15 画出 OR2 所对应的电路图。 解:在 NOR2 电路的输出端后面级联一个 INV。 3.59 画出图 X3.59 逻辑图所对应的电路图。 解: 3.21 若输出低电平阈值和高电平阈值分别设置为 1.。</p><p>14、第3章习题解答,1 分析图3-1所示电路,写出电路输出Y1和Y2的逻辑函数表达式,列出真值表,说明它的逻辑功能。,=1,=1,A,B,C,Y1,Y2,Y1=A B C,Y2=(A B) C AB,当A、B、C中有奇数个1时,Y1为真。 当A、B、C中有两个或以上的1时, Y2为真。,5 用与非门设计下列函数,允许反变量输入。,(2) F(A,B,C,D)= M(0,2,4,5,9,10,13,14),0,0,0,1,1,1,1,0,1,0,1,1,0,0,0,1,F=CD+ACD+ABD+ABC,=CD ACD ABD ABC,8 已知输入信号A,B,C,D的波形如下图所示,用或非门设计产生输出F波形的组合电路,允许反变量输入。,B,C,D,F,1,1,1,1,1,1,1,A,0,0,0,0,0,0,0,X,X,F=。</p>