数字电子技术高吉祥课后答案.pdf_第1页
数字电子技术高吉祥课后答案.pdf_第2页
数字电子技术高吉祥课后答案.pdf_第3页
数字电子技术高吉祥课后答案.pdf_第4页
数字电子技术高吉祥课后答案.pdf_第5页
已阅读5页,还剩4页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第二章第二章 逻辑门电路逻辑门电路 2.1 二极管门电路如图 P2.1 所示。已知二极管 VD1、VD2 导通压降为 0.7V, 试回答下列问题: 图 P2.1 (1)A 接 10V,B 接 0.3V 时,输出 VO为多少伏? A=B=10V, VO=10V; (2)A、B 都接 10V,VO为多少伏? A=10V,B=0.3V,VO=1.0V; (3)A 接 10V,B 悬空,用万用表测 B 端电压,VB为多少伏? A=10V,B 悬空,对地阻抗很大,VB=10V; (4)A 接 0.3V,B 悬空,测量 VB时,应为多少伏? A=0.3V,B 悬空对地阻抗很大,VB=1.0V; (5)A 接 5k电阻,B 悬空,测量 VB时,应为多少伏? A 接 5k电阻,B 悬空,对地阻抗一般大于 5k,所以 A 支路导通,B 支 路不通,VB=0V。 2.2 二极管门电路如图 P2.2 所示。 (1)分析输出信号 F1、F2 与输入信号 A、B、C 之间的逻辑关系; ; (2)根据图 P2.2(c)给出的 A、B、C 的波形,对应画出 F1、F2 的波形(输 入信号频率较低,电压幅度满足逻辑要求) 。 VCC VO A B 5k 图 P2.2 2.3 三极管门电路如图 P2.3 所示。 图 P2.3 (1)说明图中 R2 和-10V 在电路中的作用。 R2和-10V 一方面与 R1构成分压电路, 使得 VT 的 b 极为 0.7V, 另一方面完 成分流作用,避免 VT 的 b 极电流过大。 (2)简要说明该电路为什么具有逻辑非的作用。 若 A=0V,VT 的 Vb10mA,VD 亮;图(b):VI=VIH,与门输出为 VOH=3.6V, IOH=400uA10mA,所以 VD 不亮。 综上所述,应选图(a)。 2.10 略。 (见教材) 2.11 略。 2.12 图 P2.10 是用 TTL 电路驱动 CMOS 电路的实例,试计算上拉电阻 RL的取 值范围。TTL 与非门在 VOL0.3V 时的最大输出电流为 8mA,输出端的 VT5截止 时有 50uA 的漏电流。CMOS 或非门的输入电流可以忽略。要求加到 CMOS 或 非门输入端的电压满足 VIH4V,VIL0.3V。给定电源电压 VDD=5V。 图 P2.10 答案:1)Vi=VIH 时,要求 VDD-RLIO4V,IO=50uA(漏电流,VT5 截止) , 得到:RL20k; 2)Vi=VIL 时,要求(5-0.3)/RL8,得到:RL0.59k; RL CMOS TTL & 1 1 VDD=5V 综上所述,0.59kRL20k。 2.13 略。 2.14 画出图 P2.12(a)(c)所示各电路输出信号的波形图,输入信号 A、B、C 的波形见图 P2.12(d)。 图 P2.12 2.15 试说明下列各门电路中哪些门的输出端可以并联使用: (1)具有推拉式输出级的 TTL 门电路; (2)TTL(OC)门; (3)TTL 三态门; A (a) (c) B C Y1 C TG Y3 B 1 C A 1 (b) & 1 1 & Y2 1 B

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论