数字逻辑电路复习题.doc_第1页
数字逻辑电路复习题.doc_第2页
数字逻辑电路复习题.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑电路复习题1、(321)10=( )2=( )162、(AB.C)16=( )2=( )103、(11011011.110)2=( )10=( )164、(32)10=( )8421BCD=( )余三BCD5、(216)10=( )2421BCD=( )5421BCD6、(36)10=( )9补=( )10补7、(-128.6)10=( )9补=( )10补8、设x补10011101,求:。9、用逻辑代数公理和定理证明: 10、将下列函数转化成为最小项表达式和最大项表达式F(A、B、C、D)=F(A、B、C)=F(A、B、C、D)=F(A、B、C、D)=11、用全加器及适当的门电路设计一个五人表决器。12、设计一个“四舍五入”电路,该电路输入为一位十进制的8421码,当其值大于或等于5时输出F的值为1,否则F的值为0。13、用与非门设计一个组合电路,该电路输入为1位十进制的2421码,当输入的数字为素数时,输出F为1,否则F为0。14、设计一个代码转换电路,将1位十进制数的余3码转换成2421码。15、设计一代码转换电路,将4位二进制数转换成格林码。16、什么是组合电路,说明组合电路的分析和设计的基本过程。17、举例说明什么是Mealy型电路和Moore型电路,并说明其在分析和设计时的过程。18、什么是同步时序电路,说明其分析和设计的基本过程。19、什么是脉冲型异步时序电路,说明其分析和设计的基本过程,并说明其对输入的要求。20、什么是电平型异步时序电路,说明其分析和设计的基本过程,并说明其对输入的要求及与组合电路的区别。21、举例说明利用ROM进行组合电路设计的基本方法。22、什么是PAL,举例说明利用PAL进行时序逻辑电路设计的基本方法和注意事项。23、说明RS触发器的功能及状态方程。24、说明D触发器的功能及状态方程。25、说明JK触发器及T触发器的功能及状态方程。26、什么是等效状态,并说明对完全给定状态表化简的基本过程。27、什么是相容状态,并说明对不完全给定状态表化简过程。28、给出RS、D、JK和T触发器的激励表。29、设计一个“101”序列检测器。30、一组合电路有四个输入:A、B、C、D(表示4位二进制数,A为最高位,D为最低位),两个输出X和Y。当且仅当该数被3整除时X=1,当且仅当该数被4整除时,Y=1。求出X、Y的逻辑函数,画出最简逻辑电路。31、用74LS138设计一位二进制全加器。74LS138如图1所示。图1 题三74LS13874LS138A0A1A2S0S1S2Y0Y1Y7. . . 32、请说明同步时序逻辑电路设计的基本步骤。33、分析下图所示的同步时序电路。 QQCT1QQCT0QQCT2=1=1=1=1CPxZQQCJ1QQCJ2=1CPx“1”K2K2Y1Y234、分析下图所示的同步时序电路。35、分析下图所

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论