FPGA教程--QuartusII入门指南.doc_第1页
FPGA教程--QuartusII入门指南.doc_第2页
FPGA教程--QuartusII入门指南.doc_第3页
FPGA教程--QuartusII入门指南.doc_第4页
FPGA教程--QuartusII入门指南.doc_第5页
已阅读5页,还剩63页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第一讲 第一讲 QUARTUSQUARTUS IIII 安装及工程建立安装及工程建立 1 1 1QUARTUSII 安装 1 1 1 1QuartusII 安装文件夹内容 1 1 1 2QuartusII 安装步骤 2 1 1 3QuartusII 破解步骤 3 1 2 工程建立 7 第二讲 第二讲 VERILOGVERILOG HDLHDL 语言的应用与仿真语言的应用与仿真 14 2 1 分频器原理说明 14 2 2 编写 VERILOG HDL 程序 14 2 3 程序仿真 24 第三讲 原理图方式编程及第三讲 原理图方式编程及第三讲 原理图方式编程及第三讲 原理图方式编程及 IPIPIPIP 核调用核调用核调用核调用 35 第四讲 程序下载第四讲 程序下载第四讲 程序下载第四讲 程序下载 61 4 1 引脚配置 61 FPGA 教程 Quartus II 入门指南 第一讲 第一讲 第一讲 QuartusQuartusQuartus IIIIII 安装及工程建立 安装及工程建立 安装及工程建立 第二讲 第二讲 第二讲 VerilogVerilogVerilog HDLHDLHDL 语言的运用及仿真 语言的运用及仿真 语言的运用及仿真 第三讲 原理图方式编程及第三讲 原理图方式编程及第三讲 原理图方式编程及 IPIPIP 核调用 核调用 核调用 第四讲 程序下载 第四讲 程序下载 第四讲 程序下载 第一讲 Quartus II 安装及工程建立 1 1QuartusII 安装 本指南的 QuartusII 版本是 QuartusII 7 2 1 1 1QuartusII 安装文件夹内容 从网上下载或是从其它地方考贝来的 QuartusII7 2 文件夹内包含两个文件 72 quartus windows exe 和压缩文件 Crack QII72 如图 1 1 所示 图 1 1 QuartusII 安装文件夹包含文件 1 1 2QuartusII 安装步骤 1 双击 72 quartus windows exe 文件 出现 QuartusII7 2 对话框 如图 1 2 图 1 2 QuartusII7 2 对话框 2 点击 Install 按钮 开始安装 等待完成出现 Quartus II 7 2 Setup 安装对话 框 如图 1 3 点击 Next 对话框变为图 1 4 所示 选择同意选项 点击 Next 直到出现图 1 5 单击 Finish 完成安装 图 1 3 Quartus II 7 2 Setup 安装对话框 图 1 4 Quartus II 7 2 Setup 安装对话框 图 1 5 Quartus II 7 2 Setup 安装对话框 1 1 3QuartusII 破解步骤 1 解压文件 Crack QII72 出现四个文件 license DAT Quartus II 7 2 b151 破解器 exe sys cpt dll 读我 txt 如图 1 6 所示 其中读我 txt 文件有破解说 明 图 1 6 Crack QII72 文件夹包含文件 2 双击 Quartus II 7 2 b151 破解器 exe 打开 Quartus II 7 2 b151 破解器 如 图 1 7 所示 图 1 7 Quartus II 7 2 b151 破解器 3 点击浏览按钮在路径 C altera 72 quartus bin 找到 sys cpt dll 文件 单击应 用按钮 完成修补 图 1 8 Quartus II 7 2 b151 破解器 4 双击桌面 Quartus II 7 2 32 Bit 快捷菜单 打开 Quartus II 7 2 软件 如图 1 9 图 1 9 Quartus II 软件界面 5 如图 1 10 所示 点击菜单 Tools License Setup 出现图 1 11 所示 的 Options 对话框 图 1 10 点击 License Setup 选项 图 1 11 Options 对话框 6 复制 Network Interface Card NIC ID 选项内的数值 获取网卡 IP 7 打开 License txt 文件 将复制的内容代替 HOSTID 的内容 共三处 并 保存 关闭文件 如图 1 12 所示 图 1 12 license txt 文件内更新 HOSTID 8 复制更新好的license txt 文件到C altera 72 路径下 9 在步骤 5 的 Options 对话框中 点击浏览 找到 license txt 文件 如图 1 13 所示 网卡 IP 图 1 13 更新 license txt 文件 1 2 工程建立 1 双击桌面 Quartus II 7 2 32 Bit 快捷菜单 打开 Quartus II 7 2 软件 如图 1 14 图 1 14 Quartus II 软件界面 2 点击菜单 File New Project Wizard 打开工程向导 如图 1 15 出现图 1 16 的工程向导 找到license txt 文件 点击 ok 完成破解 图 1 15 打开 Quartus II 新建工程向导 图 1 16 Quartus II 工程向导 介绍 3 点击 Next 出现图 1 17 所示的工程向导 选择工程路径 则工程名和顶 层文件名自动出现 在此将工程名和顶层文件名可的 Lab0 删除 如图 1 18 所 示 图 1 17 Quartus II 工程向导 工程路径 工程名和工程顶层文件名 图 1 18 修改后 Quartus II 工程向导 工程路径 工程名和工程顶层文件名 4 点击 Next 出现图 1 19 所示的工程向导 可增加已有文件 在此保持默 工程路径 工程名 顶层文件名 工程路径 工程名 顶层文件名 认 不进行操作 图 1 19 Quartus II 工程向导 增加文件 5 点击 Next 出现图 1 20 所示的工程向导 设置器件 这与所使用的 FPGA 有关 在此使用的是 Cyclone II 系列的 EP1C6Q240C8 图 1 20 Quartus II 工程向导 器件设置 6 点击 Next 出现图 1 21 所示的工程向导 EDA 工具设置 可以加入第三 方 EDA 工具 在此保持默认 选择与硬 件匹配的 器件 图 1 21 Quartus II 工程向导 EDA 工具设置 7 点击 Next 出现图 1 22 所示的工程向导 总结前面所做的选择 图 1 22 Quartus II 工程向导 总结 8 点击 Finish 完成工程新建向导 可观察到工程文件夹中包含工程相关 文件 如图 1 23 所示 只要双击工程文件 即可打开已有 工程 工程窗口如图 1 24 所示 图 1 23 工程相关文件 图 1 24 工程窗口 资源管理栏 编译状态显示 工程栏 信息显示窗 第二讲 Verilog HDL 语言的应用与仿真 2 1 分频器原理说明 本讲和第三讲的内容都是实现一个分频器 系统时钟为 50MHz 即 20ns 通过分频产生一个频率为 10KHz 100us 的方波信号 其中参数可变 易于产 生不同频率的方波信号 实现原理 计数器 counter 在系统时钟作用下 每一个系统时钟上升沿 counter 加 1 直到 2499 100us 2 20ns 1 2499 分频 dividers out 信号翻 转 并且复位计数器 counter 其原理如图 2 1 所示 0 1 系系统统时时钟钟clk 计计数数器器counter 分分频频信信号号 dividers out 翻翻转转 由由0变变为为 1或或由由1变变为为0 Tclk 20ns Tdividers out 2 50us 1249902499 0 翻翻转转 由由0变变为为 1或或由由1变变为为0 图 2 1 分频器原理 本讲用 Verilog HDL 语言形式实现分频器 下一讲用原理图方式实现分频 器 通过这两讲 可以比较两种不同的编程方法 下面讲述 Verilog HDL 语言形式实现分频器 2 2 编写 Verilog HDL 程序 1 接上讲 双击工程文件 打开工程 如图 2 2 所示 图 2 2 dividers 工程 2 新建 bdf 文件 作为顶层文件 文件名一定要和工程名相同 其步骤如 图 2 3 所示 点击 File New 打开 new 窗口 选择 Block Diagram Schematic File 如图 2 4 所示 新建好的 bdf 文件如图 2 5 所示 图 2 3 新建菜单 点 File 菜单 点 New 菜单 图 2 3 新建窗口 图 2 5 bdf 文件 在新建窗口选择Block Diagram Schematic File Block Diagram Schematic File 文件 3 保存 bdf 文件 在 bdf 文件里画一导线 再删除 使文件可以保存 点击保存 文件名与工程名相同 如图 2 6 与图 2 7 所示 最后结果如图 2 8 所示 图 2 6 在 bdf 文件中画线并删除 选择 画线 按住左键 画线 按 Delete 键删除线 点击保存 按钮 图 2 7 另存为对话框 图 2 8 保存后的 dividers bdf 文件 顶层文件名 与工程名一致 点击保存按 钮 文件名改变 4 新建 Verilog HDL 文件 步骤如图 2 9 2 10 所示 图 2 9 点击新建菜单 图 2 10 新建窗口选择 Verilog HDL File 5 在 Verilog HDL 文件中编写程序 并保存文件 步骤如图 2 11 2 12 所 示 点 File 菜单 点 New 菜单 在新建窗口选择Verilog HDL File 文件 图 2 11 编写 Verilog HDL 程序 图 2 12 保存 Verilog HDL 程序 编写文件 点击保存按钮 文件名要与模 块名一致 点击保存按钮 6 将 Verilog HDL 文件生成符号文件 bsf 以供在 bdf 文件中调用 其 步骤如图 2 13 所示 图 2 13 生成 bsf 文件步骤 7 生成 bdf 文件的过程中 对此 Verilog HDL 文件进行初步编译 如果出 错 则修改 直到编译通过才产生 bdf 文件文件 如图 2 14 所示 图 2 14 dividers v bsf 文件 8 在顶层文件 dividers bdf 文件中添加 dividers v bsf 文件 其步骤如图 2 15 2 16 2 17 所示 点 File 菜 单 单击 单击 dividers v bsf 文件 图 2 15 打开 dividers bdf 文件 图 2 16 Symbol 对话框 双击打开 dividers bdf 文件 双击 dividers bdf 文件空白 处 在出现的符号窗口中 选择 dividers v 出现符号形状 回车 本工程内符号 安装程序时的符 号 即 IP 核 图 2 17 添加后 dividers v bsf 文件如果的工程窗口 9 给符号添加引脚 步骤为右击符号 选择 Generate Pins for Symbol Ports 选项 如图 2 18 添加后结果 2 19 所示 放置符号 右击符号 单击 2 18 添加引脚步骤 图 2 19 添加引脚后结果 10 编译程序 单击按钮编译程序 信息栏显示编译结果 直到把所有错误 去掉 2 3 程序仿真 程序编译好后 可以通过仿真 观察波形 是否满足要求 下面讲述程序 仿真 1 新建波形文件 其步骤如图 2 20 2 21 2 22 所示 添加的引脚自动命名 图 2 20 单击新建菜单 图 2 21 选择波形文件 点击 File 点击 New 点击 Other File 选择波形文件 点击 ok 图 2 22 波形文件形式 2 波形文件中插入引脚 如图 2 23 2 24 2 25 2 26 2 27 2 28 所示 波形文件引脚区 配置区 图 2 23 插入引脚菜单 图 2 24 插入引脚对话框 右键 插入针和总线 插入 单击 Node Finder 图 2 25 引脚查找对话框 图 2 26 引脚查找对话框 选择 all 单击 List 点此 将 所有引脚插 入 第 步后出 现所有引脚 第 步后插 入所有引脚 点击 OK 图 2 27 引脚插入对话框 图 2 28 引脚插入 3 设置输入引脚 步骤如图 2 29 2 30 2 31 所示 点击 OK 引脚插入 图 2 29 设置输入引脚 图 2 30 时钟对话框 选中引脚 点击时钟 设置时钟 图 2 31 设置好时钟 4 设置结束时间 由于分频信号的周期是 100us 为了能看全整个波形信号 在此设置结束时间为 220us 步骤如图 2 32 所示 设置好的时钟 图 2 32 设置结束时间 单击 Edit 单击 End Time 更改 End Time 单击 OK 图 2 33 结束时间对话框 5 保存波形文件 单击保存按钮 在另存为对话框中 输入下工程名一致的 文件名 如图 2 34 所示 图 2 34 保存波形文件 6 仿真程序 点击仿真按钮 开始仿真 仿真成功显示成功对话框 如图 2 35 所 示 图 2 35 仿真成功对话框 7 观察仿真结果 本程序产生的波形为 10KHz 100us 结果如图 2 36 所 示 和工程名一致 图 2 36 仿真结果 单击缩放按钮 左键放大 右键缩 小 双击可产生游标 用于测量 第三讲 原理图方式编程及第三讲 原理图方式编程及第三讲 原理图方式编程及 IPIPIP 核调用核调用核调用 本讲讲述用原理图的方式实现第二讲的内容 需要一个计数器 一个比较 器 一个常数 其步骤如下 1 接上讲 双击工程文件 打开工程 如图 3 1 所示 图 3 1 dividers 工程 2 新建 bdf 文件 原理图方式编程都是在 bdf 文件上操作 新建 bdf 过程如图 3 2 3 3 3 4 3 17 所示 图 3 2 新建菜单 图 3 3 新建对话框 点击 File 点击 New 选择 Block Diagram Schematic File 点击 OK 图 3 3 新建好的 bdf 文件 3 增加一计数器 IP 核 此计数器 32 位 具有复位功能 其步骤如图 3 4 3 5 所示 新建好的 bdf 文件 图 3 4 bdf 文件 图 3 5 符号对话框 双击空白处 选择 arithmetic 第 步后出现 图 3 6 符号对话框 图 3 7 lpm counter 管理器 拉动滚动 条 选择 lpm counter 第 步后 出现 双击 lpm counter 第 步后 出现 选择 Verilog HDL 图 3 8 lpm counter 管理器 图 3 9 lpm counter 管理器 点击 Next 修改名称 修改位数 Next 单击 Next 图 3 10 lpm counter 管理器 图 3 11 lpm counter 管理器 单击 Next 选择 Clear 复位 单击 Next 图 3 12 lpm counter 管理器 图 3 13 lpm counter 管理器 单击 Next 单击 Finish 图 3 14 bdf 文件 图 3 15 保存 bdf 文件 第 步后跟 随鼠标出现 单击空白处 第 步后跟 随鼠标出现 单击保存 图 3 16 另存为对话框 图 3 17 保存后 dividers bdf 文件 3 添加比较器 IP 核 其步骤如图 3 18 3 19 2 30 所示 更改文件名 点击保存 保存后文件 图 3 18 双击 dividers bdf bdf 文件 图 3 19 符号对话框 双击空白处 点击向导 图 3 20 向导管理器 图 3 21 向导管理器 点击 Next 选择 Verilog HDL 选择 LPM COMPARE 添加文件名称 点击 Next 图 3 22 向导管理器 图 3 23 向导管理器 修改位数 单击 Next 选择大于 等于 单击 Next 图 3 24 向导管理器 图 3 25 向导管理器 单击 Next 单击 Next 图 3 26 向导管理器 图 3 27 符号对话框 单击 Finish 出现符号 图 3 28 符号对话框 图 3 29 dividers bdf bdf 文件 选择符号后回车 单击空白处 出现符号 图 3 30 dividers bdf bdf 文件 3 添加常数 IP 核 其步骤如图 3 31 3 32 3 38 所示 图 3 31 从菜单进入 IP 核向导 出现符号 单击 Tool 单击 MegaWizard Plug In Manager 图 3 32 向导管理器 图 3 33 向导管理器 单击 Next 选择 Verilog HDL 单击 Next 添加名称 选择 LPM CONSTANT 图 3 34 向导管理器 图 3 35 向导管理器 修改位数 修改参数 单击 Next 单击 Next 图 3 36 向导管理器 图 3 37 符号对话框 单击 Next 选择对应符号 回车 图 3 38 dividers bdf bdf 文件 4 建 Verilog HDL 文件 文件名 fanzhuan 功能为使能上升沿时 信号反 转 程序如图 3 39 所示 编程过程参考第二讲 2 2 节步骤 4 5 6 相关内容 图 3 39 反转模块程序内容 5 布局与连线 将四个模块 lpm counter dividers lpm compare dividers lpm constant dividers fa 单击后出现 nzhuan 布局好 并连线 添加输入输出引脚 最终如图 3 40 所示 图 3 40 divides bdf bdf 文件 6 给 divides bdf bdf 产生符号文件 步骤如图 3 41 所示 单击 File 单击 单击 图 3 41 给当前文件创建符号文件菜单 7 顶层文件中加入 divides bdf 模块符号 并连线 双击顶层文件 dividers bdf 空白处 跳出符号对话框 如图 3 42 所示 选择 divides bdf 模块符号 回车 最终连好线的顶层文件 dividers bdf 如图 3 43 所示 图 3 42 符号对话框 选择 divides bdf 模块 回车 图 3 43 顶层文件 dividers bdf 最终结果 8 编译程序 点击按钮 编译程序 修改错误 直到错误修改完成 9 添加新加入引脚到波形文件 其步骤如图 3 44 3 45 3 48 所示 图 3 44 波形文件增加引脚 右键引脚区 双击打开波形文件 单击 Insert 单击 Insert Node or Bus 图 3 45 插入引脚对话框 图 3 46 引脚查找对话框 单击 Node Finder 单击 List 选择引脚 点击加入 点击 OK 点击 OK 图 3 47 插入引脚对话框 图 3 48 波形文件中插入引脚 10 仿真程序 点击编译程序 编译结果如图 3 49 所示 图 3 49 波形仿真结果 新增引脚 波形仿真结果 两种方法产生的 波形效果一样 第四讲 程序下载第四讲 程序下载第四讲 程序下载 本讲讲述程序下载步骤 内容包括引脚分配 下载配置 下载 硬件为本 实验室的 FPGA 信号转接板 FPGA 是 U50 芯片 型号为 EP1C6Q

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论