微机原理与汇编语言练习题(判断).doc_第1页
微机原理与汇编语言练习题(判断).doc_第2页
微机原理与汇编语言练习题(判断).doc_第3页
微机原理与汇编语言练习题(判断).doc_第4页
微机原理与汇编语言练习题(判断).doc_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

判断改错题(判断正误,将正确的划上“”,错误的划上“”,并改正错误。)CPU8086CPU有8根数据线,20根地址线.8086CPU的外部引脚中数据线与地址线是分开的。8086中输出输入端口与存储器是统一编址的。在PC机上可用地址400H来访问I/O端口。 指令MOV CS,BX是非法的。INC指令影响所有状态标志。CPU中的程序计数器IP中存放的是指令的逻辑地址。8086CPU复位结束后执行的第一条指令的地址是FFFFFH.8086CPU最多可以管理256种不同的中断。8086的中断源可以分为两大类即内部中断和外部中断.在8086/8088中,内中断源的级别均比外中断源级别高。中断向量实际上就是中断类型。微型机系统中中断优先级是由CPU决定的。微型机系统中中断优先级是由操作系统决定的。8086CPU所有外部中断,仅INTR需申请中断的外设提供中断类型码。CPU响应可屏蔽中断时,无须从数据总线上读取中断类型码。CPU只要响应中断就需要启动中断响应周期。CPU 执行中断响应周期的主要目的是读取中断向量。软件中断具有随机性。8086在最小工作模式下所有的总线控制信号均由CPU本身产生。8088CPU用逻辑地址1234H:5678H访问时,可交换一个字。 存储器单元的逻辑地址是可变的,而物理地址是不可变的。用8086汇编语言编写的程序不用修改能直接在其高档兼容机上运行。CPU响应HOLD请求的条件之一是指令周期结束。8086系统中,只有当标志寄存器IF=0时,才能响应来自INTR引脚的中断请求。当8086CPU内标志寄存器中的IF=0时,意味着禁止CPU响应所有类型的中断。若主程序中已使用IF标志位置“1”,则在执行完中断服务程序并返回主程序后,IF标志位一定为“0”。 8086CPU没有直接对TF标志位置1或清0的指令。8086CPU内部F标志寄存器的所有标志位均可用指令事先置1或清0。总线控制器8288专门用于8086最大模式下产生控制信号。最小模式下8086读总线操作时序和写总线操作时序中的DT/R信号波形基本相同。8086系统中,堆栈的操作可以是字节或字操作。总线控制器8288专门用于8086最大模式下产生控制信号。CPU响应HOLD请求的条件之一是指令周期结束。段内转移指令执行结果要改变IP、CS的值。 对于8088,访问堆栈中的内容只能使用堆栈指针SP。8086CPU对内存读/写1个字的操作仅需一个总线周期。微型机系统中中断优先级是由操作系统决定的。因为CPU可以从内存读数据和写数据,所以CPU与内存相连的地址总线必须是双向的。程序员不能对指令指针IP进行存取操作。8088CPU对内存读/写1个字均需两个总线周期。8086CPU对内存读/写1个字的操作仅需一个总线周期。总线控制器8288专门用于8086最大模式下产生控制信号。 段内转移指令执行结果要改变IP、CS的值。8086CPU内部F标志寄存器的所有标志位均可用指令事先置1或清0。因为CPU可以从内存读数据和写数据,所以CPU与内存相连的地址总线必须是双向的。程序员不能对指令指针IP进行存取操作。8086系统中,堆栈的操作可以是字节或字操作。8086CPU复位结束后执行的第一条指令的地址是FFFFFH。若主程序中已使用IF标志位置“1”,则在执行完中断服务程序并返回主程序后,IF标志位一定为“0”。8088CPU用逻辑地址1234H:5678H访问时,可交换一个字。一个内存单元所在的段地址及偏移地址是固定的.CPU响应可屏蔽中断时,无须从数据总线上读取中断类型码。8088CPU对内存读/写1个字均需两个总线周期。存储管理SRAM中的信息在断电后能够保持即信息不丢失.SRAM的待点是只要电源不断开,SRAM中的信息将不会消失,不需要刷新。DRAM必须定时刷新,否则所存信息就会丢失。由DRAM构成的存储器所存储的信息不需要定时刷新。随机存取方式是指;既可以读出也可以写入。RAM中的电容断电后不会丢失。ROM的信息在使用时,是不能改变的,只能读出,不能写入。常用来存放固定程序和常量。BIOS应该放在ROM中. E2PROM是紫外线可擦除、可编程的ROM。逻辑地址由段基值和偏移地址两个部分组成,逻辑地址是无符号的位二进任何一个存储单元只对应一个逻辑地址。一个存储单元的物理地址不是唯一的。偏移地址是指要寻址的内存单元距本逻辑段段基值的偏移距离。内存通过数据总线、控制总线和地址总线与CPU进行当前机器运行的程序和数据的交换。外存可用于存储一些需永远保存的程序和数据,具有掉电不易失性。存储器芯片的地址译码方式中,双译码方式使用的地址线一般少于单译码方式。采用全译码方式的存储器,其任一单元都有唯一的确定地址。8088CPU用逻辑地址1234H:5678H访问时,可交换一个字。指令系统指令INT 21H 中,21H代表的是中断服务子程序的入口地址。若(SP)=1000H,则执行指令PUSH AX后,(SP)=0FFEH。IN AL,20H是一条立即寻址指令。执行IN AL,DX指令时,DX的内容送到数据总线上。OUT DX,AL指令的输出是16位操作数。OUT 3FCH,AL指令是正确的。OUT DX,AL指令的输出是16位操作数。在OUT PORT,AL中,PORT可以指某一可编程接口芯片的状态口。若BUF是变量名,指令LEA BX,BUF和指令MOV BX,OFFSET BUF是等效的。REP是指令前缀,重复操作的条件是CX0。若SS=2000H,SP=1000H,执行指令PUSH AX后,AX内容压入21000H字单元中。若(SP)=1000H,则执行指令PUSH AX后,(SP)=0FFEH。有数据定义NUM DB 123456,经汇编后,NUM占有3字节存储单元。 8086CPU没有直接对TF标志位置1或清0的指令。8088CPU对内存读/写1个字均需两个总线周期。 所谓寻址方式是指CPU执行指令时寻找操作数的方式。CPU利用I/O指令对控制端口的访问称之为输出操作。段内转移指令执行结果要改变IP、CS的值。用汇编语言编写的源程序经过汇编后即可生成可执行的文件。INT 21H中的21H表示的是中断类型号。在寄存器寻址方式中,指定寄存器中存放的是操作数地址。 OUT DX,AL指令的输出是16位操作数。LOOPE label 循环的条件是CX不等于零且ZF标志等于零。有数据定义NUM DB 123456,经汇编后,NUM占有3字节存储单元。接口技术外设的状态信息,CPU是通过数据总线获得的。( )采用I/O端口和存储器单独编址时,可以利用访问存储器的指令来访问I/O端口。采用直接寻址输入/输出指令的最大端口地址为FFH。在PC机上可用地址400H来访问I/O端口。PC机中存储器与I/O端口是统一编址的。要实现微机与慢速外设间的数据传送,只能利用查询方式完成。在查询方式下输入输出时,在I/O接口中设有状态寄存器,通过它来确定I/O设备是否准备好。输入时,准备好表示已满;输出时,准备好表示已空。8086CPU微机系统I/O端口采用统一编址方式。接口与端口实际上指的是一回事。PC微机中存储器与I/O端口采用独立编址方式。PC机中存储器与I/O端口是统一编址的。在给接口编址的过程中,如果CPU有5根地址线没有参加译码,则可能产生5的2次幂个重叠地址。一个外设最多含有控制端口和数据端口。一个外设最多可含有控制端口、数据端口、状态端口三种类型的端口。对I/O端口的编址一般有独立编址方式和统一编址方式。PC机采用的是独立编址方式。在给接口编址的过程中,如果CPU有5根地址线没有参加译码,则可能产生5的2次幂个重叠地址。外设的状态信息,CPU是通过数据总线获得的。采用I/O端口和存储器单独编址时,可以利用访问存储器的指令来访问I/O端口。采用直接寻址输入/输出指令的最大端口地址为FFH。在给接口编址的过程中,如果CPU有5根地址线没有参加译码,则可能产生5的2次幂个重叠地址。对I/O端口的编址一般有独立编址方式和统一编址方式。PC机采用的是独立编址方式。CPU与外设之间传送信息时,在IOP方式下,系统必须工作在最大方式下。在中断控制I/O方式下,CPU与外设可并行工作,而且实时性好。在DMA方式下,由硬件DMAC控制信息传送,不须CPU介入就能进行高速传递和对数据的变换、比较等处理。( )在IOP方式下,不须CPU的介入,IOP协处理器就能进行数据传送和处理。IOP方式中,可利用DMA方式高速传送数据。DMA I/O方式是一种完全由硬件执行的存储器和外设之间数据直接传送的输入/输出方式。在I/O接口电路中,CPU用I/O指令对数据端口的访问可以作双向操作。在I/O接口电路中,CPU对状态端口的访问称之为输入操作。内存通过I/O接口与CPU进行当前机器运行的程序和数据的交换。可编程接口器件中的可编程的含义是指这些器件可以替用户编程,完成用户规定的任务.在用DMA方式进行数据传输期间不需要CPU干预.DMA数据传输方式最大的特点就是传输速度快.在中断控制I/O方式下,CPU与外设可并行工作,而且实时性好。在DMA方式下,CPU控制系统总线,能进行高效的数据块的传送。”逻辑与”门电路,在实际应用中对于用不着的输入端应该做接地处理.在PC机上可用地址400H来访问I/O端口。可编程集成芯片中可编程的含义是指可以对芯片的工作方式进行选择。在给接口编址的过程中,如果CPU有5根地址线没有参加译码,则可能产生5的2次幂个重叠地址。接口与端口的含义是一致的。对I/O数据传送的控制方式,可分为程序中断控制方式和独立编址传送控制方式两种。并行接口当8255的PA口方式1输出时,若外设有负脉冲回答,则PC3定会上升为高电平。 8255A A口工作在方式1输入,B口工作在方式0输出的方式控制字是001100B。8255A是16位的I/O接口芯片。8255A有3个独立的8位并行I/O口。8255控制字的最高位D7=1,表示该控制字为方式控制字。8255是8位的并行接口芯片.8255A的B口不能工作在方式2即双向选通输入输出方式。 8255工作在方式1的输出时,OBF信号表示输出缓冲器满信号。给8255 C口PC3按位置位字是06H。一片1ntel8255A需占用4个端口地址。在8255A中可以进行按位置位/复位的端口是端口C。用8255的PA口和PC口接一个键盘阵列,最多可识别64个按键。在Intel8255A中只能工作在方式0下的端口是端口C。8255可用作CPU与8位A/D转换器之间接口。串行通信串行通信时,不能在两个方向上同时进行数据传送。 异步串行通信收发双方的时钟频率必须相同。在同样的传输速率下,同步通信实际传输的数据比异步通信传输的数据多。硬件复位8251A后,迫使8251A回到设置方式选择控制字状态。8251的输入输出端可以直接与标准的RS-232C接口相对接。串行通信,同步传送方式传送数据的速率高于异步传送方式。8251A引脚TXE有效,TXRDY必有效;反之亦然。并行通信数据传送速率要比串行通信的高。并行通信数据传送速率要比串行通信的低。同步通信方式属于串行通信,接收/发送双方根据同步信号实现同步。异步通信属于并行通信,接收/发送双方根据通信协议的规定实现通信。异步通信数据传送速率要比同步通信的高。异步通信数据传送速率要比同步通信的低。利用8251可以实现并行通信.对于串行接口来说, 接口与外设之间通过串行方式进行数据传输而 接口与CPU之间通过并行方式进行数据传输 .在同样的传输速率下,同步通信实际传输的数据比异步通信传输的数据多.硬件复位8251A后,迫使8251A回到设置方式选择控制字状态。中断控制器一片8259可以管理256种不同的中断。利用8259A对外中断进行管理时,只能管理8个中断源。8259工作在全嵌套方式下,其优先级定为IR0 最高,其它的依次降低, IR7最低.若8259A中断屏蔽字OCW1为00H,则8259A所管理的8级中断全被屏蔽中断向量地址是中断服务程序入口地址。两片8259A采用主从连接方式时,最多可接收15级中断请求。8259A不能管理内部中断.在8086微机系统中,通常外设的中断申请接至8259A的IR上,8259A的中断申请线接至CPU的INTR。定时计数8253计数定时器的定时时间与CPU的时钟有关。8253中的定时功能是其计数功能的特殊情况.8253定时计数器的计数频率是任意的。8253的计数速率是任意的.8253计数器工作在方式3时,减法计数器对CLK减1计数。8253定时计数器的计数频率是任意的。8253工作在方式0时,计数过程结束能自动装入计数初值继续进行计数。8253计数定时器的定时时间与CPU

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论