长 春 工 业 大 学.doc_第1页
长 春 工 业 大 学.doc_第2页
长 春 工 业 大 学.doc_第3页
长 春 工 业 大 学.doc_第4页
长 春 工 业 大 学.doc_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

长 春 工 业 大 学电气与电子工程学院数字电子技术基础课程设计课程:数字电子技术基础题目:彩灯控制系统专业:自动化班级:100303姓名:王贺学号:20100844 指导教师:蒲春华 日期:2013年1月9日 彩灯控制系统一、 设计目的1、 学会将一个实际情况抽象为逻辑电路的逻辑状况的方法2、 掌握计数、译码、显示综合电路的设计与调试方法。3、 掌握实际输出电路不同要求的实现方法。二、 设计任务四路彩灯显示系统,该系统实现以下功能:1. 四路彩灯从左向右依次渐亮,间隔为1S.2. 四路彩灯从右向左依次渐灭,间隔为1S。3. 四路彩灯同时点亮,时间为0.5S,然后同时变暗,时间为5S,反复4次。三、 结构框图显示电路节拍程序执行器启动脉冲源节拍控制器4、 设计原理5、 1、总体电路的设计方案: 该控制系统结构框图如上图所示。其中脉冲源采用秒脉冲发生器,用以提供频率为Hz的时钟信号,也可由555振荡电路提供,改变555的振荡频率,即可改变计数器的计数快慢;节拍控制器产生三个节拍循环的控制信号,可由计数器来完成:节拍程序执行器完成在每个节拍下的系统动作,即数据的左移、右移和送数功能,可以使用扭环形计数器完成,也可用计数器控制译码器译码得到不同的输出信号,决定控制彩灯的循环变化;显示电路完成系统循环演示的指示,可以用发光二极管模拟。下图是采用其中一个设计方案设计的一个四路彩灯循环显示的控制电路,彩灯由发光二极管模拟替代,该电路由555定时器、74LS00 双D触发器和 74LS74四输入与非门组成,计数器的时钟信号由555振荡电路提供,振荡频率的改变可控制彩灯闪烁的快慢。控制彩灯的三个节拍的节拍控制器可以用移位寄存器第一节拍为1右移,第二节拍为0左移,第三节拍全亮为置数1,全灭为清零。且第三节拍时要求1秒内全灭全亮各一次,故脉冲信号频率比先前两节拍时脉冲频率要快一倍。由于程序循环一次要20秒,故需要一个20进制的计数器控制循环。所以可以用一个16进制计数器(分频器)产生不同频率的脉冲信号,一路送到控制20进制的计数器,一路经逻辑电路送到移位寄存器。2、单元电路的设计:(1)时钟脉冲产生电路:a.用555定时器构成多谐振荡器,电路输出便得到一个周期性的矩形脉冲,其周期为:T=0.7(R1+2R2)C(1)电路图:电路图(3) 彩灯输出控制电路a.8位双向移位寄存器因为要控制8路彩灯,所以考虑用两片74LS194接成8位双向移位寄存器。这时只需要将其中低位片的Q3接至高位片的DIR端,而将高位片的Q0接至低位片的DIL,同时把两片的S1、S0、CLK、CLR分别并联就行了。电路图b.8位双向移位寄存器的信号输入控制74LS194功能表输 入输 出功 能CLRS1S0CPSLSRD0 D1 D2 D3Q0 Q1 Q2 Q300000清 零111d0d1d2d3d0d1d2d3送 数10111Q0nQ1nQ2n右 移1100Q1nQ2nQ3n0左 移通过20进制计数器的输出端的E、D信号控制移位寄存器的S0和S1及其端真值表CLK时间节拍QEQDS0S1SRSL74LS194动作0 脉冲B1 第一节拍00101*右移112001023001034001045001056001067001078001081HZ脉冲B9第二节拍0101*0左移0910010110110101111201011213010113140101141501011516010116脉冲A17第三节拍1011*送清零17101118181011191011201921222023由上表得:DEDCLR(E*A+QE)进一步分析可知74LS194的控制脉冲:(E*A+QE)*E+B3、八路彩灯控制系统的总电路图六、设计总结通过本次课程设计使我加深了对555振荡电路,计数器,译码器,显示电路的理解;基本掌握了数字系统设计和调试的方法;增加了集成电路应用知识;也提高了实际动手能力以及分析、解决问题的综合能力。在理论和实验教学基础上我们进一步巩固了已学基本理论及应用知识,增强了理论联系实际的能力。在做课程设计的过程中,我深深地感受到了自己所学到知识的有限,也充分认识到了自学的重要性,以及学以致用的道理。明白了只学好课本上的知识是不够的,还要通过图书馆和互联网等各种渠道来扩充自己的知识,同时还要将所学的知识与实际应用相结合。在小组的配合工作中我们还体会到了团队合作的重要性。7、 附录555的内部结构555定时器电路是一块介于模与数字电路的一种混合电路,由于这种特殊的地位,故555定时电路在报警电路、控制电路得到了广泛的应用。下图为555的内部电路,从图上可以看出,其仅有两个比较器、一个触发器、一个倒相器、放电管和几个电阻构成,由于比较器电路是一个模拟器,而触发器电路为数字电路,故其为混合器件。555为一8脚封装的器件,其各引脚的名称和作用如下:1脚GND,接地脚2脚TL,低电平触发端3脚Q,电路的输出端4脚/RD,复位端,低电平有效5脚V_C,电压控制端6脚TH,阈值输入端7脚DIS,放电端8脚VCC,电源电压端,其电压范围为:318V555的功能描述上图中当V_C不外接电压时,三个电阻对电源电压进行分压,每个电阻上的压降为1/3VCC,则两个比较器的同相端的输出电压分别为:1/3CC,2/3VCC。从图上可以看出,其555的工作可分为下列3种情况加以讨论:1.当触发输入端TL输入电压低于1/3VCC而阈值输入端电压大于2/3VCC时,其下面比较器输出为高电平,触发器输出高电平;2.当触发输入端TL输入电压高于1/3VCC,而阈值输入端电压小于2/3VCC时,其两个比较器输出皆为低电平,触发器输出保持不变;3.当触发输入端TL输入电压高于1/3VCC而阈值输入端电压大于2/3VCC时,其上面比较器输出为高电平,触发器输出低电平。当然你在上面讨论时可同时对放电管进行讨论其状态,这里没有讨论,详情可能见有关资料,从上面的讨论,可列出下列表格:输入输出THTL/RDQ放电管状态00导通2/3VCC1/3VCC10导通2/3VCC1/3VCC1保持不变保持不变2/3VCC1/3VCC10导通2/3VCC1/3VCC11截止一、芯片名称:同步可预置带清零二进制计数器 二、74LS163芯片的引脚图和引脚说明: 说明一下这些引脚:T和P称之为使能端,相当于计数器的总开关,有点类似于数字锁的总开关。当这两个信号为某个电平时,芯片能够工作,反之则禁止。LD-意为加载,就是置数的意思。当它为某个电平时,计数器作置数操作,其他操作禁止。RCO-意为脉冲进位输出,当计数满十六时产生进位输出信号。三、74LS163的逻辑图:四、74LS163的逻辑符号: 接线时,CK接单脉冲或1Hz时钟脉冲信号。 输出端QDQCQBQA和RCO接发光二极管。 其余的控制信号和输入信号接逻辑开关,LD和CLR是对低电平有效。 54S194/74S194芯片资料:54LS194/74LS194194 为 4 位双向移位寄存器,共有 54194/74194、54S194/74S194,54LS194/74LS194 三种线路结构形式。其主要电特性的典型值如下:型号 fm PD54194/74194 36MHz 195mW54S194/74S194 105MHz 425mW54LS194/74LS194 36MHz 75mW当清除端(CLEAR)为低电平时,输出端(QAQD)均为低电平。当工作方式控制端(S0、S1)均为高电平时,在时钟(CLOCK)上升沿作用下,并行数据(AD)被送入相应的输出端QAQD。此时串行数据(DSR、DSL)被禁止。当S0 为高电平、S1 为低电平时,在CLOCK上升沿作用下进行右移操作,数据由DSR送入。当S0 为低电平、S1 为高电平时,在CLOCK上升沿作用下进行操作,数据由DSR送入。当 S0 和 S1 均为低电平时,CLOCK 被禁止。对于 54(74)194,只有当 CLOCK 为高电平时 S0 和 S1 才可改变。逻辑符号:引出端符号CLOCK 时钟输入端CLEAR 清除端(低电平有效)AD 并行数据输入端DSL 左移串行数据输入端DSR 右移串行

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论