数字电路06级计科习题课.doc_第1页
数字电路06级计科习题课.doc_第2页
数字电路06级计科习题课.doc_第3页
数字电路06级计科习题课.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、填空与简答题(每题4分,共20分)1(0011000)B的原码为( ),补码为( ), (256)D=( )8421BCD码=( )余3代码。2有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数除以十进制数(8)10 ,则需将该移位寄存器中的数( )移( )位。 3触发器的表示形式有哪几种?4简述同步时序逻辑设计方法。5简述CPLD、FPGA的含义及其主要特点。二、(每小题6分,共18分)分别用下列方法实现组合逻辑函数。1 或非或非门实现,并画出逻辑图;2 用八选一数据选择器实现,并画出逻辑图; 3用可编程器件PLA实现,要求画出阵列图。 三、计算题(每小题5分,共20分) 1) 写出图3-1所示电路的逻辑表达式2)写出图3-2所示电路的逻辑表达式 3)写出图3-3所示电路的状态方程4) 判断图3-4是几进制计数器四、某同步时序逻辑电路的态序表如下所示,说明该电路的逻辑功能。设时钟脉冲为上升沿触发,试画出Q0、Q1、Q2、Q3的波形。(12分)态序表Q0Q1Q2Q300001000110011101111011100110001五、(10分)状态化简六、(10分)试写出求4位数据的偶校验位的真值表,并写出用两输入与非门实现的逻辑函数。七、(10分)设计一个序列码检测器,当检测到1001时输出1。可供使用的器件:两输入与非门、JK触发器、D触发器、四位二进制加法器、138译码器、八选一数据选择器、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论