EDA与单片机设计题目(最新).doc_第1页
EDA与单片机设计题目(最新).doc_第2页
EDA与单片机设计题目(最新).doc_第3页
EDA与单片机设计题目(最新).doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

EDA设计题目1等精度频率计2DDS信号源(频率、电压步进可调)3电子万年历(DS1302)4VGA图像显示5电子音乐门铃6FPGA控制DS18B20温度测量、显示7复杂路口交通灯控制8篮球计分器9单片机与FPGA通信10洗衣机控制11直流电机闭环调速控制12步进电机细分控制13李莎育图形信号发生器14信号调制/解调(AM/FM)15信号的合成(w,3w,5w)16LCD12864移动信息显示屏17游戏程序设计(俄罗斯方块,推积木)18小汽车控制19CAN与单片机通信接口设计20心率监测仪21红外线测距22超声波测距23行李包防盗24变频调速控制器(电机控制)25GPS定位系统26CRT图形显示27QPSK调制器设计28LED显示棒设计(16点)图形、汉字显示29出租车计价器(陶越已选)30车速/里程表31红外线双机通信32333435基于FPGA板材强度测定仪的设计,基于FPGA的防火防盗系统,基于FPGA的全开电水热水器的设计,基于FPGA的全自动洗衣机系统设计,基于FPGA的胎心监护仪的设计,基于FPGA的油料供油系统,基于FPGA的智能窗帘控制器的设计,基于FPGA电阻电桥的设计。基于USB接口的无线传输系统的设计与实现5 基于CAN总线家用电器集成系统的设计6 全国青年歌手电视大奖赛评分系统7 来电显示中fsk的解码8 来电显示中DTMF的解码9 来电显示中DTMF的编码10 低噪声微弱信号放大器的分析与实现11 基于无线网络数据及图像传输12 模拟通信系统性能优化与改善13 基于VHDL的综合计时系统的设计与实现14 基于VHDL的自动售货机系统的设计与实现15 基于VHDL的电子钟设计与实现16 电机参数综合测量仪设计17 空调温度控制系统的设计18 基于矢量量化的图像压缩编码技术19 基于图像变换的压缩编码技术20 MATLAB在图像增强中的应用21 基于神经网络的图像压缩编码技术22 电子密码锁23 LED显示控制系统中的控制器设计24 基于FPGA的十字路口交通灯控制器25 基于FPGA的八路竞赛抢答器26 基于VHDL的乐曲演奏电路27基于VHDL的键盘扫描电路28 PS2鼠标控制数字抢答器设计与制作 简易数字频率计 基于CEET-EDA-I实验箱的DDS信号发生器 正弦信号发生器【多方案】 基于FPGA的数字秒表 发光二极管亮度控制PWM实验 4X4键盘扫描,键值识别 交通灯控制电路 等精度频率计 2位16进制数转换3位10进制数显示 9X9乘法表【核心采用LPM_MULT模块】 设计彩灯循环控制电路 “9999”计数器 多功能数字钟 基于FPGA的数字秒表 简单微处理器设计设计题目(1)数码管显示电路(2)计数器电路设计(3)彩色LED组跑马灯的设计与实现(4)键盘扫描设计电路(5)静态显示8位二进制并行加法器的实现(6)智力竞赛抢答器(7)医院呼叫系统(8)自动打铃系统(9)交通灯信号控制器的设计(10)空调系统有限状态自动机的设计8只8段通用数码管显示驱动模块设计EDA课程设计选题1.2FSK信号发生器:目的 :进一步熟悉maxplus II软件的使用,掌握EDA技术及CPLD/FPGA的开发流程,掌握自顶向下的设计思想,掌握DDS原理和2FSK的原理;要求 :(1)理解2FSK的工作原理,基于DDS设计2FSK调制信号,能用maxplus II软件仿真; (2)能把设计文件下载到实验箱,能用示波器观察波形;2.2PSK信号发生器:目的 :进一步熟悉maxplus II软件的使用,掌握EDA技术及CPLD/FPGA的开发流程,掌握自顶向下的设计思想,掌握DDS原理和2pSK的原理;要求 :(1)理解2FSK的工作原理,基于DDS设计2FSK调制信号,能用maxplus II软件仿真; (2)能把设计文件下载到实验箱,能用示波器观察波形;3.电梯控制器设计目的:掌握EDA技术及CPLD/FPGA的开发流程,掌握自顶向下的设计思想,掌握DDS原理和2PSK的原理;要求:(1)设计一个三层楼房自动电梯控制器,用八个 LED显示电梯行进过程,并有数码管显示电梯当前所在楼层位置;(2)每层电梯入口处设有请求按钮开关,请求按钮按下则相应楼层的LED 亮;(3)能把设计文件下载到实验箱正确实现功能。4.多功能电子钟:目的 :进一步熟悉maxplus II软件的使用,掌握EDA技术及CPLD/FPGA的开发流程,掌握自顶向下的设计思想,掌握实用电子钟的设计原理;要求 :(1)用HDL设计一个多功能数字钟,包含以下主要功能:精确计时,时间可以24小时制或12小时制显示; (2)日历:显示年月日星期;(3)能把设计文件下载到实验箱正确实现功能5.任意波形发生器:目的 :(1)进一步熟悉maxplus II软件的使用,掌握EDA技术及CPLD/FPGA的开发流程,掌握自顶向下的设计思想,掌握DAC的工作原理,并利用EDA技术产生任意波形;要求 :(1)DAC的工作原理,可以产生正弦波、方波、三角波、锯齿波等波形; (2)能把设计文件下载到实验箱,并用示波器观察波形。6.用 VHDL设计TURBO编译码器 :目的 :理解TURBO编译码器的原理,进一步熟悉maxplus II软件的使用,掌握EDA技术及CPLD/FPGA的开发流程,掌握自顶向下的设计思想。要求 :(1)理解TURBO编译码器的原理; (2)用VHDL设计TURBO编译码器,并得到正确的仿真波形 。一 设计题目:自动奏乐器二二 设计要求: 1开机能自动奏一个乐曲,可以反复演奏; 2速度可变。 1 3 1 3 5 6 5 6 6 6 5 6 6 6 5 5 3 1 2 2 3 2 1 3附加:显示乐谱。三 设计过程:(一)设计方案:本实验共分变速控制、断音延音、选音、分频和显示五部分。其中,变速控制部分由biansu模块构成;断音延音部分由模块yuepu1构成;模块yuepu2选出不同的地址输出,yindiao模块实现分频,两者连接得到不同的音调,输出到一个,实现占空比为:,送出到扬声器发声;显示部分是一个7449译成器,在选音奏乐的同时数码管显示乐谱。详细实现过程如下: 1.实验采用两个时钟信号:93.75kHZ和23.438kHZ,分别用于演奏速度的控制与不同音调的分频。 93.75kHZ用四片74160构成2929进制计数器和1464进制计数器,分别得到32HZ和64HZ的信号,使演奏出快慢两种速度;用23.438kHZ构成八个音频的进制计数器,将输出加到八选一数字选择器,用控制端CBA控制,以便通过分频得到不同的音调。 2.从乐谱开始到结束总共包括32种状态, 且为了实现乐曲能够自动循环播放,采用了32进制加法计数器。 3. 乐谱中的延音与断音用一个八进制计数器与上述的32进制计数器构成,在每八个时钟周期后出现一个脉冲out1,用来控制每个音符的断音。在32进制计数器计到6时出现out2; 计数器计到12时出现out3; 计数器计到13时出现out4; 计数器计到14时出现out5;

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论