数字电路与逻辑设计B试题A卷.doc_第1页
数字电路与逻辑设计B试题A卷.doc_第2页
数字电路与逻辑设计B试题A卷.doc_第3页
数字电路与逻辑设计B试题A卷.doc_第4页
数字电路与逻辑设计B试题A卷.doc_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

-装-订-线- -装-订-线- -西安邮电大学课程考试试题(A卷)(20132014学年度第 二学期)课程名称: 数字电路与逻辑设计B试卷类型:(A) 考试专业、年级:计科、软件、网络、物联网、 安全、自动、测控、电气12级题号一二三四五六七八九总分得分评卷人一、填空题(共20分,每空1分)1. (61.4)8 =( )2 = ( )16 = ( )10 =( )8421BCD = ( )余3BCD2. 逻辑函数的最小项表达式为( ), 与非与非表达式为 ;其反函数 对偶式 。(反函数和对偶式根据规则直接写)3. 逻辑函数常用的描述方法有 、 和 。5. 某TTL与非门的标准输入高电平VIH=3.6伏,标准输入低电平VIL=0.3伏,关门电平Voff=0.8V,开门电平Von=0.8V, 则低电平噪声容限 V,高电平噪声容限 V。6. 一个初始状态为000的模值为8的同步递加计数器经过33个CP脉冲后,其状态为 。7. 在编码器中有50个编码对象,则输出二进制代码应该是 位。8. 触发器有 个稳态,存储8位二进制信息要 个触发器。 9. 时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。共 3页 第1页年 月 日考试用 专业班级 姓名 学号 说明:1除填空题、图解及特要求外一般不留答题空间。 总印1300份 (附答题纸4页)二、判断题(正确的打,错误的打,共5分,每小题1分)1. ( )逻辑变量的取值,0比1小。2. ( )所有的TTL门电路的输出端可以并接到一起,实现“线与”功能。3. ( )组合逻辑电路具有记忆功能。4. ( )D触发器的特性方程为Qn+1=D,与Qn无关,所以没有记忆功能。5. ( )时序逻辑电路在任何时刻的输出只和当时的输入有关。 图1三、选择题(共20分,每小题2分)1. TTL或非门电路如图1所示,输出F A A0 B. 1C D. 2. 对于D触发器,若现态Qn=0,欲使次态Qn+1=1,应使输入D= B 。A0 B. 1 C任意值 D. Qn3. 把一个六进制计数器与一个四进制计数器级联可得到 C 进制计数器。A. 4 B.6 C.24 D.10 图24. 电路如图2所示,74283为四位二进制全加器,管脚A4A3 A2 A1、B4B3 B2 B1 B0分别为被加数、加数,管脚SUM4 SUM3 SUM2 SUM1为本位和,管脚CIN为低位向本位的进位,管脚COUT为本位向高位的进位,外接信号M。分析电路,下列说法正确的是_B_A. M=0,SUM4 SUM3 SUM2 SUM1为1001,COUT为1B. M=0,SUM4 SUM3 SUM2 SUM1为1001,COUT为0C. M=1,SUM4 SUM3 SUM2 SUM1为0100,COUT为1D. M=1,SUM4 SUM3 SUM2 SUM1为0100,COUT为02装订试卷、考生答卷时不得拆开或在框外留写标记,否则按零分计。-装-订-线- -装-订-线- -5. 电路如图3所示,该电路是_C_A. 一位全加器B. 一位全减器C. 一位数值比较器 D. 以上答案都不对6. 电路如图4所示,74161和74138的功能表见试卷最后,该计数器的模值为_C_A. 4 B. 6 C. 7 D. 8图4.7. 74194构成的电路及其功能表如图5所示该电路是_D_A. 可以自启动的环形计数器 B. 不可以自启动的环形计数器C. 可以自启动的扭环形计数器 D. 不可以自启动的扭环形计数器图5共 3 页 第2页图3 专业班级 姓名 学号 说明:1、除填空题、图解及特要求外一般不留答题空间。 总印1300份 (附答题纸4页)8. 在函数F=AB+CD的真值表中,F=1的状态有_D_个A2 B. 4 C6 D. 79. 以下电路中,_B_是组合逻辑电路。A寄存器 B. 数值比较器 C计数器 D. 触发器10. 电路如图6所示,该计数器的模值为_A_A. 10 B. 8 C. 7 D. 5图6四、化简题(共10分,每小题5分)1. 用代数法将函数化简为最简与或式。2. 用卡诺图化简函数F(A,B,C,D)=m(2,3,6,12,13,14,15)+d(0,7,10,11)五、组合逻辑电路如图7所示,要求如下:(共20分)1. 分析该电路,写出输出函数表达式,列出真值表,说明该电路功能;(5分)2. 用最少的与非门重新实现该电路,画出逻辑图; (5分)3. 用3线-8线译码器74138重新实现该电路,画出逻辑图; (5分)4. 用4选1数据选择器重新实现该电路,画出逻辑图 (5分)图72装订试卷,考生答卷时不得拆开或在框外留写标记,否则安零分计。-装-订-线- -装-订-线- -六、电路如图8所示,分析该电路。要求写出激励函数表达式、状态转移方程、列状态转移表、画状态转移图,说明该电路是否有自启动性。设触发器的初始状态均为0,画Q1、Q2、Q3波形。(15分)图8七、用一片74161设计一个状态从0000开始的模10计数器。完成以下要求。74161的逻辑符号和功能表见试卷最后。(共10分)1. 画状态转移图; (2分)2. 用异步清0法实现,画出逻辑图; (4分)3. 用同步

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论