Maxplus软件的基本操作实验报告.doc_第1页
Maxplus软件的基本操作实验报告.doc_第2页
Maxplus软件的基本操作实验报告.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验一 Maxplus软件的基本操作一、实验目的1熟悉Maxplus软件的基本操作,了解各种设计方法(原理图设计、文本设计、波形设计)2用逻辑图和VHDL语言设计一个异或门。二、实验内容 1用VHDL语言设计一个异或门 2用Maxplus软件仿真波形图 3设计芯片三、实验方法1启动Maxplus II2新建一个文本编辑文件,输入异或设计的VHDL语言3编译。点击filesave as,保存文件名为entity名称,扩展名为vhd,选择芯片类型为EPF10K20TI144-4,保存并编译,出现0 error,0 warnings则编译通过。4仿真波形。点Max+plus IIWaveform editor,出现波形图的设置界面,然后点NodeEnter Nodes from SNFlist,将输入输出端添加到界面,并设置其周期和输入波形,保存后,点Max+plus IISimulator,即可仿真出输出的波形。5设计芯片。点Max+plus IIFloorplan editor,将 Unassigned Nodes & 栏中,电路的输入输出节点标号直接用鼠标 “拖到” 想分配的引脚上(a:88,b:89,c:12),点Max+plus IIprogrammerconfiguer,然后就可以操作试验箱,观察异或门的工作情况。四、实验过程异或门(XOR)用途:异或门是一种用途广泛的门电路。典型应用是作为加法器的单元电路。逻辑图真值表ABOUT000011101110VHDL程序数据流描述:波形图 芯片引脚分配四、实验总结初次使用Max plus,感觉它既新奇又复杂,再加上它的纯英文操作,增加了此软件的使用难度,不过由于对新事物的好奇,第一次实验还是比较有意思的。实验初期,我们只能将VHDL语言写出来,对着一串代码我们却不知道如何处理,后来看过老师的操作后便初步会仿真波形和设计芯片了,并成功的将异或门写入芯片,完成其功能。但是有两点一直困惑着我,一是仿真波形时周期不能变化,二是输入信号的波形不能任意变化,后来不经意间我点击optionsSnap to Grid,去掉其选择后,便可以任意改变输入信号的波形,optionsGrid si

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论