spectraverilog数模混合仿真.doc_第1页
spectraverilog数模混合仿真.doc_第2页
spectraverilog数模混合仿真.doc_第3页
spectraverilog数模混合仿真.doc_第4页
spectraverilog数模混合仿真.doc_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Cadence 的数模混合仿真工具spectraverilog能够实现数字模拟电路联仿的功能,对于模拟电路的输入信号可以利用数字接口很方便的进行设置。主要用来进行功能仿真。步骤:1 准备schematic,如电路单元mix2 从库管理器中建立mix单元的config view.在use template中选择spectraverilog,然后ok将top cell中的myview改为实际的schemtic,然后ok正确的结果如下图保存,点击open打开config后的schematic,在tools中选择mix signal opts.在mix-signal菜单中,尝试第二项的每一个小项,可以看到模拟和数字的相关划分。由于数字部分默认的电压为5V,转换电平为1.5V和3.5V,因此,如果电路的电源电压不同的与5V,需要对于数模混合接口部分进行设置,在mix-signal菜单中的第三项中进行设置。对于模拟部分来讲,其按照模型进行计算,无需在数模接口部分进行端口设置,对于数字接口来讲,需要将默认的5V电平以及1.5V,3.5V转换电平变为与模拟部分相符的电压值,比如电源3V,转换电平为1.5V和3.5V。设置如下,对于与模拟器件相连接的数字输出端,将高电平由5V改为3V对于与模拟器件相连接的数字输入端,将转换电平由1.5V改为3.5V改为1V和2V所有数模混合接口的相关的数字端口都需要改动,如下图所示的数模接口部分3 调出analog仿真工具,并设置为spectreverilog4 编写端口的输入激

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论