高密度可编程逻辑器件HDPLD原理及应用.ppt_第1页
高密度可编程逻辑器件HDPLD原理及应用.ppt_第2页
高密度可编程逻辑器件HDPLD原理及应用.ppt_第3页
高密度可编程逻辑器件HDPLD原理及应用.ppt_第4页
高密度可编程逻辑器件HDPLD原理及应用.ppt_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

7 5高密度可编程逻辑器件HDPLD原理及应用 SPLD的阵列容量较小 不适合于实现规模较大的设计对象 SPLD片内触发器资源不足 不能适用于规模较大的时序电路 SPLD输入 输出控制不够完善 限制了芯片硬件资源的利用率和它与外部电路连接的灵活性 SPLD编程下载必须将芯片插入专用设备 使得编程不够方便 设计人员企盼提供一种更加直捷 不必拔插待编程芯片就可下载的编程技术 SPLD存在问题 HDPLD概述 HDPLD分类 按片内结构分类 阵列结构扩展型 在PAL或GAL结构的基础上加以扩展或改进而成 HDPLD的基本资源就是多个SPLD 多个PAL或多个GAL 的集合 经可编程互连结构组成更大规模的单片系统 逻辑单元型 不再是SPLD的扩展 它们由许多基本逻辑单元 不是与一或结构 组成 因此它们本质上是这些逻辑单元的矩阵 围绕该矩阵设置输入 输出I O 单元 在逻辑单元之间以及逻辑单元和I O单元之间由可编程连线进行连接 HDPLD概述 HDPLD分类 按连线资源分类 确定型连线结构 内部有同样长度的连线 因此提供了具有固定延时的通路 也就是说信号通过器件的时延是固定的且可预知 统计型连线结构 具有较复杂的可编程连线资源 内部包含多种不同长度的金属连线 从而使片内互连十分灵活 但由于同一个逻辑功能可以用不同的连线方式来实现 因此每次编程后的连线均不尽相同 故称统计型连线结构 64个I O引脚 一 在系统编程芯片EPM7128S的基本结构 EPLD Altera公司生产的高密度 高性能CMOS可编程逻辑器件之一 EPM7128S器件内部结构 EPLD 二 EPM7128S的特点 高集成密度 速度高 低功耗 抗噪声容限较大 在系统编程能力 可测试性能力

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论