课题一 集成触发器(一)_第1页
课题一 集成触发器(一)_第2页
课题一 集成触发器(一)_第3页
课题一 集成触发器(一)_第4页
课题一 集成触发器(一)_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

广州白云工商高级技工学校质量记录教 案 编号:QD-0707-11 版本号:B/0学习领域数字逻辑学习单元 集成触发器(一)授课时间授课教师授课班级课 型理论课课 时2学习任务触发器的基本形式与功能,触发器逻辑功能测试教学重点各种触发器的逻辑功能分析,对触发器进行测试方法教学难点各种触发器的输出波形的确定教学目标专业能力提高学生识图能力和电路分析的能力社会能力培养学生的自我学习能力 方法能力培养学生的获取知识的能力教学方法讲解演示,启发引导,分析法,归纳小结教学回顾审阅签名: 年 月 日 教学过程及时间分配课前检查5分钟导入新课10分钟教 学 内 容1、(提前5分钟候课)检查胸卡佩带情况;检查仪容仪表情况,对不符合规定的学生及时纠正。2、上课后点名清点人。 3填写教学日志。方法:提问:什么叫触发器?有何特点?触发器有哪些结构形式?触发器的逻辑功能可以用哪些方法来表示?RS、D、JK等触发器的逻辑功能如何?1. 导入新课、出示标题及重点、难点:(5分钟) 触 发 器触发器是构成时序逻辑电路的基本逻辑部件。 它有两个稳定的状态:0状态和1状态; 在不同的输入情况下,它可以被置成0状态或1状态; 当输入信号消失后,所置成的状态能够保持不变。触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。 教学方法演课件示。回顾归纳承上启下启发分析 一基本RS触发器 (置位端)(复位端)1.两个输出端 Q、QF-F处于“1”状态F-F处于“0”状态& 两个输入端 S、R1工作原理讲述法R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=再S=1 Q=1可得Q0。即不论触发器原来处于什么状态都将变成0状态,这种情况称将触发器置0或复位。R端称为触发器的置0端或复位端。R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q0。即不论触发器原来处于什么状态都将变成1状态,这种情况称将触发器置1或置位。S端称为触发器的置1端或置位端。R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的0同时撤除后,将不能确定触发器是处于1状态还是0状态。所以触发器不允许出现这种情况,这就是基本RS触发器的约束条件。SR2波形图&错误!未定义书签。QQ在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。3集成RS触发器 演示引导二同步触发器1、同步RS触发器CP0时,R=S=1,触发器保持原来状态不变。CP1时,工作情况与基本RS触发器相同波形图 2、同步JK触发器分析法 波形图讨论法 在数字电路中,凡在CP时钟脉冲控制下,根据输入信号J、K情况的不同,具有置0、置1、保持和翻转功能的电路,都称为JK触发器。3、同步D触发器(D锁存器),都称为D触发器。4集成同步D触发器教学总结 一。 1 掌握触发器的边沿触发方式和主从

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论