以太网到多路E1适配电路设计及FPGA实现.doc_第1页
以太网到多路E1适配电路设计及FPGA实现.doc_第2页
以太网到多路E1适配电路设计及FPGA实现.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

E1FPGAFPGA-E1FPGAVHDLE1HDB3 FPGA EI InternetIPIPIP over SDH(POS)IP over ATMPOAPOSIPSDHPOAQOSPOS/POAE1E1 MIIMAC100MHz/8E1HDB3HDLC18E1E12MHz16MHz18E1E116ASICVHDLFPGA11.1 HDLCE1HDLC6.25%90%1.2 1.3 1.4 !-empirenews.page-100MHz16MHz2 2.1 E1E1E1E1E1E11n(nE1)iiE1E1 E1HDLCBuffBuffE12MHz1Fcnt8E1256bitMFcnt8L3FcntE1out8E18bitFramecodeE110011011NE118RdaddrBuffP2S2888WRP2S01E122.2 E1!-empirenews.page-E1E11nE1E1E1 E13TM031E132256bit0FramecodeMFcnt=3=4Pe=10-3L=8TsE1=125s1/LPe-(-1/2) Ts8.51/2-1/2LPe510 -910 -38.510 -9E140RAM0MT12 RAMMTclkM&TRAMMFcnt255,-128+128MFcntn() 128+MFcnt128Ts=16msE1TMMFcntABABHDLCE12.3 HDB3E1HDB35HDB3CODEEDGEEDGE2MHz!-empirenews.page-3 6SSRAM 12.5MHzE1256kHz2.048MHz/84 FPGA1234512D3456RAMFIFOQUARTUS II12.5MHz20.59MHz2MHz41.03MHz5 /E1H0EL-1100 E1/100 Base-TX1IEEE802.3SFDE1E128E115MHzAPEX II 20K10036084160!-empirenews.page-1 Mbit/s/641282565121.241280151812.442.192.051.991.971.971.9724.854.334.064.003.983.933.9337.256.416.095.935.755.755.7549.578.578.067.977.837.807.80511.8810.7610.259.889.759.759.75614.4712.7212.0611.7511.7411.4311.43716.8215.0714.2513.8713.5013.5013.50819.2717.2616.1315.7515.3715.3715.372 s64128256512102412801518CutTrough400.4437.0516.9670.4976.91130.11278.1Store andForward395.3426.8

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论