Verilog激励语言中增加延时的正确方法.doc_第1页
Verilog激励语言中增加延时的正确方法.doc_第2页
Verilog激励语言中增加延时的正确方法.doc_第3页
Verilog激励语言中增加延时的正确方法.doc_第4页
Verilog激励语言中增加延时的正确方法.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Verilog语言设计增加延时的正确方法在设计仿真激励文件是,为了满足和外部芯片接口的时序要求,经常会用到延时赋值语句,由于不同的延时赋值语句在仿真过程中行为不同,会产生不同的激励输出,如果不认真区分不同表达式引起的差异,就可能产生错误的激励,无法保证仿真结果的正确,本文就是区分各种延时赋值语句的差异,并给出比较结果。1:阻塞式左延时赋值语句 举例说明如下module adder_t1 (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;always (a or b or ci)#12 co, sum = a + b + ci;endmodule 分析:上面例子是希望在输入信号变化后12ns再更新输出结果,假设在15ns时a发生变化,在27ns时,结果将被更新,但是如果在15ns到24ns这一段时间,a,b,ci又发生了变化,在27ns时,结果将按照最新的a,b,ci进行计算并被更新,图示如下: 如果将程序修改成如下格式,仿真的结果不变。module adder_t7a (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;reg 4:0 tmp;always (a or b or ci)begin#12 tmp = a + b + ci;co, sum = tmp;endendmodule 如果将程序做如下修改, module adder_t7b (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;reg 4:0 tmp;always (a or b or ci) begintmp = a + b + ci;#12 co, sum = tmp;endendmodule 仿真的结果如下图所示:从15ns到27ns之间的变化被忽视。 结论:阻塞式赋值语句是一句一句执行的,一句没有执行完,下一句绝不会执行。正因为如此,在此例中在延时12个ns的时间里,不作任何处理,tmp值保持不变(2b10),而且对敏感变量的变化不作反应。不要将延时放在阻塞式赋值语句的左侧,这是一种不好的代码设计方式。2:阻塞式右延时赋值语句 看下面的例子:module adder_t6 (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;always (a or b or ci)co, sum = #12 a + b + ci;endmodule 它的仿真结果同adder_t7b。 下面两个例子的仿真结果和相同adder_t6module adder_t11a (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;reg 4:0 tmp;always (a or b or ci) begintmp = #12 a + b + ci;co, sum = tmp;endendmodule module adder_t11b (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;reg 4:0 tmp;always (a or b or ci) begintmp = a + b + ci;co, sum = #12 tmp;endendmodule 结论:不要将延时放在阻塞式赋值语句的右侧,这是一种不好的代码设计方式。3:非阻塞式左延时赋值语句 看例子:module adder_t2 (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;always (a or b or ci)#12 co, sum = a + b + ci;endmodule 它的仿真结果同adder_t1 结论:不要将延时放在非阻塞式赋值语句的左侧,这是一种不好的代码设计方式。4:非阻塞式右延时赋值语句 看例子module adder_t3 (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;always (a or b or ci)co, sum = #12 a + b + ci;endmodule 该例子的输出结果能随时跟踪输入信号的变化,仿真结果如下 结论:使用非阻塞式右延时赋值语句可以,输出结果能够跟随输入的变化,建议使用5:非阻塞式右延时多重赋值语句 看例子module adder_t9c (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;reg 4:0 tmp;always (a or b or ci or tmp)begintmp = #12 a + b + ci;co, sum = tmp;endendmodule该例子的输出结果和adder_t3相同,但是一定要注意将tmp也要列入敏感变量列表中去。或者使用如下程序,也能得到和adder_t3相同的结果。module adder_t9d (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;reg co;reg 3:0 sum;reg 4:0 tmp;always (a or b or ci or tmp)begintmp = a + b + ci;co, sum = #12 tmp;endendmodule 结论:使用非阻塞式右延时多重赋值语句,一定要将内部定义的变量也写到敏感变量表中6:连续赋值语句 看例子module adder_t4 (co, sum, a, b, ci);output co;output 3:0 sum;input 3:0 a, b;input ci;assign #12 co, sum = a + b + ci;endmodulemodule adder_t5 (co, sum

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论