数字逻辑和设计基础期末复习题.doc_第1页
数字逻辑和设计基础期末复习题.doc_第2页
数字逻辑和设计基础期末复习题.doc_第3页
数字逻辑和设计基础期末复习题.doc_第4页
数字逻辑和设计基础期末复习题.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、采用3-8线译码器74LS138和门电路构成的逻辑电路如图所示,请对该电路进行分析,写出输出方程,并化解为最简与-或式。(10分)1、解:分析此图,可知:F1=, F2=化简过程:由卡诺图及公式化简均可,此处略化简得:(2分) 2.已知逻辑函数: ,试用一片4选1数据选择器和门电路实现该逻辑函数,要求采用代数法,写出设计全过程,并画出电路图。 (10分) 写出逻辑函数的表达式(2分) 写出4选1数据选择器输出端逻辑函数的表达式(2分)令 ,比较和两式可得:(2分) 根据上式画出的逻辑图。(4分)五、 画出下列各触发器Q端的波形:(设Q = 0)(10 分,每小题5 分)1、已知JK触发器输入信号J和K、时钟脉冲CP、异步置位端和的波形如下图所示,试画出触发器输出端Q的波形,设初始状态为0。(5分)2、下图由边沿D触发器构成的触发器电路,设其初始状态为0。输入信号如右图所示,试画出Q端的输出波形。(5分)六、 小规模时序逻辑电路设计(15分)1.分析下图所示电路。(15分)要求: 1)、写出驱动方程、状态方程、输出方程;2)、列出状态转换真值表,画出状态转换图;3)、说明电路的逻辑功能及启动特性。解:1.写方程式 2.列状态转换真值表3.画状态转换图电路为同步模6计数器,不能自启动74LS161采用置数法实现十进制计数器的逻辑图。(12分)1.由CT74LS151数据选择器和非门组成的逻辑电路如图所示,简述数据选择器端的作用;给出输出逻辑函数的表达式并化解为最简与或表达式。(10分) 解:输出逻辑表达式为: (4分) 化简得:(4分)2.采用38线译码器74LS138和门电路设计下列组合逻辑电路,使其输出输出逻辑函数为:,。写出设计过程,并画出最终的逻辑电路图。(12分1、逻辑图如下:F1正确(3分)、F2正确(3分)、F1逻辑图正确(2分)、F2逻辑图正确(2分) 五. 画出下列各触发器Q端的波形:(设Q = 0)(共10分,每题5分)1、如图所示,触发器为上边沿触发的D触发器,设其初始状态为0。输入信号如右图所示,试画出Q端的输出波形。(5分)2、已知JK触发器输入信号J和K、时钟脉冲CP的波形如下图所示,试画出触发器输出端Q的波形,设初始状态为0。(5分)试分析下图所示时序逻辑电路(12分)要求:(1)写出电路的输出方程、驱动方程、状态方程;(2)列出状态转移表;(3)说明电路的逻辑功能并判断该电路能否自启动。解:1)写方程式输出方程:驱动方程:状态方程: 2)列状态转换真值表3)此电路为同步三进制计数器,能自启动

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论