基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计.doc_第1页
基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计.doc_第2页
基于QuartusⅡ顺序脉冲发生器与序列信号产生、检测器的仿真设计.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于Quartus顺序脉冲发生器与序列信号产生、检测器的仿真设计2011级通信工程一班 刘志鹏一、实验目的1、 进一步熟悉Quartus的使用方法2、 加深对用Quartus进行仿真的认识3、 通过仿真和对比之前实验中用实际芯片组成的功能电路,认识Quartus的优点和实用性2、 实验原理、过程与结果1、顺序脉冲发生器(1)功能电路图 (2)设计思路、原理 利用三个JK触发器(74109)实现异步八进制循环计数,利用其三个输出端作3-8译码器(74138)的输入端,实现随着CLK信号,译码器经过反向器输出为并行的顺序脉冲输出。由于在之前实际电路中已经做过相关具体的分析,故在此不做赘述。(3)实现结果设置输入波形为CLK信号,使用Quartus进行波形的仿真,仿真结果如下图所示:(4) 结果分析 从仿真波形中可以看出,随着CLK信号上升沿的出现,y1-y7不断的进行脉冲信号的更迭。并且对比之前做过的顺序脉冲发生器的实际电路,不难发现实验结果相同。2、序列信号发生器与检测器(1)功能电路图 (2)设计原理、思路 a.序列信号发生器部分 使用2-5-10计数器(7490)实现5进制置零计数,然后将计数输出送入8选1数据选择器(74151)的地址输入端。这样就会实现D0D4的循环输出。之后将“D0D1D2D3D4”接成“10110”,则在数据选择器输出端Y上输出“10110”的序列信号。由于在之前实际电路中已经做过相关具体的分析,故在此不做赘述。 B.序列信号检测器部分 使用两个D触发器(74175)实现对输入的存储,当触发器0D和1D分别存储“1”、“1”,后,输入端再输入一个信号“0”时,输出高电平。(3)实现结果设置输入波形为CLK信号,使用Quartus进行波形的仿真,仿真结果如下图所示:(5) 结果分析 从仿真波形中可以看出,随着CLK信号上升沿的出现,数据选择器的输出为10110,而且当数据选择器的输出出现110后,序列信号检测器的输出为高电平。(图中第一个输出为序列检测器输出,第二个输出为序列发生器的输出)通过对比之前做过的序列信号发生器与检测器的实际电路实验结果,易得实验结果相同。3、 实验总结 通过本次实验,我用Quartus实现了对以前做过实验的仿真,并且通过观察波形对比了以前的实验结果,发现仿真软件

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论