数电期末模拟题及答案_第1页
数电期末模拟题及答案_第2页
数电期末模拟题及答案_第3页
数电期末模拟题及答案_第4页
数电期末模拟题及答案_第5页
免费预览已结束,剩余15页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

0 1 A 1 A 1 A 0 A 0 数字电子技术数字电子技术 模拟题一模拟题一 一 单项选择题一 单项选择题 2 10 分 1 下列等式成立的是 A A 1 A B A 0 A C A AB A D A AB B 2 函数F A B C D A B C D A C D 的标准与或表达式是 A F m 1 3 4 7 12 B F m 0 4 7 12 C F m 0 4 7 5 6 8 9 10 12 13 14 15 D F m 1 2 3 5 6 8 9 10 11 13 14 15 3 属于时序逻辑电路的是 A 寄存器 B ROM C 加法器 D 编码器 4 同步时序电路和异步时序电路比较 其差异在于后者 A 没有触发器 B 没有统一的时钟脉冲控制 C 没有稳定状态 D 输出只与内部状态有关 与输入无关 5 将容量为 256 4 的 RAM 扩展成 1K 8 的 RAM 需 片 256 4 的 RAM A 16 B 2 C 4 D 8 6 在下图所示电路中 能完成 0 1 n Q 逻辑功能的电路有 A B C D 7 函数 F AC AB BC 无冒险的组合为 A B C 1 B A 0 B 0 C A 1 C 0 D B C O 8 存储器 RAM 在运行时具有 A 读功能 B 写功能 C 读 写功能 D 无读 写功能 9 触发器的状态转换图如下 则它是 A T 触发器 B RS 触发器 C JK 触发器 D D 触发器 10 将三角波变换为矩形波 需选用 A 多谐振荡器 B 施密特触发器 C 双稳态触发器 D 单稳态触发器 二二 判判断断题题 1 10 分 1 在二进制与十六进制的转换中 有下列关系 1001110111110001 B 9DF1 H 2 8421 码和 8421BCD 码都是四位二进制代码 3 二进制数 1001 和二进制代码 1001 都表示十进制数 9 4 TTL 与非门输入采用多发射极三极管 其目的是提高电路的开关速度 5 OC 与非门的输出端可以并联运行 实现 线与 关系 即 L L1 L2 6 CMOS 门电路中输入端悬空作逻辑 0 使用 7 数字电路中最基本的运算电路是加法器 8 要改变触发器的状态 必须有 CP 脉冲的配合 9 容量为 256 4 的存储器 每字 4 位 共计 256 字 1024 个存储单元 10 自激多谐振荡器不需外加触发信号 就能自动的输出矩形脉冲 三三 分分析析计计算算题题 7 6 分 1 如果 9 8 6 4 3 2 mDCBAF 的最简与或表达式为 CBDBAF 是否存在约束条件 如果存在 试指出约束条件 2 下图为双 4 选 1 数据选择器构成的组合逻辑电路 输入量为 A B C 输出逻辑 函数为 F1 F2 试写出 F1 F2 逻辑表达式 3 用一片 74138 译码器和门电路实现全加器 写出真值表 画出电路图 4 分析下图所示电路的逻辑功能 并将结果填入下表 5 电路如下图所示 设起始状态 Q2Q1 00 问经过系统时钟信号 3 个 CP 脉冲作用后 Q2Q1处于什么状态 并画出 Q2Q1的波形 6 图示电路是 PAL 的一种极性可编程输出结构 若要求Y ABABC 试用符号 对该电路矩阵进行恰当的编程 1 1 Y ABC A BC 四四 设设计计题题 共 2 小题 1 小题 12 分 2 小题 8 分 共 20 分 1 试用正边沿D 触发器和门器件设计一个状态转换如0 2 4 1 3 的模 5 同步计数器 并检查电路的自启动能力 2 用两片 74LS290 异步十进制计数器芯片设计一个 60 进制计数器的电路 画出电路连 接图 附 74LS290 集成芯片功能表 CP R01R02R91R92功能功能 11任一为任一为 0清清 0 QDQCQBQA 0000 任任 意意11置置 9 QDQCQBQA 1001 任一为任一为 0任一为任一为 0计数计数 五 综合题五 综合题 8 分 试用 8 选 1 数据选择器74151 和 四位同步二进制加法计数器 74LS161 芯片设 计序列信号发生器 序列信号为11001101 左位在先 画出电路连线图 附 74LS161 四位同步二进制加法计数器芯片功能表 BADCABDCDBBAF 数字电子技术数字电子技术 模拟题二模拟题二 一 单项选择题 一 单项选择题 2 10 分分 1 在下列数据中 数值最小的是 A 59H B 130O C 1010111B D 100101118421BCD 2 函数 的标准与或表达式是 A F m 0 1 3 4 7 11 13 15 B F m 0 1 6 7 8 9 10 11 C F m 0 1 6 7 12 13 14 15 D F m 0 1 4 7 12 13 14 15 3 典型的五管 TTL 与非门 输入端采用多发射极三极管是为了 A 放大输入信号 B 实现或逻辑 C 提高带负载能力 D 提高工作速度 4 电路由 TTL 门电路组成 F 的逻辑表达式是 A BACBCF B BACBCF C BACBCF D BACCBF 5 为实现 线与 的逻辑功能 应选用 A 与门 B 与非门 C 传 输门 D 集电极开路门 6 下列哪类触发器有一次变化现象 A 同步 RS 触发器 B 主从 JK 触发器 C 边沿 JK 触发器 D 边沿 D 触发器 7 集成十进制加法计数器初态为 Q3Q2Q1Q0 1001 经过 5 个 CP 脉冲后 计数器状态为 A 0000 B 0100 C 0101 D 1110 下面说法错误的是 A RAM 分为静态 RAM 和动态 RAM B RAM 指在存储器中任意指定的位置读写信息 C 译码电路采用 CMOS 或非门组成 9 用容量为 16K 8 位存储芯片构成容量为 64K 8 位的存储系统 需 片 16K 8 位存储芯片 需 根地址线 根数据线 A 4 16 8 B 4 14 8 C 2 16 8 D 2 14 16 10 集成单稳态触发器的暂稳态维持时间取决于 A R C 元件参数 B 所用门电路的传输延迟时间 C 触发脉冲持续的时间 D 器件本身的参数 二二 判判断断题题 1 10 分分 1 8421 码和 8421BCD 码都是四位二进制代码 2 二进制数代码 1000 和二进制代码 1001 都可以表示十进制数 8 3 保险库有一把锁 A B 两名经理各有一把钥匙 必须两名经理同时在才能 开锁 用 F 表示打开保险库锁的状态 F 的逻辑表达式为 BAF 4 TSL 门输出有三种状态 5 TG 门只用于数字信号的传输 6 CMOS 门电路中输入端悬空作逻辑 0 使用 7 要改变触发器的状态 必须有 CP 脉冲的配合 8 掩膜ROM只能改写有限 次 9 将三角波变换为矩形波 需选用施密特触发器 10 矩形脉冲只能通过自激振荡产生 三三 分分析析计计算算题题 1 5 小小题题每每题题 8 8 分分 6 6 小小题题 1 10 0 分分 共共 5 50 0 分分 1 电路如图所示 1 按图直接写出 Y 的表达式 2 根据反演规则写出 Y 的反函数Y 3 根据对偶规则写出 Y 的对偶式 Y 4 写出 Y 的最简与或表达式 222 组合逻辑电路输入 X Y Z 输出 L 波形如图所示 分析该电路的逻辑功能 并用最少的两输入与非门实现 无反变量输入 3 已知某触发器的状态转换图 写出此触发器的特性方程 并用 D 和 JK 触发 器实现它 4 电路由 JK 触发器及与非门构成 试写出特性方程 驱动方程和状态方程 该电 路若在 K 输入处以置 0 代替 Qn 则电路功能是否会改变 5 图示电路是 PAL 的一种极性可编程输出结构 若要求 CBABCAY 试用符号 对该电路矩阵进行恰当的编程 1 1 Y A B C A B C 6 由集成四位比较器 74LS85 和集成计数器 74LS161 构成一个定时电路如图所示 Z 是 信号输出端 比较器 A3A2A1A0预置为 1001 计数器的数据输入端 DCBA 预置为 0010 试问 1 当 Z 接在 LD 端时 RD置 1 一个 Z 脉冲周期内包含多少个时钟脉冲 CP 2 当 Z 接在 RD端时 LD 置 1 一个 Z 脉冲周期内又包含多少个时钟脉冲 CP 简单写出分析过程简单写出分析过程 四四 设设计计题题 10 2 分分 2 试用正边沿JK 触发器和门器件设计一个模可变同步减计数器 当 X 0 时 M 3 当 X 1 时 M 4 检查电路的自启动能力 2 用两片 74LS290 异步二 五 十进制加计数器 芯片设计一个 54 进制加计数器 画出 电路连接图 附 74LS290 集成芯片功能表 CP R01R02R91R92功能功能 11任一为任一为 0清清 0 QDQCQBQA 0000 任任 意意11置置 9 QDQCQBQA 1001 任一为任一为 0任一为任一为 0计数计数 0 1 A 1 A 0 A 0 A 1 数字电子技术数字电子技术 模拟题三模拟题三 一 选择题 一 选择题 2 10 分 分 1 F AB CD 的真值表中 的真值表中 F 1 的状态有 的状态有 a 2 个个 b 4 个个 c 6 个个 d 8 个个 2 在系列逻辑运算中 错误的是 在系列逻辑运算中 错误的是 a 若若 A B 则 则 AB A b 若 若 1 A B 则 则 1 A AB B c A B B C 则 则 A C d 都正确 都正确 3 双输入 双输入 CMOS 与非门如右图 输出与非门如右图 输出 Z 为 为 a Z A b Z A c Z 0 d Z 1 4 欲使一路数据分配到多路装置应选用带使能端的 欲使一路数据分配到多路装置应选用带使能端的 a 编码器 编码器 b 译码器 译码器 c 选择器 选择器 d 比较器 比较器 5 JK 触发器在触发器在 CP 脉冲作用下 欲使脉冲作用下 欲使 Qn 1 1 则必须使 则必须使 a J 1 K 0 b J 0 K 0 c J 0 K 1 d J 1 K 1 6 触发器的状态转换图如下 则它是 触发器的状态转换图如下 则它是 a RS 触发器触发器 b D 触发触发 器器 c JK 触发器触发器 d T 触发器触发器 7 将三角波变换为矩形波 需选用 将三角波变换为矩形波 需选用 a 施密特触发器 施密特触发器 b 多谐振荡器 多谐振荡器 c 双稳态触发器 双稳态触发器 d 单稳态触发器 单稳态触发器 8 如如 图图 所所 示示 时时 序序 逻逻 辑辑 电电 路路 为为 a 移移位位 寄寄 存存 器器 b 同同步步 二二 进进 制制 加加 法法 计计 数数 器器 c 异异 步步 二二 进进 制制 减减 法法 计计 数数 器器 c 异异 步步 二二 进进 制制 加加 法法 计计 数数 器器 9 逻逻 辑辑 电电 路路 如如 图图 所所 示示 当当 A 0 B 1 时时 C脉脉 冲冲 来来 到到 后后 D 触触 发发 器器 a 置置 0 b 保保 持持 原原 状状 态态 c 置置 1 d 具具 有有 计计 数数 功功 能能 D C Q Q 1 A 1 B C 1 A Z 10k D1 RD1Q1 Q1D0 RD0Q0 Q0D0 RD C Q1Q0 10 如图所示逻辑电路为如图所示逻辑电路为 a 同步二进制加法计数器同步二进制加法计数器 b 异步二进制加法计数器异步二进制加法计数器 c 同步二进制减法计数器同步二进制减法计数器 d 异步二进制减法计数器异步二进制减法计数器 二 判断题 二 判断题 2 10 分 分 1 在二进制与十六进制的转换中 有下列关系 在二进制与十六进制的转换中 有下列关系 1001110111110001 B 9DF1 H 2 8421 码和码和 8421BCD 码都是四位二进制代码 码都是四位二进制代码 3 二进制数 二进制数 1001 和二进制代码和二进制代码 1001 都表示十进制数都表示十进制数 9 4 TTL 与非门输入采用多发射极三极管 其目的是提高电路的抗干扰能力 与非门输入采用多发射极三极管 其目的是提高电路的抗干扰能力 5 OC 与非门的输出端可以并联运行 实现与非门的输出端可以并联运行 实现 线与线与 关系 即关系 即 L L1 L2 6 在具有三组与输入端的与或非门中 当只使用其中的两组与输入端时 余下 在具有三组与输入端的与或非门中 当只使用其中的两组与输入端时 余下 的一组与输入端应接高电平 的一组与输入端应接高电平 7 数字电路中最基本的运算电路是加法器 数字电路中最基本的运算电路是加法器 8 要改变触发器的状态 必须有 要改变触发器的状态 必须有 CP 脉冲的配合 脉冲的配合 9 容量为 容量为 256 4 的存储器 每字的存储器 每字 4 位 共计位 共计 256 字 字 1024 个存储单元 个存储单元 10 自激多谐振荡器不需外加触发信号 就能自动的输出矩形脉冲 自激多谐振荡器不需外加触发信号 就能自动的输出矩形脉冲 三 化简逻辑函数 三 化简逻辑函数 12 分 分 1 6 分 用公式法 分 用公式法 CABCBBCAACL 2 6 分 用卡诺图法 分 用卡诺图法 DABCBAABDDCBBAL 四 组合逻辑电路 四 组合逻辑电路 18 分 分 1 设设有有一一组组合合逻逻辑辑部部件件 不不知知内内部部结结构构 测测得得其其输输入入波波形形A B C 与与输输 出出波波形形 L 如如图图所所示示 1 试试列列写写出出真真值值表表 2 写写出出逻逻辑辑表表达达式式 3 画画出出由由 74138 译译码码器器构构成成逻逻辑辑图图 本本大大题题 10 分分 2 下图为双 下图为双 4 选选 1 数据选择器构成的组合逻辑电路 输入量为数据选择器构成的组合逻辑电路 输入量为 A B C 输出逻辑函数 输出逻辑函数 为为 F1 F2 试写出 试写出 F1 F2 逻辑表达式 逻辑表达式 8 分 分 K1 J1 Q1 Q1 C RD Q0Q1 K0 J0 Q0 Q0 五 时序逻辑电路 五 时序逻辑电路 20 分 分 1 1 8 8 分分 设负边沿设负边沿 JKJK 触发器的初始状态为触发器的初始状态为 0 0 CPCP J J K K 信号如图所示 试画出信号如图所示 试画出 Q Q 端端 的波形 的波形 2 2 1212 分 分 逻逻辑辑电电路路如如图图所所示示 1 写写出出时时钟钟方方程程 2 写写出出驱驱动动方方程程 3 求求解解状状态态方方程程 4 列列写写状状态态表表 5 已已知知 C 脉脉冲冲波波形形 画画出出输输出出 Q0 Q1的的波波 形形 判判断断该该计计数数器器是是加加法法还还是是减减法法 是是异异步步还还是是同同步步 设设Q0 Q1的的初初始始状状 态态均均为为 00 12 分分 六 六 综合题设计 综合题设计 1010 分 分 四位二进制计数器四位二进制计数器 74161 的功能表和逻辑符号如下图所示 的功能表和逻辑符号如下图所示 1 试说明该器件的各引脚的作用 试说明该器件的各引脚的作用 2 分别用清零法和置数法和适当的逻辑门构造分别用清零法和置数法和适当的逻辑门构造 9 进制计数器 进制计数器 数字电子技术数字电子技术 模拟题一解答及评分标准模拟题一解答及评分标准 一 单项选择题一 单项选择题 2 10 分 1 C2 D3 A4 B5 D 6 B7 D8 C9 A10 B 评分标准 每题 2 分 做对一个 2 分 错误不给分 二二 判判断断题题 1 10 分 1 2 3 4 5 6 7 8 9 10 评分标准 每题 1 分 做对一个 1 分 错误不给分 三三 分分析析计计算算题题 7 6 分 1 9 8 6 4 3 2 mDCBAF 15 14 13 12 11 10 9 8 6 4 3 2 1 mCBDBAF 3 分 要使 1 FF 则 F 中含有无关项 1 分 无关项为 15 14 13 12 11 10 d 3 分 2 解答如下 ACBCABF ABCCBACBACBAF 2 1 写对一个 3 5 分 3 全加器真值表列出见右图 3 分 电路连对 4 分 其中使能端接对 1 5 分 每个 0 5 分 信号输入端接对 0 5 分 输出接对 2 分 每个 1 分 4 Y 的表达式如下 写出三态门输出 1 分 真值表一个 1 5 分 共 6 分 5 输出波形 Ci 1 Bi AiSiCi 0 0 000 0 0 110 0 1 010 0 1 101 1 0 010 1 0 101 1 1 001 1 1 111 图中两个T 触发器由于信号T 都是 T 触发器 只要受到时钟脉冲信号 的触发 触发器就翻转 但是第二个触发器的时钟脉冲信号应为 CP2 1 Q CP 只有当 1 Q 1 0 时 第二个触发器才会随着CP 脉冲由 0 1 得 到上升沿触发而改变状态 画出的Q1Q2波形如上图 b 所示 分析 2 分 从工作波形图可知 经过系统时钟脉冲信号3 个CP脉冲作用后 Q2Q1处于 11 状态 1 分 波形画对4 分 6 方案之一 1 1 Y ABC C AB YABABCABABABC 4 分 编程画对 3 分 四四 设设计计题题 共 2 小题 1 小题 12 分 2 小题 8 分 共 20 分 1 解 设计步骤如下 1 确定触发器个数K K 3 因为状态数N 5 符合 2K 1 N 2K 电路 状态用Q3Q2Q1表示 1 分 2 列状态转换真值表 根据D 触发器的次态方程 DQn 1 列状态转 换真值表 如下表表示 3 分 各个量填对计0 5 分 状态转换真值表 Q3Q2Q1 1 3 n Q 1 2 n Q 1 1 n Q D3D2D1 0 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 3 求激励输入方程组 首先要根据状态转换真值表 画D3 D2 D1 的卡诺图 然后通过卡诺图化简得到激励输入方程 D3 D2 D1的卡诺图如 下图所示 经过卡诺图化简得到激励输入方程如下 1231232123 QQQDQQDQQD 驱动方程一个1 分 共计3 分 4 画电路图 由激励输入方程组 可画电路图如下图所示 3 分 5 检查能否自启动 首先将非工作状态101 110 111 分别代入激励方 程D3 D2 D1中 然后根据D 触发器次态方程 DQn 1 可知所有的非工作状 态都能进入工作状态 即101 001 110 101 001 111 001 因此电路 可以自启动 1 分 6 画完整状态转换图如下图所示 1 分 2 连接电路如图所示 评分标准 清零端接对各 2 分 共 4 分 置位端接对各 1 分 共 2 分 CPB接对各 0 5 分 共 1 分 高位 CPA接对 1 分 五 综合题五 综合题 8 分 解 由于序列信号的长度N 8 因此首先要将74LS161 作为一个模8 计 数器使用 1 分 当 74LS161 芯片的输入端P T T C D L 都接高电平 1 时 芯片就是 一个模 16 计数器 QDQCQBQA的状态号从0 1 2 直至 15 如果不使用输 出端 QD 则 QCQBQA的状态号从0 1 2 直至 7 在这种情况下 芯片就可 当作模 8 计数器使用 2 分 设 8 选 1 数据选择器的地址信号输入端从高到低为C B A 而 74LS161 芯片的 4 个数据输出端从高到低为QD QC QB QA 只需将QA 接 A QB接 B QC接 C 2 分 数据选择器的8 个数据输入端X0至 X7分别接 1 1 0 0 1 1 0 1 就可以实现设计目的 2 分 电路图如下图所示 图中F 为序列信号输出端 图中 D C B A 接 地 是为了避免干扰信号进入 1 分 序列信号发生器电路图 数字电子技术数字电子技术 模拟题二模拟题二参考答案及评分标准参考答案及评分标准 一 单项选择题 一 单项选择题 2 10 分分 1 C2 D3 D4 C5 D6 B7 B8 C9 A10 A 评分标准 答对 1 个记 2 分 答错不得分 二二 判判断断题题 1 10 分分 1 2 3 4 5 6 7 8 9 10 评分标准 答对 1 个记 1 分 答错不得分 三三 分分析析计计算算题题 1 5 小小题题每每题题 8 8 分分 6 6 小小题题 1 10 0 分分 共共 5 50 0 分分 1 1 CBDAY 3 分 2 CBDADAY 1 分 3 CBDADAY 1 分 4 CBDAADY 3 分 评分标准如上 若方法不同 按结论酌情给分 2 8 分 1 表达式 ZYXmmmmL 7421 4 分 逻辑功能 判奇电路 2 分 电路图 2 分 ZYZYXZYYZXL 若方法不同 按结论酌情给分 3 8 分 1 状态真植表 4 分 2 特性方程 1 分 HPHPQPQ nn 1 3 JK 触发器的特性方程 nnn QKQJQ 1 PHKHPJ 1 分 4 D 触发器的特性方程 DQ n 1 HPQPD n 1 分 图 1 分 若方法不同 按结论酌情给分 4 8 分 JK 触发器的特性方程 nnn QKQJQ 1 2 分 驱动方程 nn QKQJ 2 分 状态方程 0 1 nnnnn QQQQQ 2 分 若 nn QQK 1 0 1 分 n Q P H 1 n Q 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 1 1 1 0 电路功能会改变 1 分 若方法不同 按结论酌情给分 5 8 分 评分标准 第 1 行编程 3 分 第 2 行编程 3 分 第 3 4 行编程 1 分 第 5 行编程 1 分 若方法不同 按结论酌情给分 6 10 分 1 一个 Z 脉冲周期内包含 8 个时钟脉冲 CP 5 分 2 一个 Z 脉冲周期内又包含 9 个时钟脉冲 CP 5 分 若方法不同 按结论

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论