计算机组成原理复习题.pdf_第1页
计算机组成原理复习题.pdf_第2页
计算机组成原理复习题.pdf_第3页
计算机组成原理复习题.pdf_第4页
计算机组成原理复习题.pdf_第5页
已阅读5页,还剩17页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

复习题 1 CPU与外设之间的数据传送方式有程序控制方式 中断方式 和 DMA方式 三种方式 2 在中断服务程序中 进行中断处理之前 应先开中断 才允许中 断嵌套 只有中断优先级 更高 的中断源请求中断 才能被响 应 3 一存储器芯片有13条地址引脚 8条数据引脚 请问该存储器芯 片内有 8K 个字节单元 4 某种存储器芯片有12条地址引脚 4条数据引脚 若要利用此类 芯为某系统扩展16K 8位存储器 请问需要 8 片这样的存储 器芯片 5 具有电可擦除的只读存储器是 E2PROM 6 假定某数x 01001010B 在计算机内部的表示为10110110 则该 数所用的编码方法是 补码 7 在计算机系统中 多个系统部件之间信息传送的公共通路称为 总线 就其所传送的信息的性质而言 在公共通路上传送的信息包括 数据 地址 和 控制 信息 8 用二进制代码表示的计算机语言称为 机器语言 用助记符编写的 语言称为 汇编语言 9 三级存储器系统是指 高速缓存 内存 外存 这三级 10 一般而言 CPU至少有 程序计数器 PC 指令寄存器 IR 地址寄存器 MAR 数据缓冲寄存器 MDR 程序状 态字寄存器 PSW 和累加器六个寄存器 11 补码加减法中 符号位 作为数的一部分参加运算 符号位进位 要 丢掉 12 XiYi被称为进位产生函数 并以Gi表示 Xi Yi 称为进位传递函 数 并以Pi表示 13 设n 16 不包括符号位 机器完成一次加和移位各需100ns 则 原码一位乘最多需 3200 16 200 ns 补码Booth算法最多 需3300 16 200 100 ns 14 设浮点数阶码为8位 含1位阶符 用移码表示 尾数为24位 含 1位数符 用补码规格化表示 则对应其最大正数的机器数形式为 8 个1 0 23个1 真值为 2127 1 2 23 十进制表示 对应其绝对值最小 负数的机器数形式 8个0 11 22个0 真值为 1 2 2 128 十进制表 示 15 为了运算器的高速性 采用了 并行 进位 阵列 乘除法 流水线 等 并行技术措施 16 浮点数的加减运算步骤为 对阶 尾数加减 结果规格化 舍入处 理和溢出判断 17 影响并运行加法器速度的关键因素是 进位信号的传递 18 定点运算器中 一般包括 ALU 寄存器 多路选择器 移位器 和 数据通路 等 19 浮点运算器由 阶码运算器 和尾数运算器 组成 它们都是定点运算 器 尾数运算器要求能进行加减乘除运算 20 各码制的移位规则中 负数补码在左移后 末位应该补 0 21 中央处理器 CPU 的四个主要功能是 程序的顺序控制 操作控 制 时间控制 数据加工 22 在CPU中 保存当前正在执行的指令的寄存器是 IR 指令寄存 器 保存下一条当前指令地址的寄存器是 PC 程序寄存器 保存 CPU访存地址的寄存器是MAR 地址寄存器 23 控制器由于设计方法的不同可分为 组合逻辑 型和 存储逻辑 型控制 器 24 控制器在生成各种控制信号时 必须按照一定的 时序 进行 以便 对各种操作实施时间上的控制 25 微程序控制器的核心部件是存储微程序的 CM 控制存储器 它 一般由EPROM 可编程的只读存储器 构成 26 任何指令周期的第一步必定是 取指 周期 27 机器周期 时钟周期 和 脉冲信号 构成三级时序系统 28 微指令格式中 微指令的编码通常采用以下三种方式 直接控制编 码法 分段直接编译法 分段间接编译法 29 在微程序控制中 一个节拍中所需要的一组微命令 被编成一条 微指令 30 在微程序控制中 时序信号比较简单 一般采用 统一规整的微周 期 三 判断题 1 利用大规模集成电路技术把计算机的运算部件和控制部件做在 一块集成电路芯片上 这样的一块芯片叫做单片机 2 在计算机中 所表示的数有时会发生溢出 其根本原因是计算 机的字长有限 3 在浮点运算器中 阶码部件可实现加 减 乘 除四种运算 4 个人微机使用过程中 突然断电RAM中保存的信息全部丢失 而ROM中保存的信息不受影响 5 因为单管动态随机存储器是破坏性读出 所以必须不断地刷 新 6 CPU中通常都设置若干个寄存器 这些寄存器与主存统一编 址 访问这些寄存器的指令格式与访问存储器是相同的 7 浮点运算指令对用于科学计算的计算机是很必要的 可以提高 机器的运算速度 8 机器的主频最快 机器的速度就最快 9 大多数微型机的总线由地址总线 数据总线和控制总线组成 因此它们是三总线结构的 10 键盘属于输入设备 但显示器上显示的内容既有机器输出的结 果 又有用户通过键盘输入的内容 所以显示器既是输入设备 又是输 出设备 11 计算机 运算速度 指标的含义是指每秒钟能执行多少条指 令 12 浮点数的取值范围由阶码的位数决定 而浮点数的精度由尾数 的位数决定 13 加法器是构成运算器的基本部件 为提高运算速度 加法器一 般都采用串行加法器 14 大多数个人计算机中可配置的内存容量仅受地址总线位数限 制 15 CPU访问存储器的时间是由存储器的容量决定的 存储器容量 越大 访问存储器所需的时间越长 16 内存与外存都能直接向CPU提供数据 17 主设备是指发送信息的设备 从设备是指接收信息的设备 18 在主机中 只有内存能存放数据 19 Cache与主存统一编址 即主存空间的某一部分属于Cache 20 组成总线不仅要有传输信息的传输线 还应有实现总线传输控 制的器件 即总线缓冲器和总线控制器 四 简答题 1 简化地址结构的基本途径是什么 试举两例说明 答 简化地址结构的基本途径是采用隐地址 如用隐地址方式给出后 继指令地址 将提供操作数的地址与存放运算结果的目的地址统一为 一个 2 与转子相比 中断方式的主要特点是什么 试举两例说明 答 与转子相比 中断方式的主要特点是具有随机性 例1 有意调用 随机请求与处理的事件 如调用打印机 例2 随机发生的事件 如处理故障或按键 3 试比较中断方式和DMA方式的异同点 答 DMA与中断的相同点 能响应随机请求 可并行操作 DMA与中断的不同点 中断 用程序实现中 低速I O传送 能处理复杂事态 一条指令结 束时响应请求 中断的实质是程序切换 DMA 用硬件实现高速 简单I O传送 一个总线周期结束时响应请 求 是总线权的切换 4 在浮点运算中 什么情况下需对阶 为什么 如何操作 答 在浮点运算中 作加法或减法时 若两数阶码不等 需对阶 因阶 码不同 其尾数的权值不同 尾数不能直接加减 对阶时将小阶加1 其尾数右移1位 直至两数阶码相等 5 DMA方式分为哪三个阶段 各采用什么方式 答 DMA方式分为初始化 DMA传送 结束处理三个阶段 分别采用程序传送方式 硬件传送方式 中断方式 6 什么是DMA方式 在DMA方式的初始化阶段 CPU通过程序传送哪 些初始化信息 答 DMA方式是直接依靠硬件在主存与I O设备之间传送数据的一种 工作方式 在传送期间不需要CPU执行程序干预 在DMA方式的初始化阶段 CPU通过程序传送的初始化信息是 传送 方向 主存缓冲区首址 交换量 外设寻址信息 7 半导体动态存储器为什么要刷新 刷新的主要方式有哪三种 答 动态存储器依靠电容电荷存储信息 平时无电源供电 时间一长 电容电荷会泄放 需定期向电容补充电荷 以保持信息不变 刷新的主要方式有集中刷新 分散刷新和异步刷新三种 8 进位信号的基本逻辑是什么 设加法器字长16位 每4位为一组 分 为4组 组内 组间都采用并行进位方式 初始进位信号为C0 操作数 是Ai Bi 请写出C6的逻辑表达式 答 进位信号的基本逻辑是Ci Gi PiCi 1 其中 Gi AiBi Pi Ai Bi C6 G6 P6G5 P6P5C4 C4 G1 P1 C0 G1 G4 P4G3 P4P3G2 P4P3P2G1 P1 P4P3P2P1 9 堆栈位于主存储器内 访问堆栈是否采用随机存取方式 为什么 答 不采用随机存取方式 因为每次只能访问栈顶单元 不能访问堆栈 区中的任意单元 10 简述微程序控制的基本思想 答 微程序控制的基本思想是 1 若干微命令编制成一条微指令 控制实现一步操作 2 若干微指令组成一段微程序 解释执行一条机器指令 3 微程序事先存放在控制存储器中 执行机器指令时再取出 11 用二进制码表示的指令和数据都放在内存里 CPU怎样识别出它们 是数据还是指令呢 答 从时间上讲 取指令事件发生在 取指周期 取数据事件发生 在 执行周期 从空间上讲 如果取出的代码是指令 那么一定送 往指令寄存器 如果取出的代码是数据 那么一定送往运算器 12 试举三例说明同步控制方式在实际应用中的变化 答 例1 不同指令所占用的时钟周期数可以不同 例2 总线周期中可以插入延长周期 例3 同步方式中引入异步应答 13 何谓磁记录方式的自同步能力 在NRZ1制 PE制 FM制 M2F制 等方式中 哪些具有自同步能力 答 自同步能力即能从自身读出信号序列中提取同步信号的能力 不 需外加同步信号 PE制 FM制 M2F制具有自同步能力 三 设计题 1 存储器设计 例 某半导体存储器容量8KB 可选用SRAM芯片容 量为2K 4b 片 地址总线A15 A0 低 双向数据总线D7 D0 低 读写信号线R 控制读写 请回答 1 计算所需的存储芯 片数 2 将地址总线A15 A0中的哪几位分配给存储芯片 3 写出各个片选信号的逻辑式 即CS0 CS1 CS2 CS3 解 1 8KB 8K 8 64K 芯片为2kx4 8K 64 8 8 要用8 片 2 2K芯片地址线是11位 把A0 A10分配给SRAM芯片的 A0 A10 3 SRAM结构是2 4 一组数据线接D0 D3 另一组接 D4 D7 对应的RAM片选并联 4个片选组合分别用CS0 CS1 CS2 CS3控制 多余的片选置1选通 CS0 A12 A11 CS1 A12 A11 CS2 A12 A11 CS3 A12 A11 逗点表示非逻辑 即CS0对应A12 A11地址译码的00 CS1是01 CS2是10 CS3是 11 SRAM片选是低电平有效 题目没表达是低电平 就按高电平 做 R W信号接SRAM的 WE 信号 2 显示器设置 某CRT字符显示器 其分辨率为25行 80列字符 字符区点阵9 14 1 显存VRAM的内容是什么 容量有多少字节 不考虑字符属 性 2 需设置几级同步计数器 各计数器分频关系如何安排 可以不考 虑回扫及屏幕边缘过量扫描所需的时间 3 何时访问VRAM 何时发一次水平同步信号 何时发一次垂直同 步信号 解 1 内容是字符编码 1分 容量为25 80 2000字节 2KB 2 4级同步计数器 点计数器 9 1 字符计数器 80 1 线计数器 14 1 行 计数器 25 1 3 一个点计数循环访问一次VRAM 一个字符计数循环发一次水平同 步信号 一个行计数循环发一次垂直同步信号 3 数据通路的设计 CPU结构如图1所示 其中包括一个累加寄存器AC 一个状态寄存 器和其他4个寄存器 各部分之间的连线表示数据通路 箭头表示信息 传送方向 1 标明图1中4个寄存器的名称 2 简述取指令的数据通路 3 简述完成指令LDA X的数据通路 X为内存地址 LDA功能为 X AC 4 简述完成指令ADD Y的数据通路 Y为内存地 址 ADD功能为 AC Y AC 主 存 储 器MM A AC ALU 状态寄存器 B 操作控制器 D 1 C CPU结构图 解 1 A为数据缓冲寄存器MDR B为指令寄存器IR C为主存地址 寄存器MAR D 为程序寄存器PC 2 取指令的数据通路 PC MAR MM MDR IR 3 指令LDA X的数据通路 X MAR MM MDR ALU AC 4 指令ADD Y的数据通路 Y MAR MM MDR ALU ADD AC 5 指令STA Z的数据通路 Z MAR AC MDR MM 二 单选题 1 CPU内通用寄存器的位数取决于 B A 指令的长度 B 机器字长 C 存储 器容量 D CPU的管脚数 2 在同步控制方式中 C A 每个工作周期长度固定 B 各指令占用的时 钟周期数相同 C 每个时钟周期长度固定 D 各指令占用相同 的工作周期数 3 在计算机中 存放微程序的控制存贮器隶属于 D A 主存 B 外存 C 高速缓 存 D CPU 4 在异步控制方式中 各操作 C A 由统一时序信号控制 B 由CPU控制 C 按需 分配时间 D 由设备控制器控制 5 主设备通常指 D A 发送信息的设备 B 接收信息的设备 C 主 要的设备 D 掌握总线权的设备 6 在微程序控制器中 机器指令和微指令的关系是 C A 每一条机器指令由一条微指令来执行 B 一 条微指令由若干机器指令组成 C 每一条机器指令由一段用微指令组成的微程序来执 行 D 一段微程序由一条机器指令来执行 7 在CPU中 跟踪后继指令相比 B A 指令寄存器 B 程序计数器 C 地 址寄存器 D 程序状态寄存器 8 水平型微指令与垂直型微指令相比 B A 前者一次只能完成一个操作 B 后者一次只能完 成一个操作 C 两者都是一次只能完成一个操作 D 两者都能一次 完成多个操作 9 为了确定下一条微指令的地址 通常采用断定方式 其基本思想 是 B A 用程序计数器PC来产生后继微指令地址 B 通过微指令顺序控制字段由设计指定或由设计者指 定的判别字段控制产生后继微指令地址 C 用微程序计数器 PC来产生后继微指令地址 D 通过指令中指定一个专门字段来控制产生后继微指 令地址 10 关于微指令的编码方式 下面叙述正确的是 B A 直接编译法和分段直接 间接编译法不影响微指令 的长度 B 一般情况下 直接编译法的微指令位数多 C 一般情况下 分段直接 间接编译法的微指令位数 多 D 以上都不对 11 两补码数相加 采用1位符号位 当 D 时表示结果溢出 A 符号位有进位 B 符号位进位和最高数位进位异或结果为0 C 符号位为1 D 符号位进位和最高数位进位异或结果为1 12 如果X为负数 由 X补 求 X补 是将 D A X补 各值保持不变 B X补 符号位变反 其他各位不变 C X补 除符号位外 各位变反 末位加1 D X补 连同符号位一起各位变反 末位加1 13 原码加减交替除法又称为不恢复余数除法 因此 C A 不存在恢复余数的操作 B 当某一步运算不够减时 做恢复余数的操作 C 仅当最后一步余数为负时 做恢复余数的操作 D 当某一步余数为负时 做恢复余数的操作 14 在补码一位乘法中 A补是累加和 X补是被乘数 Y补是乘数 当判断位YnYn 1 10时 执行的运算是 D A 1 2 A补 Y补 B 1 2 A补 X补 C 1 2 A补 Y补 D 1 2 A补 Y补 15 在浮点加减运算中 对阶操作是指 A A 小阶增大 尾数右移 B 大阶减小 尾数右移 C 小阶增大 尾数左移 D 大阶减小 尾数左移 16 下列运算步骤中 浮点乘法不需要的步骤是 A A 对阶 B 阶码相加 C 尾数相乘 D 结果规格 化 17 运算器虽由许多部件组成 但核心部分是 B A 数据总线 B 算术逻辑运算单元 C 多路开关 D 累加器 18 在定点运算器中 无论采用双符号位还是单符号位 必须有 C 它一般用 来实现 A 译码电路 与非门 B 编码电路 或非门 C 溢 出判断电路 异或门 D 移位电路 与或非门 19 算术 逻辑运算单元74181ALU可完成 D A 16中算术运算功能 B 4位乘法运算功能和除 法运算功能 C 16种逻辑运算功能 D 16种算术运算功能和 16种逻辑运算功能 20 乘法器的硬件结构通常采用 C A 串行加法器和串行移位器 B 并行加法器和 串行左移 C 并行加法器和串行右移 D 串行加法器 和串行右移 1 在原码不恢复余数除法中 B A 余数为正商0 B 余数为正商1 C 余数与除数同号商0 D 余数与除数异号商1 2 在补码不恢复余数除法中 C A 余数为正商0 B 余数为正商1 C 余数与除数同号商1 D 余数与除数异号商1 3 计算机中的所有信息都以二进制表示的原因是 D A 信息处理方便 B 运算速度快 C 节约元器件 D 物理器件特性所致 4 引入八进制和十六进制的目的是 D A 节约元件 B 实现方便 C 可以表示更大范围的数 D 用于等价地表示二进制 便于阅读和书写 5 减少指令中地址个数的办法是采用 D A 寄存器寻址 B 寄存器间接寻址 C 变址寻址 D 隐地址 6 下列编码中 零的表示形式是唯一的编码是 C A 反码 B 原码 C 补码 D 原码和补码 7 在下列存储器中 按随机存取方式工作的存储器是 A A 主存 B 光盘 C 磁盘 D 磁带 8 动态RAM利用 A A 电容存储信息 B 触发器存储信息 C 门电路存储信息 D 寄存器存储信息 9 在下列有关补码和移码关系的叙述中 错误的是 B A 相同位数的补码和移码表示具有相同的表数范围 B 零的补码和移码表示相同 C 同一个数的补码和移码表示 其数值部分相同 而符号位相 反 D 一般用移码表示浮点数的阶 而补码表示定点整数 10 计算机内部的带符号数大多用补码表示 以下是一些关于补码 特点的叙述 零的表示是唯一的 符号位可以和数值部分一起参加运算 和其真值的对应关系简单 直观 减法可用加法来实现 以上叙述中 哪些选项是补码表示的特点 D A B C D 11 在浮点加减运算中 对阶的原则是 B A 大阶向小阶对齐 B 小阶向大阶对齐 C 被加数向加数对齐 D 加数向被加数对齐 12 键盘接口通常采用 D A 直接程序传送接口 B 程序查询接口 C DMA接口 D 中断接口 13 CPU响应中断请求是在 C A 一个时钟周期结束时 B 一个总线周期结束时 C 一条指令结束时 D 一段程序结束时 14 设寄存器位数为8位 机器数采用补码形式 含一位符号位 则十进制数 26存放在寄存器中的内容为 C A 26H B 9BH C E6H D 5AH 15 微程序存放在 B A 主存中 B CM中 C 堆栈中 D 磁盘中 16 DMA传送通常在 B A 外设与CPU之间进行 B 外设与主存之间进行 C 外设与主机之间进行 D 外设与寄存器之间进行 17 CPU可以直接访问的存储器是 B A 光盘 B 主存 C 磁盘 D 磁带 18 若浮点数尾数用补码表示 则下列数中为规格化尾数形式的是 D A 1 1100000B B 0 0111000B C 0 0101000B D 1 0001000B 19 若浮点数尾数用原码表示 则下列数中为规格化尾数形式的是 A A 1 1100000B B 0 0111000 C 0 0101000B D 1 0001000B 20 用于表示浮点数阶码的编码通常是 D A 原码 B 补码 C 反码 D 移码 21 下面有关机器字长的叙述中 错误的是 D A 机器字长是指CPU中定点运算数据通路的宽度 B 机器字长一般与CPU中寄存器的位数有关 C 机器字长决定了数的表示范围和表示精度 D 机器字长对计算机硬件的造价没有影响 22 下面是关于计算机中存储容量单位的叙述 其中错误的是 C A 最小的计量单位为位 bit 表示一位 0 或 1 B 最基本的计量单位是字节 Byte 一个字节等于8b C 一台计算机的编址单位 指令字长和数据字长都一样 且是字 节的整数倍 D 主存容量为1KB 其含义是主存中能存放1024个字节的二进 制信息 23 静态RAM利用 B A 电容存储信息 B 触发器存储信息 C 门电路存储信息 D 读电流存储信息 24 主设备通常指 D A 发送信息的设备 B 接收信息的设备 C 主要的设备 D 掌握总线权的设备 25 假定下列字符编码中含有奇偶校验位 但没有发生数据错误 那么采用奇校验的字符编码是 C A 01010011 B 01100110 C 10110000 D 00110101 26 假设某个需要校验的数据的长度为10位 采用CRC校验 若约定 的生成多项式为X3 1 则对应的CRC码的位数是 C A 3 B 4 C 13 D 14 27 假设要传送的数据信息为1110001B 若约定的生成多项式 为G X X3 1 则对应的CRC码为 A A 1110001110B B 1110001010B C 1110001001B D 1110001101B 28 CPU响应DMA请求是在 B A 一个时钟周期结束时 B 一个总线周期结束时 C 一条指令结束时 D 一段程序结束时 29 串行接口是指 C A 接口与系统总线之间串行传送 B 接口的两侧串行传送 C 接口与外设之间串行传送 D 接口的内部串行传 送 33 8255的 C 一般用作控制或状态信息传输 A 端口A B 端口B C 端口C D 端口C的上半部分 30 在大量数据传送中常用且有效的校验法是 D A 海明码校验 B 偶校验 C 奇校验 D CRC校验 31 CPU中能进行算术和逻辑运算的最基本运算部件是 D A 多路选择器 B 移位器 C 加法器 D ALU 32 ALU的核心部件是 C A 多路选择器 B 移位器 C 加法器 D 寄 存器 33 某一DRAM芯片其容量为16K 1 除电源线 接地线和刷新 线外 该芯片的最小引脚数目应为 B A 16 B 12 C 18 D 11 34 由2K 4的芯片组成容量为4KB的存储器需要 B 片这样的存储芯 片 A 2 B 4 C 8 D 16 35 在独立编址方式下 下面的说法 C 是正确的 A 一个具体地址只能对应输入 输出设备 B 一个具体地址只能对应内存单元 C 一个具体地址既可对应输入 输出设备 又可对应内存单元 D 只对应输入 输出设备或者只对应内存单元 36 在统一编址方式下 下面的说法 D 是正确的 A 一个具体地址只能对应输入 输出设备 B 一个具体地址只能对应内存单元 C 一个具体地址既可对应输入 输出设备 又可对应内存单元 D 只对应输入 输出设备或者只对应内存单元 37 操作数在CPU中的寻址方式是 A A 寄存器寻址 B 寄存器间接寻址 C 变址寻址 D 基址寻址 38 计算机主存储器中存放信息的部件是 C A 地址寄存器 B 读写线路 C 存储体 D 地址译码线路 39 下列叙述错误的是 C A 总线能够被多个部件使用 B 多个部件能够在不同的时间使 用总线 C 总线只是一组连线 不包含控制电路 D 并行总线一次可以传送 多位二进制信息 40 目前制约计算机处理速度的主要因素是 D A CPU的主频 B 存储器的工作速度 C I O设备的工作速度 D 总线 的传输速度 41 在表示存储器容量时 1K 8表示 C A 有1000个存储单元 每个单元为8bit B 存储器中有8000个存储 器单元 C 有1k个存储器单元 每个单元可存一个字节 D 访问时需要20位 地址线 42 8位补码整数X的表示范围是 B A 127 X 127 B 128 X 127 C 127 X 128 D 0 X 255 43 尾数规格化是指 C A 小数点后的第1位数必为1 B 小数点后第1位数比为0 C 尾数的表示范围为1 2 M 1 D 尾数的表示范围为1 2 M 1 44 单地址指令是指 D A 指令只需要一个操作数 B 指令所需要的操作数从该地址开始的多 个单元 C 指令中提供的地址只是用于存放结果 D 指令隐含提供了所需的 其他操作数 45 假定指令地址码给出的是操作数本身 则该操作数采用的是 A 寻址方式 A 立即 B 直接 C 基址 D 相对 46 下列说法错误的是 A A I O接口与主存储器相连 B I O接口与I O设备相连 C I O接口与系统总线相连 D I O设备可以进行信息的转换 47 SP的内容是 D A 堆栈的起始地址 B 堆栈的底部 C 堆栈的最大地址 D 堆栈的顶部 48 下面有关半导体存储器组织的叙述中 错误的是 D A 存储器的核心部分是存储体 由若干存储单元构成 B 存储单元由若干个存放0或1的存储元件构成 C 一个存储单元有一个编号 就是存储单元的地址 D 同一个存储器中 每个存储单元的宽度可以不同 49 堆栈的存取原则是 B A 先进先出 B 后进先出 C 后进后出 D 随机存取 50 计算机中不能通过编程访问的是 A A 暂存器 B 变址寄存器 C 主存储器 D 通用寄存器 51 PC寄存器的内容 C A 总是自动增量计数 B 发生转移时自动增量计数 C 顺序执行时自动增量计数 D 总是自动减量计数 52 下列情况不会发生溢出的是 A A 正数与负数相加 B 负数与负数相加 C 正数减负数 D 负数减 正数 53 若SRAM芯片的容量为1024 4位 则地址和数据引脚的数目分别 是 A A 10 4 B 5 4 C 10 8 D 5 8 54 用双符号位来表示运算结果时 下列说法不正确的是 B A 第1符号位表示结果的符号 B 第2符号位表示结果的符号 C 两个符号位相同表示没有发生溢出 D 两个符号位不相同表示发 生了溢出 55 下列几种存储器中 A 是易失性存储器 A cache B EPROM C Flash Memory D CD ROM 56 下面有关半导体存储器的叙述中 错误的是 A A 半导体存储器都采用随机存取方式进行读写 B ROM芯片属于半导体随机存储器芯片 C SRAM是半导体静态随机访问存储器 可用作cache D DRAM是半导体动态随机访问存储器 可用作主存 57 通常采用行 列地址引脚复用的半导体存储器芯片是 B A SRAM B DRAM C EPROM D Flash Memory 58 地址总线A15 高位 A0 低位 用4K 4的存储芯片组成16KB存储 器 则加至各存储芯片上的地址线是 C A A15 A0 B A9 A0 C A11 A0 D A15 A4 59 在下述存储器中 允许随机访问的存储器是 D A 磁带 B 磁盘 C 磁鼓 D 半导体存储器 60 在下列存储器中 存取时间的长短与信息所在的位置有关的是 C A 主存 B 高速缓存 C 磁带 D 固存 61 磁表面存储器所记录的信息 A A 能长期保存 B 不能长期保存 C 读出后 原存信息即被破坏 D 读出若干次后要重写 62 CPU可直接编程访问的存储器是 A A 主存储器 B 虚拟存储器 C 磁盘存储器 D 磁带存储器 63 若CPU的地址线为16根 则能够直接访问的存储区最大容量为 C A 1M B 640K C 64K D 384K 64 磁盘常采用 C A 随机存取方式 B 顺序序存取方式 C 直接存取方式 D 只读不写方式 65 表示主存容量 通常以 B 为单位 A 数据块数 B 字节数 C 扇区数 D 记录项数 66 在浮点运算中 左规操作是将 B A 尾数增大 阶码增大 B 尾数增大 阶码减小 C 尾数减小 阶码增大 D 尾数减小 阶码减小 67 采用隐式I O指令 是指用 B 实现I O操作 A I O指令 B 传送指令 C 通道指令 D 硬 件自动 68 半导体存储器常采用 D A 直接存取方式 B 顺序存取方式 C 半顺序存取方式 D 随机存取方式 69 下列数中最小的数是 B A 1010010 2 B 00101000 BCD C 512 8 D 235 16 70 在定点运算器中 无论采用双符号位还是采用单符号位 都必须要 有溢出判断电路 它一般用 来实现 C A 与非门 B 或非门 C 异或门 D 与或非门 71 立即寻址是指 B A 指令中直接给出操作数地址 B 指令中直接给出操作数 C 指令中间接给出操作数 D 指令中间接给出操作数地址 72 假定用若干16K 1位的存储器芯片组成一个64K 8位的存储器 芯片内各单元连续编址 则地址BFF0H所在的芯片的最小地址为 C A 4000H B 6000H C 8000H D A000H 73 输入输出指令的功能是 C A 在主存与CPU之间进行数据传送 B 在主存与I O端口之间进行数据传送 C 在CPU与I O端口之间进行数据传送 D 在I O端口与I O端口之间进行数据传送 74 某一SRAM芯片 其容量为1024 8位 除电源端和接地端外 连同 片选和读 写信号该芯片引脚的最小数目为 B A 23 B 20 C 17 D 19 75 在主存和CPU之间增加Cache的目的是 C A 扩大主存的容量 B 增加CPU中通用寄存器的数量 C 解决CPU和主存之间的速度匹配 D 代替CPU中寄存器工作 76 计算机系统的输入输出接口是 之间的交接界面 B A CPU与存储器 B 主机与外围设备 C 存储器与外围设备 D CPU与系统总线 77 总线控制机构为解决N个部件使用总线时优先次序的裁决 集中式 独立请求 需另外增加控制线根数为 B 3 B 2N 1 C 2 D N 2 78 假定指令地址码给出的是操作数的存储地址 则该操作数采用的 是 B 寻址方式 A 立即 B 直接 C 基址 D 相对 79 假定指令地址码给出的是操作数所在的寄存器的编号 则该操作数 采用的是 C 寻址方式 A 间接 B 直接 C 寄存器 D 寄存器间接 80 寄存器间接寻址方式的操作数存放在 B 中 A 通用寄存器 B 存储单元 C 程序计数器 D 堆栈 81 计算机中表示地址时 采用 D A 原码 B 补码 C 反码 D 无符号数 82 在CPU的寄存器中 对用户是完全透明的 B A 程序计数器 B 指令寄存器 C 状态寄存器 D 通 用寄存器 83 DMA接口 B A 可以用于主存与主存之间的数据交换 B 内有中断机制 C 内有中断机制 可以处理异常情况 D 内无中断机制 84 直接寻址的无条件转移指令功能是将指令中的地址码送入 A A PC B 地址寄存器 C 累加器 D ALU 85 三种集中式总线控制中 方式对电路故障最敏感 A A 串行链接 B 计数器定时查询 C 独立请求 D 以上都不 对 86 以下叙述 是错误的 A A 一个更高级的中断请求一定可以中断另一个中断处理程序的执行 B DMA和CPU必须分时使用总线 C DMA的数据传送不需CPU控制 D DMA中有中断机制 87 零地址指令采用 B A 立即寻址 B 堆栈寻址 C 间接寻址 D 变址寻址 88 当采用双符号位时 发生溢出的特征是 双符号位为 B A 00 B 10 C 11 D 都不是 89 同步控制是 C A 只适用于CPU控制的方式 B 只适用于外部设备控制的方 式 C 由统一时序信号控制的方式 D 所有指令执行时间都相同 的方式 90 下列陈述中 正确的是 A A 程序中断过程是由硬件和中断服务程序共同完成的 B 每条指令的执行过程中 每个总线周期要检查一次有无中断请求 C 检测有无DMA请求 一般安排在一条指令执行过程的末尾 D 中断服务程序的最后一条指令是无条件转移指令 91 在补码一位乘法中 A补是累加和 X补是被乘数 Y补是乘数 当 判断位YnYn 1 01时 执行的运算是 B A 1 2 A补 Y补 B 1 2 A补 X补 C 1 2 A补 Y补 D 1 2 A补 X补 92 字长12位 用定点补码规格化小数表示时 所能表示的正数范围 是 C A 2 12 1 2 12 B 2 11 1 2 11 C 1 2 1 2 11 D 1 2 2 11 1 2 11 93 下列陈述中 正确的是 B A 定点补码运算时 其符号位不参加运算 B 浮点运算可由阶码运算和尾数运算两部分联合实现 C 浮点数的正负由阶码的正负符号决定 D 浮点数的尾数部分只进行乘法和除法运算 94 指令系统中采用不同寻址方式的目的主要是 D A 可直接访问外存 B 提供扩展操作码并降低指令译码难度 C 实现存储程序和程序控制 D 缩短指令长度 扩大寻址空间 提 高编程灵活性 95 计算机操作的最小时间单位是 A A 时钟周期 B 指令周期 C CPU周期 D 微指令周期 96 下列说法中 错误的是 C A 变址寻址时 有效数据存放在主存中 B 堆栈的工作原则是 先进后出 C 堆栈指针SP的内容表示当前堆栈内所存储的数据个数 D 内存中指令的寻址和数据的寻址是交替进行的 97 CPU内通用寄存器的位数取决于 B A 存储器字长 B 机器字长 C 指令的长度 D CPU的管脚数 98 在采用 A 对设备进行编址情况下 不需要专门的I O指 令组 A 统一编址法 B 单独编址法 C 两者都是 D 两者都不是 99 用移码表示浮点数的阶码 其好处是 B A 便于求阶差 B 便于用比较电路比较阶的大小 C 提高运算精度 D 便于判别溢出 100 在定点数运算中产生溢出的原因是 C A 参加运算的操作数超出了机器的表示范围 B 运算过程中最高位产生了进位或借位 C 运算的结果超出了机器的表示范围 D 寄存器的位数太少 不得不舍弃最低有效位 101 计算机的存储器采用分级存储体系的主要目的是 D A 便于读 写数据 B 减小机箱的体积 C 便于系统升级 D 解决存储容量 价格和存取

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论