基于FPGA的多波形发生器-开题报告_第1页
基于FPGA的多波形发生器-开题报告_第2页
基于FPGA的多波形发生器-开题报告_第3页
基于FPGA的多波形发生器-开题报告_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

毕业设计(论文)开题报告题目:基于FPGA的多波形发生器毕业设计(论文)开题报告1本课题的目的及研究意义课题目的:设计一个采用FPGA实现的多波形发生器研究意义:传统的波形发生器大多采用模拟电路的方式来实现,所产生的波形失真度大、频率不稳定,这样的波形远不能满足实验和科研的需要。而最近推出的采用直接数字频率合成技术(DDS)所产生的波形,其稳定度和波形失真度均远远优于模拟的波形发生器。随着FPGA现场可编程逻辑器件的推出,给数字电路的设计带来了更多的方便,使得DDS技术得以更快的推广。DDS技术是一种把一系列数字形式的信号通过DA转换器转换成模拟信号的合成技术,目前最为常用的DDS方式是利用高速存储器作查找表,通过DA转转换器读取已经用数字形式存入的波形列表,只要改变高速存储器内部的数据列表,就可以产生很多种波形,波形频率的精度和稳定度不受器件的影响,而是受晶体振荡器的影响,而晶体振荡器的频率稳定度相当高,可以达到6次方的数量级,因此采用FPGA来实现的波形发生器同样也可以达到很高的稳定度。2本课题的国内外的研究现状目前,国内生产的模拟波形发生器已逐渐的被数字波形发生器代替,许多厂家已停止推出模拟波形发生器,比如泰克公司、茂迪股份有限公司等。而国外的厂家也纷纷推出DDS信号发生器的专用芯片,如ADI公司的AD98系列、AD99系列的DDS信号发生器专用芯片,其输出频率最高可以达到1GHz,芯片内部还内置了时钟倍频器来提高转换时钟的频率,使得芯片更适合用于高频的场合。毕业设计(论文)开题报告3本课题的研究内容1、直接数字频率合成技术的研究2、高速DA转换器的使用和研究3、采用FPGA存储和控制波形列表内容的研究4、波形列表值的计算机辅助设计4本课题的实行方案、进度及预期效果实行方案:采用FPGA完成一个DDS信号发生器的设计,DDS信号发生器中的存储器列表值分为正弦列表、三角波列表、锯齿波列表和方波列表,通过外部按键控制来选择不同的列表值,外部采用高速的DA转换器来读取列表的值,用来产生各种不同的波形。在FPGA外部带有一个单片机,用来控制和显示波形的频率以及相位。预期进度:第一阶段完成电路的理论分析和电路模型构造等工作,时间为2周。第二阶段完成电路的原理设计和硬件制作工作,时间为2周。第三阶段进入软件的编写和电路的调试工作,时间为3周。第四阶段完成软件和电路的定型优化工作,时间为1周。第五阶段进行参数的测试和论文的撰写工作,时间为1周。预期效果:能产生正弦波、三角波、锯齿波和方波的信号发生器毕业设计(论文)开题报告5、已查阅参考文献:1卢毅.VHDL与数字电路设计M.北京:科学技术出版社,2001年.2褚振勇.FPGA设计及应用M.西安:西安电子科技大学出版社,2002年3谢自美.电子线路设计实验测试(第二版)M.武汉:华中科技大学出版社,2000年.4宋万杰.CPLD技术及应用M.西安:西安电子科技大学出版社,2000年.5辛春艳.VHDL硬件描述语言M.北京:国防工业出版社,2002年.指导教师意见指

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论