Active HDL 9.2教程.docx_第1页
Active HDL 9.2教程.docx_第2页
Active HDL 9.2教程.docx_第3页
Active HDL 9.2教程.docx_第4页
Active HDL 9.2教程.docx_第5页
已阅读5页,还剩29页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Active HDL 9.2教程目录一. 安装11.1 安装Active_HDL_9.2sp1_main_setup.exe11.2 安装升级(Active_HDL_9.2sp1_Update2_2013_05_15.exe)61.3 破解9二. Demo(adder_4_bit.vhd)122.1 adder_4_bit122.1.1 新建工作区122.1.2 新建xx.vhd文件(VHDL代码文件)142.1.3 编写代码202.1.4 编译代码212.1.5 仿真232.2 decoder_led28附录321. Aldec简介322. Active HDL简介323. Active HDL自带帮助33一. 安装1.1 安装Active_HDL_9.2sp1_main_setup.exe图1.1图1.2图1.3图1.4图1.5图1.6图1.7图1.8图1.9图1.10图1.111.2 安装升级(Active_HDL_9.2sp1_Update2_2013_05_15.exe)图1.12图1.13图1.14图1.15图1.161.3 破解图1.17图1.18图1.19图1.20图1.21图1.22二. Demo(adder_4_bit.vhd)2.1 adder_4_bit2.1.1 新建工作区File New Workspace图2.1图2.2图2.3图2.4图2.5图 新建xx.vhd文件(VHDL代码文件)File New VHDL Source图2.7图2.8单击newName框输入:clkArray框不输入(因为只有一位,不是向量变量)Port direction选项:选择 in结果如图2.9图2.9图2.10图2.11图2.12图2.13图2.14图2.15图2.16图 编写代码图 编译代码图2.19图 仿真图2.21图2.22图2.23图2.24图2.25图2.26图2.27图2.28图2.29图2.30图2.312.2 decoder_led附录1. Aldec简介Aldec公司是一家民营电子设计自动化公司。该公司成立于1984年,公司总部位于美国内华达州的亨德森,在欧洲(英国),日本,以色列,印度,中国,台湾,波兰和乌克兰也都设有办事处。能提供各种专利技术套件,如:RTL设计,RTL模拟器,硬件辅助验证,设计规则检查,IP核,DO-254的功能验证和军事/航空航天的解决方案,主营产品有Active-HDL, Riviera, SFM, HES,在电子设计行业处于领先地位。Aldec公司提供用于创建和验证数字设计的FPGA和ASIC技术的软件和硬件。作为Accellera和IEEE标准协会的成员,Aldec公司积极参与制定新标准,并更新现有的标准(如VHDL、SystemVerilog等)。Aldec的HDL仿真功能能添加到其他EDA工具(如Altium )中去,并且其开发套件也能用于其他FPGA设计软件(如lattice 的FPGA器件)。Aldec公司的官网网址:图1.12. Active HDL简介Active-HDL是围绕共同核心的HDL模拟器所构建的FPGA开发环境。支持基于文本和图形设计输入和调试工具,允许混合语言仿真(VHDL/ Verilog/ EDIF/ SystemC/ SystemVerilog),并提供统一的接口以及各种合成和实施工具。此外,还支持基于开源软件的验证、PSL或SystemVerilog断言语句。特别版本的软件只支持单一的FPGA供应商所提供的,例如: Active-HDL莱迪思版仅适于在MS Windows平台上使用。Active-HDL是集成VHDL,Verilog,EDIF,System C开发环境。它由设计工具,VHDl&Verilog编译器,单仿真内核,调试工具,图形仿真和资源、库等管理工具,可让用户运行仿真,综合,实现,以及第三方工具。Aldec公司所提供的高阶FPGA及ASIC设计和验证环境—Active-HDL,能够协助工程人员进行电信、军事,或者消费性电子等应用的硬体实现。Aldec公司所提供的高阶FPGA及ASIC设计和验证环境Active-HDL,能够协助工程人员进行电信、军事,或者消费性电子等应用的硬体实现。Active-HDL能够和业界标准相容,如IEEE、ISO、IEC及其它标准等,它为您的设计提供了极广的覆盖率及支援。Active-HDL能够和业界标准相容,如IEEE、ISO、IEC及其它标准等,它为您的设计提供了极广的覆盖率及支援。 其它强大的功能和工具,如程式码覆盖率分析(Code Coverage Analysis),图表编辑器,和状态图表编辑器,都能协助您以非平行的方式检视您的设计元素。其它强大的功能和工具,如程式码覆盖率分析(CodeCoverageAnalysis),图表编辑器,和状态图表编辑器,都能协助您以非平行的方式检视您的设计元素。Active-HDL具备除错工具,能支援Soft或Hard IP Core元件;其它的特色如图形化使用介面、程式语法、或混合模式开发都能加快您的设计速

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论