




已阅读5页,还剩6页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1第1章 概述一、填空题1电子计算机主要由 运算器 、 控制器 、 存储器 、 输入设备 和 输出设备 等五部分组成。2 运算器 和 控制器 集成在一块芯片上,被称作CPU。3总线按其功能可分 数据总线 、 地址总线 和 控制总线 三种不同类型的总线。4计算机系统与外部设备之间相互连接的总线称为 系统总线(或通信总线) ;用于连接微型机系统内各插件板的总线称为系统内总线(板级总线) ;CPU内部连接各寄存器及运算部件之间的总线称为 内部总线 。5迄今为止电子计算机所共同遵循的工作原理是 程序存储 和 程序控制 的工作原理。这种原理又称为 冯诺依曼型 原理。二、简答题 3微型计算机系统总线从功能上分为哪三类?它们各自的功能是什么?答:微型计算机系统总线从功能上分为地址总线、数据总线和控制总线三类。地址总线用于指出数据的来源或去向,单向;数据总线提供了模块间数据传输的路径,双向;控制总线用来传送各种控制信号或状态信息以便更好协调各功能部件的工作。 第2章 计算机中的数制与编码7写出下列字符的ASCII码。(1) 9(39H)ASCII码 (2) C (43H)ASCII码(3) $ (24H)ASCII码 (4) 空格 (20H)ASCII码(5) b (62H)ASCII码 (6) 回车 (0DH)ASCII码(7) 换行 (0AH)ASCII码 (8) 报警符 (07H)ASCII码二、选择题1下列无符号数中最小的数是(A)。A(01A5)H B(1,1011,0101)B C(2590)D D(3764)O2下列有符号数中最大的数是(D)。 A1002H B1001 0011 0010 1100B C2570O D9614D3在机器数(A)中,零的表示形式是唯一的。A补码 B原码 C补码和反码 D原码和反码48位二进制数补码的数值表示范围为(A)。A. 128127 B127127C. 一129128 D1281285若下列字符码(ASCII)中有奇偶校验位,但没有数据错误,采用偶校验的字符码是(D)。 A11001011 B11010110 C11000001 D11001001 6B9H可以看成(ABD )。A无符号数185 B带符号数71的补码 C十进制数99的组合BCD码 D带符号数57的原码第3章 微处理器及其结构一、填空题18086/8088 CPU执行指令中所需操作数地址由 EU 计算出 16 位偏移量部分送 BIU ,由 BIU 最后形成一个 20 位的内存单元物理地址。28086/8088 CPU在总线周期的T1 时刻,用A19/S6A16/S3 输出 20 位地址信息的最高 4 位,而在其他时钟周期,则输出 状态 信息。38086/8088 CPU复位后,从 0FFFF0H 单元开始读取指令字节,一般这个单元在 ROM 区中,在其中设置一条 跳转 指令,使CPU对系统进行初始化。48086系统的存储体系结构中,1MB存储体分 2 个库,每个库的容量都是512K字节,其中和数据总线D15D8相连的库全部由 奇地址 单元组成,称为高位字节库,并用作为此库的选通信号。58086/8088系统中,可以有 64K 个段起始地址,任意相邻的两个段起始地址相距 16 个存储单元。6用段基值及偏移量来指明内存单元地址的方式称为 逻辑地址 。7通常8086/8088 CPU中当EU执行一条占用很多时钟周期的指令时,或者在多处理器系统中在交换总线控制时会出现 空闲 状态。88086 CPU使用 16 根地址线访问I/O端口,最多可访问 64K 个字节端口,使用 20 根地址线访问存储单元,最多可访问 1M 个字节单元。9CPU取一条指令并执行该指令的时间称为 指令 周期,它通常包含若干个 总线 周期,而后者又包含有若干个 时钟 周期。二、单项选择题1某微机最大可寻址的内存空间为16MB,其CPU的地址总线至少应有(E)条。A26 B28 C20 D22 E2428086/8088 CPU的RESET引脚至少应维持(A)个时钟周期的正脉冲宽度才能有效复位。A4 B. 5 C2 D33当RESET信号进入高电平状态时,将使8086/8088 CPU的(D)寄存器初始化为0FFFFH。ASS BDS CES DCS48086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在(C)状态之间插入若干等待周期TW。AT1 和T2 BT2 和T3 CT3 和T4 D随机58086/8088 CPU中标志寄存器的主要作用是( D )。A检查当前指令的错误 B纠正当前指令执行的结果与错误C决定是否停机 D产生影响或控制某些后续指令所需的标志68086最小模式下的存储器读周期中地址锁存发生在总线周期的( A )时刻。AT1 BT2 CT3 DT47指令指针IP的作用是( A )。A保存将要执行的下一条指令的地址B保存CPU要访问的内存单元地址C保存运算器运算结果内容D保存正在执行的一条指令88086CPU有两种工作模式,最小模式的特点是( A )。ACPU提供全部控制信号 B由编程进行模式设定 C不需要8282收发器 D需要总线控制器8288三、简答题 28086/8088 CPU的地址总线有多少位?其寻址范围是多少?答:8086/8088 CPU的地址总线共20 位,最大可寻址1MB空间。 48086/8088 CPU 中有几个通用寄存器?有几个变址寄存器?有几个指针寄存器?通常哪几个寄存器亦可作为地址寄存器使用?答:8086/8088 CPU 中共有:8个16位的通用寄存器AX、BX、CX、DX 、BP、SP、SI、DI;2个变址寄存器SI、DI;2个指针寄存器BP、SP;其中BX、BP、SI、DI 亦可作地址寄存器。 第4章 8086/8088CPU指令系统一、判断题1MOV AX,BP的源操作数物理地址为16(DS)+(BP)。()2OUT DX,AL指令的输出是16位操作数。()3不能用立即数给段寄存器赋值。 ()4所有传送指令都不影响PSW寄存器的标志位。()5堆栈指令的操作数均为字。()6段内转移指令执行结果要改变IP,CS的值。()二、单项选择题1寄存器间接寻址方式中,操作数在(C)中。A. 通用寄存器 B. I/O端口 C. 存储单元 D. 段寄存器2(A)寻址方式的跨段前缀不可省略。A. DS:BP B. DS:SI C. DS:DI D. SS:BP3假设(SS)=2000H,(SP)=0012H,(AX)=1234H,执行PUSH AX后,(SP)=(C)。A. 0014H B. 0011H C. 0010H D. 000FH4用BP作基址变址寻址时,操作数所在的段是当前(C)。A. 数据段 B. 代码段 C. 堆栈段 D. 附加段5已知(IP)=1000H,CF=0,则执行指令JNC Short label后,下列各数中哪一个是可能的IP值?(B)(A)0FFFFH(B)0FFEH(C)10FEH(D)1100H6执行下列指令后,(AX)=(A)。MOVAX,1234HMOVCL,4ROLAX,CLDECAXMOVCX,4MULCXHLTA. 8D00H B. 9260H C. 8CA0H D. 0123H7设(AL)= - 68,(BL)= 86,执行SUB AL,BL 指令后,正确的结果是(C)。A. CF =1 B. SF =1 C. OF =1 D. ZF =18已知(SI)0004H,(DS)8000H,(80004H)=02H,(80005H)=C3H。指令LEAAX,SI执行后(AX)( C )。A. 0002H B. 0005H C. 0004H D. C302H9条件转移指令JNE的条件是( C )。A. CF0 B. CF1 C. ZF0 D. ZF110在8086中,(BX)0282H,且题中指令已在指令队列中,则执行INC BYTE PTR(BX)指令需要的总线周期为( C )。A. 0 B. 1 C.2 D. 3四、填空题1与指令MOV BX,OFFSET BUF功能相同的指令是 LEA BX,BUF。2假设(BX)= 0449H,(BP)= 0200H,(SI)= 0046H,(SS)= 2F00H,(2F246H)= 7230H则执行XCHG BX,BP+SI指令后,(BX)= 7230H 。3执行下列指令序列后,完成的功能是将(DX,AX)的值除以16。MOVCX,4NEXT:SHRDX,1RCRAX,1LOOPNEXT4已知(AL)0101 1101B,执行指令NEG AL后,再执行CBW后,(AX) 0FFA3H 。5在数据传送类指令中,只有 SAHF 和 POPF 两条指令会影响标志位的值,其中指令 POPF 是唯一可以改变TF标志的指令。五、综合题 8设若内存单元DATA在数据段中偏移量为24C0H处,24C0H24C3H单元中依次存放着55H、66H、77H、88H。下列几条指令执行后,寄存器AX、BX、CL、SI、DS的值分别是多少?MOVAX,DATALEASI,DATAMOVCL,SILDSBX,DATA答:执行结果为(AX)=6655H,(BX)=6655H,(CL)=55H,(SI)=24C0H,(DS)=8877H。 9若(AX)=26D3H,(CX)=7908H,CF=1,执行下列指令后,寄存器AX、CX的值分别是多少?CF=?OF=?SALCH,1RCRAX,CLROLAL,1答:执行结果为(AX)=0A64CH,(CX)=0F208H,CF=OF=0。第6章 存储器系统一、选择题1下列(B)不是半导体存储器芯片的性能指标。A. 存储容量 B. 存储结构 C. 集成度 D. 最大存储时间2高速缓存由(B)构成。A. SRAM B. DRAM C. EPROM D. 硬磁盘3由2K1bit的芯片组成容量为4K8bit的存储器需要(D)个存储芯片。A. 2 B. 8 C. 32 D. 164安排2764芯片内第一个单元的地址是1000H,则该芯片的最末单元的地址是(D)。A. 1FFFH B. 17FFH C. 27FFH D. 2FFFH5一片容量为8KB的存储芯片,若用其组成1MB内存,需( C )片。A. 120 B. 124 C. 128 D. 1326外存储器包括 ( A B E F )。A. 软磁盘 B. 磁带 C. SRAM D. BIOS E. 硬磁盘 F. 光盘7在多级存储体系结构中,Cache-主存结构主要用于解决( D )的问题。A. 主存容量不足 B. 主存与辅存速度不匹配 C. 辅存与CPU速度不匹配 D. 主存与CPU速度不匹配8动态RAM的特点之一是( BD )。A. 能永久保存存入的信息 B. 需要刷新电路 C. 不需要刷新电路 D. 存取速度高于静态RAM二、填空题1.在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是 Cache 存储器,它是由 DRAM 类型的芯片构成,而主存储器则是由 SRAM 类型的芯片构成。2将存储器与系统相连的译码片选方式有 线选法、部分地址译码法和 全地址译码 法。4微机系统中存储器通常被视为 Cache 、 主存 、辅存 三级结构。三、综合题1某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。答:存储区总的单元数为:63FFH3000H13400H,故总容量13KB。 计算方法:若直接用十六进制表示,则总容量(3*163+4*162)/1024; 若将地址表示成二进制,则总容量 213B212B210B;1 思考与练习题一、选择题1.计算机硬件中最核心的部件是( )。C A.运算器 B.主存储器 C.CPU D.输入/输出设备2.微机的性能主要取决于( )。A A.CPU B.主存储器 C.硬盘 D.显示器3.计算机中带符号数的表示通常采用( )。C A.原码 B.反码 C.补码 D.BCD码4.采用补码表示的8位二进制数真值范围是( )。C A.-127+127 B.-1 27+128 C.-128+127 D.-128+1285.大写字母“B”的ASCII码是( )。B A.41H B.42H C.61H D.62H6.某数在计算机中用压缩BCD码表示为10010011,其真值为( )。C A.10010011B B.93H C.93 D.1472 思考与练习题一、选择题1.在EU中起数据加工与处理作用的功能部件是( )。A A.ALU B.数据暂存器 C.数据寄存器 D.EU控制电路2.以下不属于BIU中的功能部件是( )。B A.地址加法器 B.地址寄存器 C.段寄存器 D.指令队列缓冲器3.堆栈操作中用于指示栈顶地址的寄存器是( )。B A.SS B.SP C.BP D.CS4.指令指针寄存器(IP)中存放的内容是( )。B A.指令 B.指令地址 C.操作数 D.操作数地址5.8086系统可访问的内存空间范围是( )。B A.0000HFFFFH B.00000HFFFFFH C.0216 D.02206.8086的I/O地址空间采用16位数寻址时,可访问的端门数容量为( )。C A.16KB B.32KB C.64KB D.1MB7.8086最大和最小工作方式的主要差别是( )。D A.数据总线的位数不同 B.地址总线的位数不同 C.I/O端口数的不同 D.单处理器与多处理器的不同二、填空题1.8086的内部结构由_EU_和_BIU_组成,前者功能是_执行指令_,后者功能是_总线操作_。P24 P262.8086取指令时,会选取_CS_作为段基值,再加上由_IP_提供的偏移地址形成20位物理地址。3.8086有两种外部中断请求线,它们分别是_INTR_和_NMI_。P324.8086的标志寄存器共有_9_个标志位,分为_6_个_状态_标志位和_3_个_控制_标志位。P285.8086为访问1MB内存空间,将存储器进行_分段_管理;其_物理_地址是唯一的;偏移地址是指_相对段基地址的偏移量_;逻辑地址常用于_程序中_。P29 P20 P34 P356.逻辑地址为1000H:0230H时,其物理地址是_10230H_,段地址是_1000H_,偏移量是_0230H_。7.时钟周期是指_CPU基本时间计量单位_,总线周期是指_一次总线操作时间_,总线操作是指_CPU经外部总线对存储器或I/O端口进行一次信息输入和输出的过程_。P378.8086工作在最大方式时CPU引脚MN/-MX应接_地_;最大和最小工作方式的应用场合分别是_多处理器和单处理器系统_。P38 P39三、判断题1.IP中存放的是正在执行的指令偏移地址。( )2.从内存单元偶地址开始存放的数据称为规则字。( )3.EU执行算术和逻辑运算后的结果特征可由控制标志位反映出来。( )4.指令执行中插入TI,和TW是为了解决CPU与外设之间的速度差异。( )5.总线操作中第1个时钟周期通常是取指周期。( )6.8086系统复位后重新启动时从内存地址FFFF0H处开始执行。( )四、简答题1.8086微处理器中的指令队列起什么作用(EU从指令队列取指令的缓冲作用),其长度是多少字节(6个字节)2.什么是逻辑地址(无符号32位二进制数),它由哪两部分组成(段地址和偏移地址)? 8086的物理地址是如何形成的(物理地址=段地址*10H+偏移地址)3.8086微机系统中存储器为什么要分段(8086系统内的地址寄存器均是16位,只能寻址64KB;将1MB存储器分成逻辑段,每段不超过64KB空间,以便CPU操作。),各逻辑段之间的关系如何(可重叠、交叉、紧密连接和分离)4.I/O端口有哪两种编址方式(统一编址和独立编址),8086的最大I/O寻址空间是多少(64KB)3 思考与练习题一、选择题1.寄存器间接寻址方式中,要寻找的操作数位于( )中。B A.通用寄存器 B.内存单元 C.段寄存器 D.堆栈2.下列指令中正确的是( )。C A.MOV AL,BX B.MOV CS,AX C.MOV AL,CL D.MOV BX,SI3.下列指令中错误的是( )。C A.MOV AX,1234H B.INC BX C.SRL AX,2 D.PUSH DX4.设(SP)=1010H,执行POP AX后,SP中的内容为( )。B A.1011H B.1012H C.1OOEH D.100FH5.给定(AL)=80H,(CL)=02H,指令SHR AL,CL执行后的结果是( )。B A.(AL)=40H B.(AL)=20H C.(AL)=C0H D.(AL)=E0H6.将AX清零并使CF位清零,下面指令错误的是( )。A A.SUB AX,BX B.XOR AX,AX C.MOV AX,0(不影响FR) D.AND AX,0OOOH二、填空题1.计算机指令通常由_操作码字段_和_操作数字段_两部分组成;指令对数据操作时.按照数据的存放位置可分为_立即数、寄存器操作数、存储器操作数_。 3.指令MOV AX,ES:BX+O1OOH中,源操作数位于_物理地址为ES*10H+BX+0100H的存储单元_;读取的是_附加数据ES_段的存储单元内容。4.堆栈是一个特殊的_存储器区域_,其操作是以_2字节单元_为单位按照_先进后出_原则来处理;采用_SP_指向栈顶地址,入栈时地址变化为_SP=(SP)-2_。P575.I/O端口的寻址有_直接端口寻址和间接端口寻址_两种方式;采用8位数端口地址(直接端口寻址)时,可访问的端口地址为_0255_;采用16位数端口地址(间接端口寻址)时,可访问的端口地址为_065535_。P57 P58三、分析计算题2.分析如下指令的正误,对错误指令说明出错误原因并加以收正: (1)MOV 1200,23H (2)MOV 1020H,CX (3)MOV 1000H,2000H (4)MOV IP,O00H (5)PUSH AL (6)OUT CX,AL (7)IN AL,80H (8)MOV CL,3300H (1)MOV 1200,23H ;未指明数据类型 MOV BYTE PTR1200,23H (2)MOV 1020H,CX ;立即数不能作为目标操作数 MOV 1020H,CX (3)MOV 1000H,2000H ;两操作数不能均是内存单元 MOV BYTE PTR 1000H,2000H (4)MOV IP,000H ;IP不能在MOV指令中出现 JMP 000H (5)PUSH AL ;操作数必须是16位 PUSH AX (6)OUT CX,AL ;CX不能作为端口地址的间接访问寄存器 OUT DX,AL (7)IN AL,80H ;直接端口地址写法错误 IN AL,80H (8)MOV CL,3300H ;两操作数的数据类型不一致 MOV CX,3300H 4.已知(AX)=75A4H,CF=1,分别写出如下指令执行后的结果: (1)ADD AX,08FFH (2)INC AX (3)SUB AX,4455H (4)AND AX,OFFFH (5)OR AX,0101H (6)SAR AX,1 (7)ROR AX,1 (8)ADC AX,5 (1)ADD AX,08FFH ;(AX)= 7EA3H CF=0 (2)INC AX ;(AX)= 75A5H CF=1 (3)SUB AX,4455H ;(AX)= 314FH CF=0 (4)AND AX,0FFFH ;(AX)= 05A4H CF=0 (5)OR AX,0101H ;(AX)= 75A5H CF=0 (6)SAR AX,1 ;(AX)= 3AD2H CF=0 (7)ROR AX,1 ;(AX)= 3AD2H CF=0 (8)ADC AX,5 ;(AX)= 75AAH CF=06.试分析如下程序段执行完后,BX的内容:817FH MOV BX,1030H ;(BX)=1030H MOV CL,3 ;(CL)=3 SHL BX,CL ;(BX)=8180H DEC BX ;(BX)=817FH5 思考与练习题一、选择题1.微机中地址总线的作用是( )。C A.选择存储单元 B.选择信息传输的设备 C.指定存储单元和I/O接口电路地址 D.确定操作对象2.微机中使用总线结构便于增减外设,同时可以( )。C A.减少信息传输量 B.提高信息传输量 C.减少信息传输线条数 D.增加信息传输线条数3.可将微处理器、内存储器及I/O接口连接起来的总线是( )。C A.芯片总线 B.外设总线 C.系统总线 D.局部总线4.CPU与计算机的高速外设进行信息传输采用的总线是( )。D A.芯片总线 B.系统总线 C.局部总线 D.外部设备总线5.要求传送64位数据信息,应选用的总线是( )。C A.ISA B.I2C C.PCI D.AGP6.以下不属于USB主要特点的是( )。D A.可以热插拔 B.数据传输快速 C.携带方便 D.可并行处理二、填空题1.总线是微机系统中_多个部件之间公用的_一组连线,是系统中各个部件_信息交换的_公共通道,由它构成_芯片、插件或系统之间的_标准信息通路。P1162.微机总线一般分为_内部总线、系统总线和外部总线_三类。用于插件板一级互连的是_系统总线_;用于设备一级互连的是_外部总线_。P1161173.总线宽度是指_可同时传送的二进制数据的位数_;数据传输率是指_在单位时间内总线上可传送的数据总量_。P1204.AGP总线是一种_高速图形接口局部总线标准_;主要用于_高速视频或高品质画面的显示_场合。P1325.USB总线是一种_支持即插即用的新型串行_接口;其主要特点是_使用
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年初级形态的聚碳酸酯行业研究报告及未来行业发展趋势预测
- 2025年慈善捐助行业研究报告及未来行业发展趋势预测
- 2025年钙性聚丙烯行业研究报告及未来行业发展趋势预测
- 2025年殡仪服务员行业研究报告及未来行业发展趋势预测
- 2025年TFT-LCD设备行业研究报告及未来行业发展趋势预测
- 2025年CMP研磨材料行业研究报告及未来行业发展趋势预测
- 2025年半导体制造用胶膜行业研究报告及未来行业发展趋势预测
- 2025年蜂蜜面膜行业研究报告及未来行业发展趋势预测
- 2025年光伏建筑一体化在光伏电站与建筑一体化项目中的成本效益分析报告
- 工业互联网平台网络隔离技术在2025年技术创新与产业生态发展策略研究报告
- 音乐培训学校可行性方案
- 基层综合治理法律培训课件
- 学校食堂落实食品安全主体责任
- 山体滑坡安全隐患评估报告
- 文献检索与科技论文写作入门-第2章
- 规范贷款中介合作协议书范本
- 宠物行为分析与心理健康研究
- 大学交际英语口语-unit-1-getting-to-know-you
- 26字母教学PPT模板
- 2015-2021七年高中数学联赛真题分类汇编 概率统计(学生版+解析版)(共2讲)
- 大象版四年级科学上册 (我们需要呼吸)课件
评论
0/150
提交评论