




已阅读5页,还剩9页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1 一 单项选择题 1 8086 8088 是 A 个人计算机B 小型计算机C 微机系统D 微处理器 微处理器 2 十六进制 30H 表示 ASCII 码字符 0 那么十六进制 39H 表示 ASCII 码字符 A E B d C 9 D 3 下列 4 个无符号数十进制整数中 能用 8 个二进制位表示的是 A 258B 134C 313D 296 4 计算机中常用的 BCD 码是 A 二进制数B 十六进制数C 二进制编码的十进制数 二进制编码的十进制数D 以上都不对 5 微处理器 8086 从功能上把内部结构分为两大部分 即 A CPU ALUB ALU BIUC EU BIUD CPU BIU 6 1MB 是 A 1000 1000 b B 1024 1024 bC 1000 1000 B D 1024 1024 B 7 由 CS 和 IP 的内容表示的是 A 可执行代码的长度B 当前正在执行的指令的段地址和偏移地址 C 下一条待执行的指令的段地址和偏移地址 下一条待执行的指令的段地址和偏移地址D 代码段的首地址 8 8086 的 IP 中存放的是 A 当前正在执行的指令 B 下一条要执行的指令 C 下一条要执行的指令的偏移地址 下一条要执行的指令的偏移地址 D 指令中的操作数 9 如果 CS 1800H IP 8000H 则微处理器要执行的下条指令的物理地址为 A 09800HB 26000HC 20000HD 98000H 10 8086 CPU 具有 根地址线 数据线 A 16 16B 16 8C 20 16D 20 8 11 8086 8088 的状态标志有 个 控制标志有 个 A 3 6B 6 3C 7 2D 2 7 12 CPU 中运算器的主要功能是 A 算术运算B 逻辑运算C 函数运算和浮点运算D 算术运算和逻辑运算 算术运算和逻辑运算 13 当 CPU 时钟频率为 5MHz 时 则其一个基本总线周期是 A 0 8 usB 500 ns C 200 nsD 200 us 14 在 8086 中 一个基本的总线周期由 4 个时钟周期 T 状态 组成 在 T1 状态 CPU 往总线上发 信息 A 状态B 数据C 地址 地址D 其他 15 8086CPU 访问一次存储器或 I O 接口所花的时间 称为一个 A 时钟周期B 总线周期 总线周期C 指令周期D 基本指令执行时间 16 8088 的分时复用的数据 地址的宽度为 A 16B 20C 8D 4 17 8086 能访问的存储器空间的大小是 字节字节 A 64KB 1MC 128KD 16M 18 8088CPU 复位后 程序重新开始执行的逻辑地址是 A FFFFH FFF0HB FFFFH 0000H C 0000H FFFFHD 0000H 0000H 19 8086 CPU 中 引脚信号是决定最大或最小工作模式的控制信号 A B C D IOM MXMN RDT 7 SBHE 20 8086 8088 由最小方式改为最大方式 应改接的引脚是 A B C D TESTLOCK7 SBHEMXMN 21 8086 工作在最大方式下 总线控制器使用芯片 2 A 8284B 8286C 8288D 8282 22 为 8086 提供地址锁存 需要 A 2 片 8282B 3 片片 8282C 2 片 8286D 3 片 8286 23 8086 工作在最小方式下进行写内存操作 引脚 是 IOM RDT A 00B 01C 10D 11 24 8088 工作在最小方式下 引脚 是 表示读读 I O 端口端口操作IOM RDT DEN A 101B 110C 100D 111 25 受 CLI 和 STI 指令控制的中断是 A NMI B INTRC INT n D 单步中断 26 在 8086 8088 微机系统中 可访问的 I O 端口地址范围为 A 000H FFFHB 000H 3FFHC 00000H FFFFFHD 0000H FFFFH 27 一个数据的有效地址是 2140H DS 1016H 则该数据所在内存单元的物理地址为 A 122A0HB 12300HC 03156HD 31600H 28 CPU 对 INTR 中断的响应过程是执行 总线周期 INTA A 1 个B 2 个个C 3 个D 4 个 29 8086 在响应中断请求时 A 输出一个负脉冲 将中断类型码从 AD0 AD7 读入INTA B 输出两个负脉冲 在第一个负脉冲时读入中断类型码INTA C 输出一个负脉冲 再进行一次 IO 读周期 读取中断类型码INTA D 输出两个负脉冲 在第二个负脉冲时读入中断类型码输出两个负脉冲 在第二个负脉冲时读入中断类型码INTA 30 8086 用于区分奇地址和偶地址的引脚是 A A0B ALE A0C A0D BHEIOM IOM BHE 32 8086 系统中若访问奇存储体的一个字节单元 则此时和 A0 是 状态BHE A 10B 01C 00D 11 33 8086 8088 可用来间接寻址的寄存器有 个 A 2B 4C 6D 8 34 现行数据段位于存储器 B0000H 到 B0FFFH 字节单元 则段寄存器 DS 的内容及该段长度 字节数 分别为 A B000H 1000H B 0000H 0FFFHC B000H 0FFFH D B000H 00FFH 35 取某条指令 其物理地址 A SS 10H SP B CS 10H IP C DS 10H 偏移地址 D ES 10H 偏移地址 36 以下寄存器中 与堆栈段无关的寄存器是 A SP B BP C BX D SS 37 指令 MOV AX BX SI 中源操作数的寻址方式是 A 寄存器间接寻址 B 变址寻址C 相对寻址 D 基址变址寻址 基址变址寻址 38 指令 MOV AX ES BX DI 中源操作数的物理地址是 A 16d DS BX DI B 16d SS BX DI C 16d CS BX DI D 16d ES BX DI 39 已知 AX 的内容为 5555H 执行 XOR AX AX 指令后 AX 的内容为 A 5555H B 0055H C 5500HD 0000H 40 将累加器 AX 的内容求反 正确的操作是 A NEG AXB XOR AX 0FFFFH C TEST AX AXD CMP AX AX 41 下列哪条指令不能将 AX 的内容清零 3 A AND AX 0B XOR AX AX C SUB AX AXD CMP AX AX 42 假定 SS 2000H SP 0100H AX 2107H 执行指令 PUSH AX 之后 存放数据 21H 的物理地址是 A 20102H B 20101H C 200FEHD 200FFH 43 条件转移指令 JNZ 的测试条件是 A CF 1B CF 0C ZF 1D ZF 0 44 假设 VAR 为变量 指令 MOV BX OFFSET VAR 源操作数的寻址方式是 A 直接寻址B 间接寻址C 立即数寻址 立即数寻址D 存储器寻址 45 EPROM 存储器对信息保存能力下列说法正确的是 A 只要存储器不受损坏 可永远保存信息 B 只要电源不掉电 可永远保存信息 C 配有刷新电路 可维持运行中的信息 D 不要受到紫外线的照射 可长期保存信息 不要受到紫外线的照射 可长期保存信息 46 EEPROM 存储器属于 A 只读存储器 只读存储器 B 随机存储器C 动态随机存储器 D 静态随机存储器 47 用 4K 8 的存储芯片 构成 64K 8 的存储器 需使用多少片 A 128 片B 16 片片C 8 片D 32 片 48 DRAM2116 16K 1 外部引脚有 A 7 条地址线 条地址线 2 条数据线条数据线B 7 条地址线 1 条数据线 C 14 条地址线 2 条数据线D 14 条地址线 1 条数据线 49 某 RAM 芯片其存储容量为 512K 8 位 该芯片的地址线和数据线数目为 A 8 512 B 512 8C 18 8D 19 8 50 用 6116 2K 8 芯片组成一个 64KB 的存储器 可用来产生地址片选信号的地址线是 A A0 A10B A0 A15C A11 A15D A10 A15 51 6116 2K 8 芯片的片内地址线片内地址线和数据线分别是 A A0 A15 和 D0 D7B A0 A10 和和 D0 D7 C A0 A11 和 D0 D7D A0 A11 和 D0 D15 52 DRAM 的主要缺点是 A 存储容量小B 存取速度低C 功耗大D 外围电路复杂 外围电路复杂 53 有一 SRAM 芯片 地址引脚有 10 根 数据引脚有 4 根 该芯片容量是 A 1K 4B 2K 8C 512 4D 1K 8 54 在数据传送过程中 不需要 CPU 介入的传送方式是 A 无条件传送B 查询方式传送C DMA 方式方式D 中断方式传送 55 在 DMA 传送过程中 实现总线控制的部件是 A CPUB 外部设备C DMACD 存储器 56 I O 接口 设备 与 CPU 交换信息 其状态信息是通过 总线传送给 CPU 的 A 地址总线B 控制总线C 数据总线 数据总线D 三者均可 57 在 8086 中断系统中 优先级最高的硬件中断是 A 可屏蔽中断 B 除法出错中断C 非屏蔽中断 非屏蔽中断D 单步中断 58 以下关于内部中断的叙述 哪一个是正确的 A 中断源来自 INTR 引脚的硬信号 B 执行 执行 INT n 软中断指令后 可以产生一次内部中断软中断指令后 可以产生一次内部中断 C 内部中断服务程序入口地址不需要存放在中断向量表中 D CLI 指令可以关闭内部中断 59 8086 8088 是向量中断 其中断服务程序的入口地址由 提供 A 外部中断源B CPU 的中断逻辑电路 4 C 从中断控制器中读回中断类型码左移 2 位D 中断类型码乘 中断类型码乘 4 所指向的向量地址表中读出所指向的向量地址表中读出 60 8086 CPU 的中断向量表地址范围是 A 00000H 003FFH B 20000H 203FFH C 00000H 000FFH D 00000H 007FFH 61 8086 CPU 的中断向量表占 字节 A 256 B 512C 1024 D 2048 62 中断向量地址是 A 子程序入口地址 B 中断服务程序入口地址所在单元的地址 中断服务程序入口地址所在单元的地址 C 中断服务程序入口地址 D 中断服务程序的返回地址 二 填空题 1 十进制数无符号数 254 用 8 位二进制表示为 11111110 2 若 X 1 Y 127 字长 n 16 则 X 补 H Y 补 H X Y 补 H X Y 补 H 0FFFFH 0FF81H 0FF80H 007EH 3 一个总线周期至少包括 个时钟周期 8086 通过数据总线对规则字进行一次访问所需 个总线周期 对非规则 字进行一次访问则需 个总线周期 4 1 2 4 8086 存储器中 对存放的字 若其低位字节在奇数地址 高位字节在其后相邻的偶数地址 高位字节在其后相邻的偶数地址 则这样存放的字称为 若其低位字节在偶数地址 高位字节在其后相邻的奇数地址 高位字节在其后相邻的奇数地址 则这样存放的字称为 非规则字 规则字 5 根据所传送信息的内容与作用不同 可将系统总线分为 地址总线和 数据总线 控制总线 6 在 8086 微机系统中 逻辑地址是指在程序和指令中表示的一种地址 它包括两部分 和 段地址 段内偏 移 7 8086 CPU 有 条数据总线 条地址总线 能寻址的内存物理空间为 而 8088 CPU 则有 条外部数据 总线 16 20 1MB 8 8 在 8086 最小工作方式中 若对存储器进行读操作 则 CPU 输出控制信号 IOM RDWR 1 0 1 9 主频为 5MHz 的 8086 CPU 一个基本总线周期是 0 8us 10 8086CPU 从内部功能上可分为 和 两个独立的功能部件 BIU EU 11 8286 是 位的数据总线收发器芯片 在 8086 最小方式的典型配置中需 片 8286 8 2 12 8086 8088CPU 中接受不可屏蔽中断是由 引脚得到的 接受可屏蔽中断是由 引脚得到的 NMI INTR 13 当 ALE 1 时 8086 8088CPU 的地址 数据总线 AD0 AD15 上传送的是 信息 当 ALE 0 时 8086 8088CPU 的 地址 数据总线 AD0 AD15 上传送的是 信息 地址 数据 14 假设 DS 0B000H BX 008AH 0B08AH 05AEH 0B08CH 4000H 当执行 LES DI BX 后 DI ES 05AEH 4000H 15 使用 1 条指令将寄存器 BX 高四位取反 指令为 XOR BX 0F000H 16 使用 1 条指令将寄存器 BX 低四位置 1 指令为 OR BX 000FH 17 使用 1 条指令将寄存器 BX 低四位清 0 指令为 AND BX 0FFF0H 18 执行 XOR AX AX 后 AX 寄存器的值为 0 19 已知 AL 9AH BL D6H 执行指令 ADD AL BL 后 AL BL ZF OF 70H D6H 0 1 20 在 8086 微处理器中 指令分配给寄存器 SP 的默认段寄存器是 SS 21 设堆栈指针 SS 2000H SP 1000H 在执行 PUSH AX 指令后 SS SP 2000H 0FFEH 22 某 8086 微处理器系统中设计了一个容量为 32KB 的 SRAM 存储器 约定该存储器的起始地址为 40000H 则该存储器的 末地址为 47FFFH 23 EPROM2732 有 4K 个地址单元 当从 F0000H 开始分配地址时 它的最后一个单元地址为 F0FFFH 24 在某 8086 系统中 设 DS 1000H CS 2000H 数据段和代码段的长度都为 64KB 则数据段的起始地址为 代 5 码段的结束地址为 10000H 2FFFFH 25 静态 RAM 的基本存储电路 是由 6 个 MOS 管组成的 来存储信息的 动态 RAM 芯片是以 MOS 管栅极 是否充有电荷来存储信息的 触发器 电容 26 若对 6116 芯片进行读操作 则该芯片的 0 1 0 CEWEOE 27 8086 8088CPU 可访问两个独立的地址空间 一个为 I O 地址空间 其大小为 字节 另一个为 其大小 为 字节 64K 存储器地址空间 1M 28 串操作 LODS 指令 是用来将源串由 寄存器所指向的元素复制到 AX 或者 AL 中 并修改其内容指向下一元素 源串的寻址采用 段寄存器 SI DS 29 指令 LOOPE LOOPZ 的功能是先将 CX 减 1 若 且 发生循环 而指令 LOOPNE LOOPNZ 则是 CX 减 1 后若 且 时循环 ZF 1 CX 0 ZF 0 CX 0 30 随机中断源可分为外部设备 和 三种 实时时钟 故障源 31 8086 中断系统中 优先权最低的内部中断是 优先权最高的外部中断是 单步中断 NMI 中断 32 INT 21H 中断 其中断服务子程序的入口地址在中断向量表中的物理地址范围为 00084H 00087H 33 静态 RAM 不需要刷新电路 需要刷新电路 动态 RAM 34 外设与 CPU 交换数据的方式为 其中 速度最快 程序传送 中 断传送 DMA 传送 DMA 传送 35 存储器由 三部分组成 存储体 地址选择电路 读写电路与控制电路 36 8086 CPU 利用 和 两个引脚的组合可以实现对存储器高 低位库的选择 A0 BHE 37 若 8086CPU 向物理地址为 00052H 单元写入一个字节 则写入过程中 A0 1 0 BHE 38 当用字长较短 容量较小的存储器芯片组织一定字长的 存储容量较大的存储器时需要进行两种形式的扩充 和 位数扩充 地址扩充 39 在 8086 8088 指令系统中 用来开中断的指令为 用来关中断的指令为 STI CLI 40 是过程定义结束伪指令 其前面需要加 配套使用 是段定义结束伪指令 其前面需要加 配套使 用 ENDP 过程名 ENDS 段名称 三 判断题 1 8086 8088 分时复用总线 AD15 AD0 传送地址时是单向的三态输出 P48 2 8086 8088 分时复用总线 AD15 AD0 传送数据时是双向的三态输入 输出 3 8086 8088 微处理器要求复位 RESET 脉冲宽度有效维持时间至少是 6T P50 4 8086 的内存空间和 I O 空间是单独编址的 都是 1MB 5 8086 8088 微处理器 CLK 引脚输入时钟信号是由 8286 提供的 6 8086 8088 标志寄存器共有 16 位 每一位都有含义 7 8086 8088 逻辑段不允许段的重叠和交叉 8 立即寻址方式不能用于目的操作数字段 9 不能给段寄存器进行立即数方式赋值 10 SP 的内容可以不指向堆栈的栈顶 11 CF 位可以用来表示有符号数的溢出 12 执行 SBB AX AX 指令后 AX 的内容一定为零 13 条件转移指令只能使用于段内直接短转移 14 判断下列指令是否正确 1 SHL AX 3 2 PUSH BL 3 POP CS 4 DIV 10 6 5 MUL AX BX 6 MOV AX SI DI 7 LEA DI BX SI 8 MOV DI OFFSET BX DI 9 MOV WORD PTR 1000H 1000H 10 OUT CX AL 15 EEPROM 芯片写入的内容 可以通过紫外线擦除 16 掩膜 ROM 只读存储器的内容是不可以改写的 17 SRAM 与 DRAM 相比 前者的外围电路更复杂 18 单管动态存储电路的读出操作是破坏性读出 19 FLASH Memory 闪存 不属于只读存储器 20 内部中断的优先权总是高于外部中断 21 8086 在响应中断时 将 CS IP 和标志寄存器的内容顺序入栈 22 当 8086 处在单步工作方式时 必须为 1 的标志位是 OF 23 所有中断服务子程序的最后一条可执行语句必须是 RET 指令 24 中断响应后保护断点的目的是为了能从中断服务子程序返回被中断的地方 四 程序分析题 1 阅读下列程序段 设初值 AX 0119H 指出每条指令执行以后有关寄存器的内容 MOV CH AH CH 01H ADD AL AH AL 1AH DAA AL 20H XCHG AL CH AL 01H CH 20H ADC AL 34H AL 35H DAA AL 35H MOV AH AL AH 35H MOV AL CH AL 20H HLT 2 阅读下列程序段 指出每条指令执行以后有关寄存器的内容 MOV AX 0ABCH AX 0ABCH DEC AX AX 0ABBH AND AX 00FFH AX 00BBH MOV CL 4 CL 4 SAL AL 1 AL 76H MOV CL AL CL 76H ADD CL 78H CL EEH PUSH AX AX 0076H POP BX BX 0076H 3 CLC MOV CX 0FFFFH ADD CX 1 执行上面程序段后 CX ZF CF 0 1 1 4 MOV AL 64H MOV BL 1 CMP AL BL 7 ADD AL AL 执行本程序后 AL BL CF C8H FFH 0 5 MOV AL 25H MOV DATA 57H AND AL DATA ADD AL AL DAA 执行本程序后 AL ZF CF 10H 0 1 6 假设从地址 0600H 开始的存储区 存储着 31H 32H 33H 34H 现有如下程序段 MOV SI 0600H 1 MOV DI 0700H MOV DX 0002H CYCLE MOV AL SI 2 AND AL 0FH INC SI ADD AL SI MOV DI AL 3 INC SI INC DI DEC DX JNZ CYCLE HLT 则 1 请写出程序段中 1 2 3 划线所示的指令中源操作数的寻址方式 2 程序段执行后 问 SI DI 和 AL 寄存器的内容分别是多少 存储器单元 0700H 1 立即数寻址 立即数寻址 2 变址寻址 变址寻址 3 寄存器寻址 寄存器寻址 SI 0604H DI 0702H AL 37H 0700H 33H 7 设有 100 个字节数据 无符号数 存放在数据段中 EA 2000H 的存储区内 以下程序应能从该数据区中找出最大的一个 数并存入同一数据段 EA 2100H 的单元中 请完成该程序 在划线处填处填入适当的语句 MAX MOV BX 2000H MOV AL BX 取第一个数 MOV CX 置循环次数99 LOOP1 INC BX 调整指针 CMP AL BX 比较两个数大小 若大于等于 跳到 CON1JAE CON1 MOV AL BX 若小于 将大数送入 AL 中 CON1 DEC CX JNZ 循环 继续下一个数的比较LOOP1 MOV AL 2100H 8 若 CPU 中各寄存器及 RAM 参数如图所示 试求独立执行每小题对应的指令后 寄存器与内存单元的内容 每小题指令 执行前 寄存器的状态都处于如图所示的状态 8 3000H CPU寄存器内存 FFFFH 2050H0004H 50A0H0000H 17C6H 8094H 1403H 1 0FFFH 0000H 000AH 0008H CS20506H DS SS ES IP DI SI CX BX SP DX AX BP CF 20507H 2050CH 06H 00H 87H 15H 37H C5H 2FH 1 MOV DX BX 2 DX 0006H BX 0004H 2 PUSH DX SP FFFEH 3 MOV CX BX CX 0004H BX 0004H 4 TEST AX 0001H AX 8094H 5 MOV AL SI AL 87H 6 ADC AL DI AL CCH DAA AL 32H 7 INC SI SI 0009H 8 XOR AH BL AH 84H 9 JMP DX IP 17C6H 9 请在图中正确填写执行下列伪指令后数据区的内容 DATA1 DB 01H 02H DATA2 DW 01H 02H DATA3 DB 1 2 DATA4 DB3 DUP 2 1 10 现有 DS 2000H BX 0100H SI 0002H 20102H 12H 20103H 34H 21200H 2AH 21201H 4CH 填入下 列指令执行后 AX 寄存器的内容 并指出在每条指令中源操作数的寻址方式 1 MOV AX 1200H AX 寻址方式 1200H 立即寻址 2 MOV AX 1200H AX 寻址方式 4C2A H 直接寻址 3 MOV AX BX 1100H AX 寻址方式 4C2A H 基址寻址 4 MOV AX BX SI AX 寻址方式 3412 H 基址变址寻址 11 指出下列指令源操作数的寻址方式 1 MOV BX 1000H 立即寻址 2 MOV AX 20H BX DI 基址变址寻址 3 MOV BX 1000H 直接寻址 DATA101H 02H DATA201H 00H 02H 00H DATA331H 32H DATA402H 01H 02H 01H 02H 01H 9 4 ADD SI AX 寄存器寻址 13 下列语句在存储器中分别为变量分配多少字节空间 VAR1DB 10 2 VAR2DW 5 DUP 0 VAR3DB HOW ARE YOU VAR4 DD 1 1 0 VAR1 分配的字节空间为 字节 VAR2 分配的空间为 字节 VAR3 分配的空间为 字节 VAR4 分配的空间为 字节 1 12 13 12 14 请在图中正确填写执行这些伪指令后数据区的内容 STRING1 DB ABCD STRING2 DW ABCD 五 计算题 1 将下列十进制数分别用压缩 BCD 码和非压缩 BCD 码表示 1 86 1000 0110 00001000 00000110 2 23 64 0010 0011 0110 0100 00000010 00000011 00000110 00000100 3 809 7 1000 0000 1001 0111 00001000 00000000 00001001 00000111 2 写出下列逻辑地址的段地址 偏移地址和物理地址 1 2314H 0032H 段地址 段地址 2314H 偏移地址 偏移地址 0032H 物理地址 物理地址 23172H 2 10ADH DDF6H 段地址 段地址 10ADH 偏移地址 偏移地址 DDF6H 物理地址 物理地址 1E8C6H 3 已知 DS 3000H ES 2000H SS 4000H BX 1000H BP 2000H SI 0001H DI 0002 请计算下列指令 中源操作数的段地址 有效地址及物理地址 1 MOV CX BX 段地址 段地址 3000H 偏移地址 偏移地址 1000H 物理地址 物理地址 31000H 2 MOV CX BP DI 段地址 段地址 4000H 偏移地址 偏移地址 2002H 物理地址 物理地址 42002H 3 MOV CX SS 1000H 段地址 段地址 4000H 偏移地址 偏移地址 1000H 物理地址 物理地址 41000H 4 MOV CX ES BX SI 段地址 段地址 2000H 偏移地址 偏移地址 1001H 物理地址 物理地址 21001H 4 设有一个具有 16 位地址和 8 位字长的存储器 试问 1 存储器能存储多少字节的信息 2 如果存储器由 2K x 4 位的 RAM 芯片组成 共计需要多少片 3 需要用哪几位 高位地址作片选译码产生芯片选择信号 1 64K 2 64 片 片 3 A15 A11 5 给定一个堆栈区 地址为 1240H 0000H 1240H 0200H SP 0062H 问 1 当前栈顶地址是多少 2 栈底地址是多少 3 堆栈段寄存器 SS 1 12462H 2 12600H 3 SS 1240H 6 在 8086 系统中 若当前 SS 3500H SP 0800H 1 说明堆栈段段首在存储器中的物理地址 PA 2 问入栈 5 个字后 SP 的内容是什么 3 若再出栈 3 个字 SP 的 内容又是什么值 1 35000H 2 07F6H 3 07FCH 7 已知 AX 701FH BX 13F1H CL 02H 指出独立执行下列指令后目标操作数的内容和状态标志位的状态 若 某状态位在指令执行后没发生改变或无效 用 代替 SF ZF AF PF CF OF STRING141H 42H 43H 44H STRING242H 41H 44H 43H 10 1 ADD AX BXAX 8410H 1 0 1 0 0 1 2 SUB AH BHAH 5DH 0 0 1 0 0 0 3 SHL AX CLAX C07CH 1 0 0 1 提示 P85 5 SAR AX CLAX 1C07H 0 0 0 1 提示 P85 8 右下图所示为 8086 8088 中断向量表部分示意图 此时若执行 INT 4 指令 则程序转向何处执行 分别用逻辑地址和物理 地址回答 写出计算过程 INT 4 中断指令的中断向量为中断指令的中断向量为 4 4 4 16 故从 故从 00010H 单元连续取出四个字节 前两个字节为单元连续取出四个字节 前两个字节为 IP 的值 的值 237BH 后两个字节为后两个字节为 CS 的值 的值 1500H 物理地址物理地址 PA CS 10H IP 15000H 237BH 1737BH 故程序转向故程序转向 1500 237BH 或或 1737BH 处执行处执行 9 有四片存储器芯片与 CPU 的连接如下图所示 参考教材 P181 1 图示中 RAM 芯片的容量为多少 2K 8 2 图示中 ROM 芯片的容量为多少 4K 8 3 各芯片的地址范围为多少 写出推理过程 A15A14A13A12A11A10 A0译码器输出选中芯片地址范围 000全 0 到全 1 0 Y 001全 0 到全 1 1 Y ROM0000H 0FFFH 010全 0 到全 1 2 YRAM11000H 17FFH 00 011全 0 到全 1 3 YRAM21800H 1FFFH A15 IO M A12 A14 A13 A11 A10 A0 A10 A0A10 A0A10 A0A10 A0 A1 1 CECECECE OEOEOEOE D7 D0 RD D7 D0D7 D0D7 D0D7 D0 ROMRAM1RAM2RAM3 G1 G2A G2B C B A Y4 Y2 Y1 Y0 累加负数个数 JMP NEXT ZHENGSHU 累加正数个数 JMP NEXT LING 累加零的个数 NEXT 调整指针 LOOP CON1 循环 5 编程一个完整的程序完整的程序计算 A B C 70 A 计算结果的商和余数分别存放在变量 D 和 E 中 其中 A B C D E 12 均为有符号数 字节变量 参考习题 4 12 提示 1 若 A B 均为字节 相乘之后的结果为字 此时再和字节变量 C 相加 需要考虑到将 C 从字节扩展到字 符号位扩 展到高 8 位 可使用指令 CBW 2 有符号数的乘除用 IMUL 和 IDIV MOV AL A AL A MOV BL B BL B IMUL BL A B MOV BX AX 暂存到 BX MOV AL C CBW AX C ADD AX BX A B C 6 设计一个程序段程序段 将 AX 和 BX 中的 8 位 BCD 数加 CX 和 DX 中的 8 位 BCD 数 AX 和 CX 是最高有效寄存器 加法 以后的结果必须存入数据段 3000H 开始的四个单元中 参考习题 3 69 如 AX BX 的内容是 12345656H 对应的十进制就是 12345656 CX DX 的内容是 78549910H 对应的十进制就是 78549910 则 加法的结果是 90895566 3000H 单元的内容为 66h 3001H 单元的内容为 55h 3002H 单元的内容为 89h 3003H 单元的内容为 90h 提示 此题是多字节加法题 但每次加法结束后需要采用 DAA 调整 加法的十进制调整指令 DAA 只能调整 AL 中 的内容 所以 每次的 ADD 或 ADC 加法 只能采用 8 位加法 7 用串操作指令设计实现如下功能的程序段程序段 先将 100 个数从 6180H 处移到 2000H 处 再从中检索出等于 AL 中字符的 单元 并将此单元值换成空格符 设 AL 中的字符是 且 100 个数中可能有多个 参考习题 3 79 七 简答题 1 简述 8086cpu 如何应用地址锁存信号 ale 将地址 A15 A0 与数据线 D15 D0 分开的工作原理 2 8086CPU 有哪几种主要的寻址方式 3 试说明位 字节以及字长的概念 4 比较主程序调用中断服务程序和主程序调用子程序的主要异同点 5 什么是 8086CPU 的最大 最小工作方式 两者的区别是什么 8086Cpu 的最大工作方式 8086 微处理器的另一种工作方式 在该方式下 系统的总线控制信号由专用的总线控制器 8288 提供 构成一个都处理机活协处理机系统 此时 MN MX 接地 最小工作方式 8086 微处理器的一种工作方式 在该方式下 由 8086 提供系统所需要的全部控制信号 用以构 成一个单处理器系统 此时 MN MX 线接 Vcc 高水平 区别 8086CPU 工作于最小模式时 用于构成小型的单处理机系统 而工作于最大模式时用于构成多处理机和协处理机系 统 这两种模式的主要区别是最大模式系统的控制总线增加了一片专用的总线控制器芯片 8288 6 8086 CPU 使用的存储器为什么要分段 怎样分段 7 动态 RAM 为何要刷新 动态 RAM 为什么需要经常刷新 微机系统如何进行动态 RAM 的刷新 解答 动态 RAM 是利用电容存储电荷的原理来保存信息的 由于电容会泄漏放电 所以 为保持电容中的电荷不丢失 必须对动态 RAM 不断进行刷新 DRAM 的刷新常采用两种方法 一是利用专门的 DRAM 控制器实现刷新控制 如 Intel 8203 控制器 二是在每个 DRAM 芯片 上集成刷新控制电路 使存储器件自身完成刷新 如 Intel 2186 2187 8 8086 CPU 中设置的指令指针寄存器 IP 中存放的内容是什么 13 9 简述 8086CPU 的 ALE 引脚 READY 引脚及 BHE 引脚的作用 ALE 地址锁存允许 输出 高电平有效 是微处理器提供给地址锁存器 8282 8283 的控制信号 Ready 存储器或 I O 口就绪 输入 高电平有效 是由所访问的存储器或 I O 设备所发出的响应信号 有效时表示设备准 备就绪 可进行一次数据传输 BHE 为 0 时 总线高字节允许传送 为 1 时 总线高字节禁止传送 10 已知一个 SRAM 芯片的容量为 8K 8 该芯片有一个片选信号引脚和一个读 写控制引脚 问该芯片至少有多少个引脚 地址线多少条 数据线多少条 还有什么信号线 根据存储芯片地址线数量计算公式 k log2 1024 8 log2 213 13 即总计有 13 根地址线 另有 8 根数据线 2 根 电源线 所以该芯片至少有 25 13 8 1 1 2 根引脚 11 什么是微机硬件的系统结构 微机中有哪几种基本的总线结构 目前各种高档微机主要采用哪种总线结构 答 微机硬件系统结构是指按照总体布局的设计要求 将各部件构成某个系统的连接方式 总线结构组织的不同 单总线 双总线 双重总线 高档微机采用双重总线 12 8086CPU 内部按功能可分为哪两大部分 它们各自的主要功能是什么 8086CPU 内部按功能分为两步分 总线接口单元 BIU 和执行单元 EU BIU
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 四会教学比武课件下载
- 高中教学课件插画素材库
- 2025至2030中国糯米食品深加工市场运营格局及投资方向研究报告
- 培训幼儿老师课件
- 客诉个人工作总结
- 美团骑手工作总结
- 外企人事部年终总结报告
- 文娱部长述职报告及环保培训课件
- 2025年智能可穿戴设备生物传感技术在地震灾区环境监测中的创新应用报告
- 离婚协议书:安置房分割及子女抚养及财产分配细则
- 2025年厨余垃圾无害化处理合同
- 人身保险整本书课件电子教案全套课件教学教程
- 2024-2025年中国中小银行行业深度分析及投资规划研究建议报告
- 2024至2030年网络安全预警系统项目投资价值分析报告
- 2025年成人高考政治(专升本)考试题库
- 《LOGO标志设计》课件
- 设计经理招聘笔试题与参考答案(某大型央企)2024年
- 土方出土合同模板
- 水库周边绿化养护方案
- 井下皮带运输机事故专项应急预案
- 北师大版六年级数学上册《百分数的认识》教学设计
评论
0/150
提交评论