晶振阻抗匹配.doc_第1页
晶振阻抗匹配.doc_第2页
晶振阻抗匹配.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

size=133%n匹配测试是为了确保晶体规格和电路相吻合所进行的。主要有如下内容: 1、频率准确度 2、负性阻抗 3、激励功率 4、起振时间 。 size=133%n这些测试内容根据实际需要的不同,会有一些增加或删减。在设计阶段进行这些测试是最佳的size=111%n频率准确度的匹配可以采取两种方式: 1.保持晶体规格不变,改变晶振电路外接电容的容值; 2.保持晶振电路外接电容不变,改变晶体规格。 可以通过以上两种方法使晶振电路的频率准确度达到合格要求,一般取FL5ppm。 size=111%n有些集成电路会在规格书中给出外接电容的推荐容值,这种情况下通常将外接电容的容值定为所推荐的容值,然后再确定晶体的规格,即选择第2种匹配方式。 size=111%n匹配过程中要注意如果负载电容太大,晶体有可能不起振(负阻太小),若负载电容过小,可能会因整个回路相位偏移不够而出现不起振或振在泛音频率上的现象,所以要选择一个比较合适的电容值。 size=111%n把频率信号作为一发射源,用探头靠近但不接触晶体,用频谱仪分析其频率参数,该方法可以避免探头杂散参数的影响。n测量振荡电路负性阻抗的方法是:将一可调电阻与晶体串联接入电路,调节可调电阻至0ohm,使电路稳定振荡,再慢慢增大可调电阻,至电路停止振荡,记下此时可调电阻的阻值为Vr,则负性阻抗RRsVr(Rs为晶体串联谐振阻抗),要求R (510) Rs。负阻的大小将直接导致振荡器的稳定工作与否。 n如果负性阻抗不能满足要求,就要将电路外接电容变小,再次测试,直到负性阻抗满足要求为止。将电路外接电容变小的同时也要改变晶体规格,以保证频率准确度的匹配特性。 n起振时间在某些功能的电路中同样重要,比如通讯,起振时间过长会导致电路无法工作或工作不稳定。 n大的负载电容会产生较长的激活稳定时间,所以可以通过

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论