单片机的扩展设计.ppt_第1页
单片机的扩展设计.ppt_第2页
单片机的扩展设计.ppt_第3页
单片机的扩展设计.ppt_第4页
单片机的扩展设计.ppt_第5页
已阅读5页,还剩83页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第八章单片机的扩展设计,HOME,8.1外部程序存储器扩展,8.2外部数据存储器扩展,8.3I/O接口扩展设计及应用,8.4A/D、D/A的接口设计,8.5键盘与显示接口设计,8.1外部程序存储器扩展,NEXT,HOME,在使用MCS-51系列单片机时,当单片机无片内ROM或应用程序大于片内程序存储器时,必须通过外接ROM来构成、扩充系统的程序存储区。当使用外部存储器来扩展系统时,必须占用单片机的P0、P2口作为外部电路的数据、地址总线。此时,P0、P2口就不能作为通用的I/O端口。在系统扩展时,外部电路与单片机连接的依据是单片机访问外部存储器的时序,所以正确的理解时序是硬件电路设计的关键。在访问外部程序存储器时,由单片机的ALE/PRO引脚将低8位地址锁存到地址总线上,/PSEN引脚自动输出外部程序存储器的选通信号,并读取相应的指令。,BACK,NEXT,HOME,8.1.1常用外部程序存储器,扩展的外部程序存储器需要具有存储数据非易失的特性,所以需要采用EPROM或E2PROM。,1、可擦除程序存储器EPROM,用户可以多次编程。编程加写脉冲后,某些存储单元的PN结表面形成浮动栅,阻挡通路,实现信息写入。用紫外线照射可驱散浮动栅,原有信息全部擦除,便可再次改写。,2、电可改写程序存储器E2PROM,既可全片擦除也可字节擦除,可在线擦除信息,又能失电保存信息,同时具备RAM、ROM的优点。但写入时间较长。,BACK,NEXT,HOME,MCS-51与32KROM的连接,BACK,NEXT,HOME,外部ROM的状态与地址线A15的关系表,BACK,NEXT,HOME,下图是E2PROM2816的管脚示意图,与MCS-51单片机的连接同27256。,BACK,NEXT,HOME,8.1.2访问外部程序存储器的时序,BACK,NEXT,HOME,P0、P2口作地址和数据总线。其中P0口作为地址和数据复用总线,前半部(A段)作地址总线,后半部(B段)作为数据总线。外部程序存储器ROM的操作步骤如下:1,单片机必须为其提供完整的地址信息;2,ROM芯片的/CE端=0,选中该芯片;3,在满足上述条件的基础上,当ROM的/OE=0时(B时间段),存储器输出数据的三态门打开,并将与输入地址相对应的存储单元中的指令(数据)向外输出,单片机通过P0口将指令送至CPU内部。74LS373锁存器:将A时间段P0口输出的低位地址进行保存,使ROM在B时间段仍然可以得到完整的地址信号。,片外存储器访问时序说明(以27256位例),8.1.3外部程序存储器的容量扩展,当一片ROM芯片的容量不够,需要使用2片以上的芯片进行容量扩展时,可以通过译码电路实现。,BACK,NEXT,HOME,采用LS138译码器实现ROM扩展示意表,BACK,NEXT,HOME,【小结】:1,单片机的P0、P2口作为地址数据总线;2,P0口为数据、地址复用总线,所以必须加入八位锁存器74LS373来锁存P0口的低八位地址。3,外接ROM是靠Psen信号来打开数据三态门,使ROM中的指令通过P0口送入单片机内部。4,存储器的容量M与其地址线条数n的关系:M=2n5,当使用两片ROM扩展时,可以使用一个反向器实现容量的扩展,通过ROM芯片的/CE端实现。6,当使用2片以上的ROM芯片扩展时,就要使用译码器实现存储容量的扩展,译码器的输入与高位地址相连接,输出端分别与各ROM芯片的/CE连接(如前图所示)。7,当外接ROM的高八位地址线与P2口高八位线没有完全用足时,要注意外存储的地址重叠问题。,BACK,NEXT,HOME,8.2外部数据存储器的扩展,存储器中的信息可读可写,但失电后会丢失信息。双极型:由TTL电路组成基本存储单元,存取速度快。MOS型:由CMOS电路组成基本存储单元,集成度高、功耗低。SRAM:静态RAM。存储单元使用双稳态触发器。DRAM动态RAM:使用电容作存储元件,需要刷新电路。集成度高,反应快,功耗低,但需要刷新电路。,8.2.1常用外部数据存储器,1、分类,BACK,NEXT,HOME,2、结构,外部数据存储器(RAM)的内部结构如下图所示,其引脚与ROM大致相同,增加了R/W(OE/WE)读写允许线,用于打开数据通道,决定数据的传送方向和传送时刻。,BACK,NEXT,HOME,BACK,NEXT,HOME,BACK,NEXT,HOME,MCS-51与32KRAM的连接示意图,8.2.2访问外部数据存储器的时序,与程序存储器扩展原理相同,数据存储器的扩展也是使用P0、P2口作为地址、数据总线。1,当使用MOVXRi指令时,系统使用P0口输出低8位地址信号,高8位地址信号由P2口输出;2,当使用MOVXDPTR指令时,P0口输出DPTR提供的低八位地址信号,P2口自动输出DPTR提供的高八位地址信号。3,不论哪种情况,P0口都是地址/数据复用总线,因此仍要使用74LS373来锁存P0口的地位地址信号。与ROM扩展不同:使用访问外部RAM指令MOVX时,在时序中将产生/RD或/WR信号,因此将此信号与外RAM的读(/RD)、写(/WR)控制端相连接就实现系统对外RAM的读写控制。,BACK,NEXT,HOME,设外部RAM2000H单元中有一个数x,且DPTR中已存有该数地址2000H.则CPU执行外部ROM中的指令:MOVXA,DPTR;将外RAM的X送A,BACK,NEXT,HOME,8.2.3多片外部数据存储器的扩展,需要使用多片RAM进行容量扩展时,同样可以通过译码电路实现。,BACK,NEXT,HOME,8.3I/O接口扩展设计及应用,如果系统使用了外部存储器时,P0、P2口和P3口都被外存储器占用,留给用户的只有P1口。因此I/O端口的扩展是使用MCS-51作为嵌入式控制器进行硬件设计中经常遇到的问题:,8.3.1可编程并行I/O接口芯片8255A,1,8255A的内部结构和引脚功能,8255A是Intel公司生产的标准外围接口芯片,它采用NMOS工艺制造,用单一+5V供电,有40根引脚;具有A、B、C三个端口共24条I/O线,可以通过编程的方法来设定端口的各种功能;由于8255A的功能强,又能方便地与各种微机系统连接,同时不需要附加外部电路,因而得到了广泛的应用。,BACK,NEXT,HOME,BACK,NEXT,HOME,8255的内部结构图,(一):内部结构:由四部分组成。1,A口,B口和C口:A口:8位数据输出缓冲/锁存,输入缓冲/锁存的I/O端口。B,C口:8位数据输出缓冲/锁存,输入缓冲的I/O端口。2,A组控制器,B组控制器接收CPU发送的控制字并确定8255的工作模式,其中A组控制器控制A口和C口的高4位;B组控制器控制B口和C口的低4位。3,数据缓冲器:双向8位,用于传送CPU与8255之间的数据和控制字。4,读写控制器:接收CPU送来的读(/RD),写(/WR)和片选(/CS)等信号,用于对8255的读写控制。,BACK,NEXT,HOME,(二)引脚功能:40脚DIP封装。1,数据总线D7D0,与内部数据缓冲器连接,用来传送CPU与8255之间的数据字、控制字。2,控制总线:RESET:复位线,高电平有效;/CS:片选信号,低电平有效;/RD,/WR读写命令线:低电平有效;A0,A1:地址输入线,用于选中A口,B口,C口和控制寄存器。3,并行I/O总线(24条):PA7PA0:双向I/O总线,可由控制字设定为输入、输出或输入输出双向方式;PB7PB0:双向I/O总线,可由控制字设定为输入或输出方式;PC7PC0:双向I/O总线,可以设定为传送I/O数据(模式0)或控制/状态信息(模式1,2);4,电源线:Vcc和GND.,BACK,NEXT,HOME,8255控制信号功能、地址表(设/CS=C0H),BACK,NEXT,HOME,2,8255A的工作方式及设置,BACK,NEXT,HOME,8255A有三种工作模式:模式0,模式1,和模式2。用户可以通过“8255A工作方式选择控制字”来设定所需的工作模式。(1)模式0:基本的输入/输出方式(2)模式1:选通输入、选通输出方式:A口、B口作为输入或输出,C口做联络线(3)模式2:A口的双向选通(输入/输出)方式,(一)工作方式的设置8255有两个控制字:“方式控制字”和“C口置复位控制字”。两者以控制字的D7=1或D7=0来区别。,“工作方式选择控制字”:用于确定三个端口的输入或输出等;D7:控制字标志位。1表明为“方式控制字”,0表明为C口置复位控制字;D6,D5:A组方式选择位。00:模式0,01:模式1,1X:模式2。D4:A口输入/输出控制位。=0时A口用于输出;=1时A口用于输入。D3:C口高4位输入/输出控制位。=0时C口高4位用于输出;=1用于输入。,BACK,NEXT,HOME,D2:B组方式选择位。D2=0时,B组设定为模式0;=1时,设定为模式1。D1:B口输入/输出控制。D1=0时,B口用于输出;=1时,B口用于输入。D0:C口低4位输入/输出控制。=0时用于输出;=1时,用于输入。,“C口单一置位复位控制字”:使C口各位在模式1,2时单独置位或复位,以实现某些控制功能。如:设置或清除A口、B口的中断允许位等。D7:控制字标志位。=0表明为“C口单一支复位控制字”。D6D4:不用。D3D1:C口选择位。三位二进制数(000111),确定C口中8个位(D7D0)中的某一位。D0:置复位控制位。D0=0时,复位;D0=1时,置位。,BACK,NEXT,HOME,(二)模式0:基本的输入/输出方式在模式0时,CPU可以对8255A无条件的进行I/O数据传送,数据可以在8255A对应的锁存器中锁存。同样,外设的I/O数据同样可以送到各端口得到锁存或缓冲。也可以将某些位设定为外设的状态输入位,CPU通过查询状态与外设进行异步I/O数据传送。【注意】:当端口的输入/输出特性设定后,数据流是单向的;作为输入端口时,只有A口的数据能够锁存;C口虽分为上、下四位,但操作时必须作为一个整体。,BACK,NEXT,HOME,【例】:设8255A的基本地址为0FFF8H,试编程将A口和C口的高4位设定为模式0的输出方式,B口和C口的低4位设定为模式0的输入方式。【解】:MOVDPTR,#0FFFBH;控制寄存器地址送DPTRMOVA,#10000011B;方式控制字83H送AMOVDPTR,A;控制字83H送控制寄存器,(三)模式1:选通输入、选通输出方式A口、B口均可独立的设置为这种工作模式;在这种模式下,A口、B口通常用于传送与它们相连外设的I/O数据。而此时,C口作为A口、B口与外设之间的联络握手信号,可以实现CPU与外设之间以“中断”的方式进行异步I/O数据传送;在这种模式下,A口和B口的数据都能被锁存。,模式1下C口各位定义如下:,BACK,NEXT,HOME,BACK,NEXT,HOME,INTR:8255A发出的中断请求信号,经反相后送单片机。IBF:8255A发出“输入缓冲器满”信号。/OBF:输出缓冲器满信号/STB:外设发出的“选通信号”,用于8255A的数据锁存用。/ACK:外设发出通知8255A的“已接收到数据”的应答信号。,【例】:8255的模式1:选通输入方式(口),BACK,NEXT,HOME,1,当外设输入数据到PA口时,自动的向/STBa发出一个低电平选通信号;2,8255A收到/STBa上的负脉冲后作两件事:一是将数据存入A口输入缓冲/锁存器中;二是输入“缓冲器满”的IBFa高电平信号,通知外设已收到数据。3,8255A检测到/STBa变为高电时,将INTRa变高向CPU申请中断。4,CPU响应中断后,从A口读取数据,并在读走数据后8255A撤掉INTRa信号,并使IBFa变低通知外设送下一个字节的数据。,(四)模式2:A口的双向(输入/输出)方式只有A口具有模式2方式。此时,PA口为双向I/O总线。1,当PA作输入口时,由/STBa和IBFa信号控制,过程同模式1的输入操作。2,当PA作输出口时,由/OBFa和/ACKa控制,工作过程同模式1的输出操作。模式2非常适应像终端一类的外设,如键盘、显示器等设备。,BACK,NEXT,HOME,3,8255A的应用举例,设计要求:A口设为输入口,输入数据存入DATA0中;B口和C口设为输出口,分别从DATA1和DATA2取数据输出。,BACK,NEXT,HOME,BACK,NEXT,HOME,程序清单:ORG0100HSTART:MOVA,#90H;方式0,A输入,B、C输出MOVDPTR,#0FF73H;8255A控制口地址送指针MOVXDPTR,A;控制字送8255A控制寄存器MOVDPTR,#0FF70H;A口地址送指针MOVXA,DPTR;从A口输入数据到AMOVDATA0,A;输入数据存入DATA1单元MOVDPTR,#0FF71H;B口地址送指针MOVA,DATA1;从内存DATA1单元中取数MOVXDPTR,A;数据从B口输出MOVDPTR,#0FF72H;C口地址送指针MOVA,DATA2;从内存DATA2单元中取数MOVXDPTR,A;数据从C口输出,8.3.2可编程RAM及并行I/O接口芯片8155H,8155H是Intel公司生产的可编程多功能接口芯片,它采用NMOS工艺制造,用单一+5V供电,有40根引脚;内部具有两个可编程的8位并行I/O口、一个6位并行I/O口、一个14位定时器以及256字节的RAM存储器;由于8155H的功能强,可以直接与MCS-51系列单片机连接,同时不需要附加外部电路,因而单片机应用系统中最常用的一种接口芯片。,1,8155H的逻辑结构及引脚,BACK,NEXT,HOME,BACK,NEXT,HOME,BACK,NEXT,HOME,BACK,NEXT,HOME,BACK,NEXT,HOME,2,8155H中RAM和I/O端口的编址,8155共有256个字节RAM,可以安排在64k字节外RAM空间的任一区域中,具体由CE、IO/M与MCS-51单片机的高位地址线的连接方法确定。单片机访问时应使CE0,IO/M0;片内单元由AD0AD7确定。,8155的I/O部分有7个可编程程序寄存器,如图所示。单片机要访问这些寄存器必须使CE0、IO/M1。其命令寄存器(只写)、状态寄存器(只读),合用一个地址,所以8155安排了6个端口,由AD2AD0三位编码确定,,BACK,NEXT,HOME,3,8155H的编程设置及工作方式,对8155H的设置是通过写入控制命令寄存器的命令字来实现的。命令寄存器只能写入,不能读出,其具体格式及定义如下:,BACK,NEXT,HOME,命令字和状态字,BACK,NEXT,HOME,关于定时器控制位(TM1,TM2)的补充说明:当TM1,TM2=11时,装入计数长度和方式后立即开始计数,若计数器正在计数,则待计数器溢出后以新装入的计数长度和方式进行计数。,在8155H中,其状态寄存器是与命令寄存器共用一个地址,只能读出,不能写入,读出的数据为表示8155H当前状态的状态字,BACK,NEXT,HOME,8155H的工作方式,(1)存储器方式,此方式下8155H相当于一个256字节的外部RAM,此时要求I/M=0,CE=0,单片机通过AD0AD7对其寻址并进行读写操作。,BACK,NEXT,HOME,(2)I/O方式,BACK,NEXT,HOME,基本I/O方式:,当命令字中的PC1、PC2设置为00或01时,选择的工作方式为方式1或方式2,即基本I/O方式,这时不用联络信号,C口可以做为输入(方式1)或输出(方式2)。,选通I/O方式:,当命令字中的PC1、PC2设置为10或11时,选择的工作方式为方式3或方式4,即选通I/O方式:方式3:规定A口为选通I/O口,B口为基本I/O口,C口高3位为数据输出线,C口的低3位作为A口的联络线PC0AINTRPC1ABFPC2ASTB方式4:规定A口、B口均为选通I/O、C口的低3位作为A口的联络线(与方式3相同),C口的高3位作为B口的联络线。PC3BINTRPC4BBFPC5BSTB,BACK,NEXT,HOME,C口在两种I/O工作方式下的定义,(3)计数器/定时器方式,8155H中有一个14位减1计数器,可对从Tin端输入的脉冲进行减法计数,计数终值为0。设置了两个8位寄存器,其中14位用于存放计数值,最高两位规定定时器的输出方式。对定时器的编程:首先将计数常数及定时器输出方式写入定时器寄存器中,对定时器的启停控制则是通过命令寄存器实现的。,BACK,NEXT,HOME,BACK,NEXT,HOME,8155H的定时器/计数器与MCS-51单片机内部的定时器/计数器在功能上是相同的,都有计数和定时两种功能,本质都是计数,溢出后发出信号并可触发中断。在两个寄存器中,低14位组成计数器,高两位决定TMROUT的输出方式,如下表所示。,8155H中的计数/定时器与MCS-51单片机内部计数/定时器的比较,BACK,NEXT,HOME,8155H的计数/定时器为减法计数,而MCS-51单片机内部计数/定时器为加法计数,因此二者确定计数初值的方法是不同的。MCS-51单片机内部的计数/定时器有多种工作方式,而8155H的计数/定时器只有一种固定的工作方式,即14位计数。MCS-51单片机内部的计数/定时器有两种计数脉冲,当定时工作时由芯片内部提供固定频率的计数脉冲;当计数工作时由芯片外部引入计数脉冲。而8155H的计数/定时器不论定时还是计数,必须由外部提供计数脉冲到TMRIN引脚。MCS-51单片机内部的计数/定时器,在计数溢出时自动置位TCON中的TF位,以供用户查询或触发中断;而8155H的计数/定时器在计数溢出时却是通过TMROUT引脚向外部发出一个脉冲信号。,【注意】:8155H的计数/定时器在计数过程中,寄存器中的数值并不直接表示外部输入的脉冲数。,4,8155H与MCS-51系列单片机的连接,BACK,NEXT,HOME,【注意】:若要使用8155H的计数/定时器时,需在其输入(TMRIN)和输出(TMROUT)引脚接入适当连接信号。,8.3.3使用普通TTL芯片扩展并行I/O接口,BACK,NEXT,HOME,当需要扩展的I/O口要求不高,且地址线被占用不多时,可采用普通的TTl芯片进行扩展,通常用74LS244(8位三态缓冲器及总线驱动器)扩展输入口,用74LS373(8D锁存器)扩展输出口,如图所示。,在使用TTL芯片扩展接口时,还应注意两点:(1)I/O地址的安排,如果扩展的接口不多,则可用线选寻址,在如下图中P2.0来选择一个输入口和一个输出口。线选法未能使地址空间得到充分利用,对于RAM和I/O口容量较大的系统,可用74LS138作为地址译码器,译码出的信号作为片选信号。(2)总线负载能力的扩大:P0口作地址/数据总线时,其负载能力为8个LSTTL电路,P2口作为地址总线时,其负载能力为4个LSTTL电路,如果超过必须增加总线驱动器,如:74LS244(单向)、74LS245(双向)等。,BACK,NEXT,HOME,8.4A/D、D/A的接口设计,在单片机应用系统中,经常要用到模拟量/数字量(A/D)、数字量/模拟量(D/A)转换器,因此本节介绍A/D、D/A转换器的工作原理及与单片机的接口方法。,8.4.1D/A转换器的原理及应用,1,D/A转换器的转换原理,BACK,NEXT,HOME,D/A转换器就是将数字量转换成模拟量输出,其工作过程如下图所示:,T型电阻网络构成的D/A转换器:T型网络如下图所示:Iout=I3+I2+I1+I0,分析0,1,2,3各点对地的电阻(=R)分析各点电压和I3,I2,I1,I0电流:因为I3=I总1/2所以I3=VR/(2R)=U2=VR/2所以I2=VR/(22R)=U1=U2/2=VR/4所以I1=VR/(42R)=U0=U1/2=VR/8所以I0=VR/(82R)=,BACK,NEXT,HOME,BACK,NEXT,HOME,2,DAC0832芯片介绍,DAC0832内部结构示意图,BACK,NEXT,HOME,BACK,NEXT,HOME,8位输入数据寄存器:存放CPU送来得数据,由M1控制;8位DAC寄存器:存放待转换的数据,由M3控制;带有开关的8位T型电阻网络:输出与数字量对应的模拟电流。,DAC0832芯片引脚介绍:,数字量输入线DI7DI0:第1级缓冲控制线:ILE:允许数字量输入线,高电平有效。/CS:片选线,低电平有效。/WR1:写命令控制线,低电平有效。ILE=1,/CS,/WR1=0时,M1为1,数据进入输入寄存器。反之,条件不满足时,M1=0,锁存器锁存数据。第2级缓冲控制线(控制DAC转换时间):/WR2:写命令控制线,低电平有效。/XFER:输入传送控制线,低电平有效。/WR2=0,/XFER=0时,M3为1,数据进入DAC寄存器,通过T型电阻网络实现DAC转换。反之,条件不满足时,M3=0,锁存器锁存数据。DAC寄存器不接收前面输入寄存器的数据。,BACK,NEXT,HOME,输出线:Rfb:与外接运算放大器的输出端相连。Iout1、Iout2:模拟电流输出线,分别与运算放大器的反相端、同相端连接。电源线:VCC:电源输入线,+5V+15V之间。VREF:参考电压输入线,-10V+10V范围内,由基准电源提供。DGND:数字电源地。AGND:模拟电源地。,MCS-51单片机与DAC0832芯片的连接:,实际电路中常将DAC0832内部两个缓冲器中的一个接成直通方式,如将后级的DAC寄存器直通(/XFER,/WR2=0),用单片机的/WR与DAC0832的/WR1连接。这样,一旦数据进入输入寄存器DAC就开始进行转换。使用:MOVR0,#0FEH;来选定DAC0832的片选/CSMOVXR0,A;指令产生/WR信号使数据进入0832进行转换(A中为待转换的数字N)。,BACK,NEXT,HOME,BACK,NEXT,HOME,【例】:使用DAC0832作波形发生器,分别输出锯齿波、三角波和方波。,1,锯齿波发生器程序:ORG1000HSTART:MOVR0,#0FEHMOVXR0,AINCASJMPSTARTEND【说明】:单极性输出Vout,BACK,NEXT,HOME,2,三角波发生器程序:ORG1000HSTART:CLRAMOVR0,#0FEHDOWN:MOVXR0,AINCAJNZDOWNUP:MOVXR0,ADECAJNZUPSJMPDOWNEND【说明】:单极性输出Vout,BACK,NEXT,HOME,3,方波发生器程序:ORG1000HSTART:MOVR0,#0FEHLOOP:MOVA,#00HMOVXR0,AACALLDELAYMOVA,#0FFHMOVXR0,AACALLDELAYSJMPLOOPDELAY:END【说明】:单极性输出Vout,8.4.2A/D转换器的原理及应用,A/D转换器用于实现模拟量向数字量的转换。按转换原理可分为四种:计数式、双积分式、逐次比较式及并行式,目前最常用的是双积分式和逐次比较式。,1,A/D转换器的转换原理,逐次比较式A/D转换器原理,BACK,NEXT,HOME,BACK,NEXT,HOME,工作过程如下:1,N位寄存器首先形成10000000;经DAC转换后送比较器与VX相比较;2,若VXVS时,比较器通知N位寄存器保留最高位“1”。若VXVS时,比较器通过控制器将最高位“1”清除(因为VX小于量程的一半127)。3,N位寄存器对次高位置1,再重复上面的过程,确定该位是“1”或“0”。4,经过8次比较确定了N位计数器从D7D0的8位数据。整个过程由输入一个“启动”信号开始,到“状态”端输出一个标志信号结束。,双积分式A/D转换器原理,BACK,NEXT,HOME,工作过程如下:1,首先对输入电压VX进行固定时间(T0)积分;2,对经过反向后的基准电压VR进行积分,直至比较器输出翻转。3,在对基准电压进行积分时,内部计数器开始对标准时钟进行计数。4,电压比较器输出翻转后停止计数,这时计数器中的数据即为A/D转换的数据。,特点及常用型号:,逐次比较式A/D转换器的优点是速度快,转换精度较高;但抗干扰能力差且价格较高,其转换时间大约在几微秒到几百微秒之间。常用的型号有ADC08系列和AD574系列等。双积分式A/D转换器的优点是转换精度高,抗干扰能力强,价格便宜;缺点是转换速度慢,大约每秒几十次左右,因此常用于速度要求不高的场合。常用的型号有ICL71系列等。,BACK,NEXT,HOME,【注】:本课程以讲授逐次比较式A/D转换器为主。,2,逐次比较式8位A/D转换器ADC0809,ADC0809是典型的8位8通道逐次比较式A/D转换器,采用CMOS工艺制造。,ADC0809的内部逻辑结构,ADC0809的内部逻辑结构图,BACK,NEXT,HOME,BACK,NEXT,HOME,ADC0809的引脚,IN0IN7:八路模拟电压输入端;ALE:地址锁存控制信号;AC:地址输入线,A为低位;START:启动脉冲输入端,其中上升沿清SAR,下降沿启动ADC工作;EOC:转换结束标志。此线输出高电平时表明转换完成。D7D0:数字量输出线。OE:输出三态控制线。输入高电平时,引脚D7D0上输出转换后的8位数字量。CLOCK:时钟输入端。为ADC提供640KH的逐次比较脉冲时序。Vref(+)、Vref(-):参考电压输入,为电阻网络提供电压。Vref(+)、Vref(-)可以与Vcc和GND连接。Vcc、GND:电源和地。,BACK,NEXT,HOME,MCS-51单片机与ADC0809的连接,使用MOVXRi,A指令启动ADC,A中为通道代码,Ri=F0H(/WR)使用MOVXA,Ri指令来读ADC的数据,Ri=F0H,(/RD)使用中断方式为ADC0809服务。,【例】:试编程对IN0-IN7上的模拟电压采集并送到内部RAM30H开始的单元,设ADC地址为0F0H。,ORG0A00H;主程序START:MOVR1,#30H;数据区指针R1赋初值30HMOVR4,#08H;计数器R4赋初值08HMOVR2,#00H;通道代码送R2SETBEASETBEX1;开/INT1中断SETBIT1;设/INT1为边沿触发MOVR0,#0F0H;ADC地址送间址寄存器R0MOVA,R2;通道代码送累加器AMOVXR0,A;送通道代码并启动ADCSJMP$;等待中断。ORG0013HLJMPCINT1,BACK,NEXT,HOME,ORG0100HCINT1:MOVR0,#0F0H;中断服务程序MOVXA,R0;读入ADC数据MOVR1,A;存入转换的数据INCR1;修改数据区指针R1INCR2;修改通道代码寄存器R2MOVA,R2;通道代码送累加器AMOVXR0,A;送下一个通道代码并启动ADCDJNZR4,LOOP;若未采集完转LOOPCLREX1;采集完时,关中断LOOP:RETI;中断返回END,BACK,HOME,8.5键盘与显示接口设计,8.5.1键盘接口,BACK,NEXT,HOME,键盘按其结构形式可分为编码式键盘和非编码式键盘两大类。编码式键盘是由其内部硬件逻辑电路自动产生被按键的编码。这种键盘使用方便,但价格较贵。,单片机系统中普遍使用非编码式键盘。这类键盘应主要解决以下几个问题:(1)键的识别;(2)如何消除键的抖动;(3)键的保护。在以上几个问题中,最主要的是键的识别。,非编码式键盘的连接与工作原理,1.非编码式键盘的连接非编码式键盘一般采用独立连接式和矩阵排列式,如下图所示。,BACK,NEXT,HOME,2.非编码式键盘的工作原理对于独立连接式,只要不断扫描输入口,当输入数据全为“1”时,则无键盘按下。而对于矩阵排列式,则通常采用行扫描法。所谓行扫描法,就是通过行线发出低电平信号,如果该行线所连接的键没有按下的话,则列线所连接的输出端口得到的是全“1”信号;如果有键按下的话,则得到的是非全“1”信号。,BACK,NEXT,HOME,3.如何消除键的抖动由于按键为机械开关结构,因此机械触点的弹性及电压突跳等原因,往往在触点闭合或断开的瞬间会出现电压抖动,如下图所示。人按键的时间最快大约为20毫秒。,4.键的保护键的保护是指当有双键或多键同时按下时会出现什么问题以及如何加以解决。以上图所示为例,若在同一行上有两个键同时按下,从硬件上来说,不会出现什么问题;从软件上来说,由于这时读入的列代码中出现了两个0,由此代码与行值组合成的键特征值就超出了原设定键的范围,因此也就查不出有效的键值来。一旦出现这样情况,一般作为废键处理。,BACK,NEXT,HOME,键盘接口电路,1、独立连接式由于独立连接式的按键数量一般较少,因而可以直接连接到单片机的I/O口上,通过读I/O口指令来查询是否又按键被按下。,BACK,NEXT,HOME,2、矩阵排列式在一般情况下,单片机本身的I/O口会用作其它目的,则通常通过外扩I/O接口芯片来构成键盘接口电路,较常用的是8155、8255A等接口芯片。下图是采用8155接口芯片构成84键盘的接口电路,其中A口为输入,作为列线;C口为输出,作为行线(只用了PC0PC3四根口线)。,具体过程如下:首先,为了提高效率,一般先快速检查整个键盘中是否有键按下;然后,再确定按下的是哪一个键。其次,再用逐行扫描的方法来确定闭合键的具体位置。方法是:先扫描第0行,即输出1110(第0行为“0”,其余7行为“1”),然后读入列信号,判断是否为全“1”,是则扫描第1行。再次,若发现有键被按下,则延时一段时间后再次读入数据,若数据不为全“1”,且位置与上次读入数据相同,则可确定有键被按下,转去执行相应的服务程序。最后,重新开始第一步骤。,采用8155的键盘接口电路,BACK,NEXT,HOME,BACK,NEXT,HOME,8.5.2LED数码显示器,1.LED数码显示器的结构LED数码显示器是1种由LED发光二极管组合显示字符的显示器件。它使用了8个LED发光二极管,其中7个用于显示字符,1个用于显示小数点,故通常称之为7段(也有称作8段)发光二极管数码显示器。其内部结构如下图所示。,LED数码显示器的结构与显示段码,BACK,NEXT,HOME,BACK,NEXT,HOME,LED数码显示器有两种连接方法:(1)共阳极接法。把发光二极管的阳极连在一起构成公共阳极,使用时公共阳极接+5V,每个发光二极管的阴极通过电阻与输入端相连。(2

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论