内存与存储器管理xu.ppt_第1页
内存与存储器管理xu.ppt_第2页
内存与存储器管理xu.ppt_第3页
内存与存储器管理xu.ppt_第4页
内存与存储器管理xu.ppt_第5页
已阅读5页,还剩45页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

微机系统,徐承彬,一、存储器系统概述,第六章、内存与存储器管理,一、存储器系统概述,1、存储器的基本概念,(1)存储器,是存放程序和数据的部件,(2)存储介质,能表示二进制数1和0的物理器件,(3)存储元,存储1位二进制代码信息的器件,(4)存储单元,若干个存储元的集合,(5)存储体,若干个存储单元的集合,(6)地址,存储单元的编号,(7)存储容量,一个存储器中存储单元的总数,(8)存取时间,是指从启动一次存储器操作到完成该操作所经历的时间,2、存储器的分类,存储器,(1)按存储介质分类,半导体存储器,磁介质存储器,光盘存储器,(2)按访问方式分类,存储器,随机访问存储器,只读存储器,顺序访问存储器,直接访问存储器,(RAM),(ROM),(TAPE),(DISK),(3)按存储器的功能分类,存储器,高速缓冲存储器,主存,辅助存储器,控制存储器,二、存储器系统的层次结构,1、对存储器的要求,容量,速度,价格,系统中存储信息部件的特点,高缓存,主存,磁盘,磁带,寄存器,小,大,快,慢,高,低,为了解决对存储器要求容量大,速度快,成本低三者之间的矛盾,目前通常采用多级存储器体系结构。即:,高缓存,主存,外存,2、多级的存储体系结构,3、各存储器之间的关系,CPU,寄存器组,Cache,主存,外存,主机,4、小结各存储器的作用,Cache,CPU,Cache,主存,外存,高速存取指令和数据,主存,存放计算机运行期间的大量程序和数据,外存,存放系统程序和大型数据文件及数据库,三、主存储器的组成与工作原理,1、存储单元电路,主存,半导体,RAM,ROM,双极型,MOS型,静态,动态,ROM,PROM,EPROM,EEPROM,(1)、存储单元电路的基本要求,具有两种稳定状态,用来表示二进制的1和0,可以实现状态写入,可以实现状态读去,(2)、存储单元电路的工作原理,SRAM存储单元电路(六管单元电路),MOS管功能,T1,T2:工作管,MOS管功能,T1,T2:工作管,T3,T4:负载管,MOS管功能,T1,T2:工作管,T3,T4:负载管,T5,T6:门控管,稳定状态,“1”:T1截止,T2导通,“0”:T2截止,T1导通,保持状态,字选线低电平,T5和T6截止,内部保持稳定,0,0,0,SRAM存储单元电路工作原理,读出,稳定状态:“1”:T1截止,T2导通“0”:T2截止,T1导通保持状态:字选线低电平,T5和T6截止,内部保持稳定。,SRAM存储单元电路工作原理,读出,读出:输入条件:字选线高电平,1,1,1,SRAM存储单元电路工作原理,读出,如果原来保存信息是“1”,D线则“读出”了内部状态(A点电平)则为高,否则为低,1,1,1,“1”:T1截止,T2导通,“0”:T2截止,T1导通,SRAM存储单元电路工作原理,写入,稳定状态:“1”:T1截止,T2导通“0”:T2截止,T1导通保持状态:字选线低电平,T5和T6截止,内部保持稳定。,SRAM存储单元电路工作原理,写入,写入:字选线高电平,SRAM存储单元电路工作原理,写入,写1:D线高电平,D线低电平,写0:D线低电平,D线高电平,DRAM存储单元电路(单管单元电路),Cs电容Cd电容,DRAM存储单元电路(单管单元电路),Cs电容Cd电容,Cs上有电荷表示1,Cs上无电荷表示0,保持状态:字选线低电平,T截止,理论上内部保持稳定状态,DRAM存储单元电路(单管单元电路),DRAM存储单元电路工作原理,读出,读出时:D线先预充电到Vpre=2.5V,然后字选线高电平,T导通,1,2.5V,DRAM存储单元电路(单管单元电路),DRAM存储单元电路工作原理,读出,若电路保存信息1,Vcs=3.5V,电流方向从单元电路内部向外,1,3.5V,2.5V,DRAM存储单元电路(单管单元电路),DRAM存储单元电路工作原理,读出,若电路保存信息0,Vcs=0.0V,电流方向从外向单元电路内部,1,0V,2.5V,因此根据数据线上电流的方向可判断单元电路保存的是1还是0,DRAM存储单元电路(单管单元电路),DRAM存储单元电路工作原理,写入,写入操作:D线加高电平(1)或低电平(0),字选择线置高电平,T导通,1,DRAM存储单元电路(单管单元电路),DRAM存储单元电路工作原理,写入,写1时,D线高电平,对Cs充电,1,1,DRAM存储单元电路(单管单元电路),DRAM存储单元电路工作原理,写入,写0时,D线低电平,Cs放电,1,0,+,DRAM存储单元电路(单管单元电路),DRAM存储单元电路的刷新问题,AMP,刷新由传感放大器在读出过程中同时完成。在D线上增加了传感放大器后读过程实际上就是一次刷新过程,T,Vd,Vpre=2.5V,读出1,AMP,T,Vd,Vpre=2.5V,读出1,AMP,T,Vd,Vpre=2.5V,读出1,AMP,T,Vd,Vpre=2.5V,读出0,AMP,T,Vd,Vpre=2.5V,读出0,AMP,T,Vd,Vpre=2.5V,读出0,AMP,T,Vd,Vpre=2.5V,AMP,结论:DRAM的读过程就是刷新过程,存储单元的符号表示,2、存储芯片内部结构,(1)存储芯片结构(一维地址结构),例如:10241,1024个字单元,每个字单元1个二进制位,存储单元电路,字选择线,存储器地址,2、存储芯片内部结构,(2)二维地址结构,例如:(DRAM):40964,4096个字,每个字4位,行地址,列地址,64X256存储单元矩阵行地址数与列地址数相等,3、存储芯片外特性,例:SRAM40968存储芯片,4096个字,12位,信号输入端A11A0,每个字8位,8位,片选信号输入端CS,双向接入端D7D0,读写信号输入端WE,四、存储器芯片的扩展,1、位扩展,基本思路:,(1)整个存储空间与存储芯片的地址空间一致,所以所需的地址总线也一样。但数据总线数量不一样,(2)确定每个芯片的地址管脚数、数据管脚数,(3)计算所需存储器芯片的数量确定每个存储器芯片在整个存储空间中的位空间范围,(4)所有芯片的地址管脚全部连接到地址总线对应的地址线上,(5)所有的存储芯片CS信号连在一起,(6)不同位空间的数据线连接到对应的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论