电工学 第12章 课后习题答案完整ppt课件_第1页
电工学 第12章 课后习题答案完整ppt课件_第2页
电工学 第12章 课后习题答案完整ppt课件_第3页
电工学 第12章 课后习题答案完整ppt课件_第4页
电工学 第12章 课后习题答案完整ppt课件_第5页
已阅读5页,还剩119页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

.,1,第12章时序逻辑电路,12.1基本双稳态触发器,12.2钟控双稳态触发器,12.3寄存器,12.4计数器,12.5集成定时器,教学基本要求,分析与思考题,练习题,返回主页,.,2,含有双稳态触发器的逻辑电路称为时序逻辑电路,简称时序电路。,下一页,上一页,下一节,返回,触发器:具有记忆能力的基本单元电路。触发器分类:按逻辑功能分类:R-S触发器、J-K触发器、D触发器、T触发器按触发方式分类:电平触发、主从触发、边沿触发按输出状态分类:双稳态触发器、单稳态触发器无稳态触发器。,.,3,基本R-S触发器,12.1基本双稳态触发器,逻辑状态相反,触发器的状态:,Q=0,Q=1,规定:Q端的状态为触发器的状态。,图12.1.1与非门组成的基本触发器,下一页,上一页,下一节,返回,.,4,11,10,01,11011000,01010101,0,1,0,10,01,1,Qn,1,0,下一页,上一页,下一节,返回,.,5,1,10,01,10,0,0,0,10,01,1,0,1,11,0,0,下一页,上一页,下一节,返回,.,6,1,0,1,1,01,10,11,01,1,1,0,01,10,1,0,下一页,上一页,下一节,返回,.,7,00,1,1,破坏了逻辑状态!,不定,01,10,11,下一页,上一页,下一节,返回,.,8,低电平有效!,直接置0端直接复位端,直接置1端直接置位端,RSQn+1,11Qn01010100不定,真值表,Set,Reset,下一页,上一页,下一节,返回,.,9,不定状态,不定状态,不定状态,逻辑符号,Q,初始状态,补充例题1根据输入波形画出输出波形。,下一页,上一页,下一节,返回,.,10,12.2钟控双稳态触发器,(一)钟控RS触发器,(1)电路结构:,时钟脉冲,图12.2.1R-S触发器电路,下一页,上一页,下一节,返回,上一节,.,11,(2)逻辑功能,(a)CP=0时:,0,导引门3、4被封锁。,触发器保持原态:Qn+1=Qn,下一页,上一页,下一节,返回,上一节,.,12,1,(b)CP=1时:,导引门3、4打开,接收R、S的信号。,00,11,Qn,10,01,10,1,01,10,01,0,11,00,11,不定,高电平有效!,设置初态为1,设置初态为0,下一页,上一页,下一节,返回,上一节,.,13,(3)触发方式,在CP脉冲有效期间,CP高电平有效:CP低电平有效:,(a)高电平触发,(b)低电平触发,高电平触发,低电平触发,真值表,00Qn01110011不定,图12.2.2电平触发RS触发器的逻辑符号,下一页,上一页,下一节,返回,上一节,.,14,例12.2.1已知高电平触发RS触发器的CP、R、S波形,且Qn0,画出其Q端的输出波形。,CP,Q,空翻,图12.2.3例12.2.1的波形,解,下一页,上一页,下一节,返回,上一节,.,15,(二)主从JK触发器,(1)电路结构,主触发器,主触发器:,R=KQn,从触发器,图12.2.4JK触发器,下一页,上一页,下一节,返回,上一节,.,16,主触发器打开,从触发器关闭,1,0,主触发器关闭,从触发器打开,=Q,下一页,上一页,下一节,返回,上一节,.,17,1,00,(2)逻辑功能,Qn,01,01,00,01,01,10,0,01,1,0,下一页,上一页,下一节,返回,上一节,.,18,1,10,01,10,10,10,0,CP,SD,主触发器,J,K,RD,SCR,Q,Q,SCR,从触发器,QQ,(2)逻辑功能,下一页,上一页,下一节,返回,上一节,.,19,00,10,10,1,(2)逻辑功能,下一页,上一页,下一节,返回,上一节,.,20,11,1,01,10,0,10,10,(2)逻辑功能,下一页,上一页,下一节,返回,上一节,.,21,11,10,1,01,01,0,01,(2)逻辑功能,下一页,上一页,下一节,返回,上一节,.,22,后沿主从触发前沿主从触发,(3)触发方式CP=1(或0)时主触发器接收信号,从触发器关闭;CP=0(或1)时主触发器关闭,从触发器接收主触发器的信号;主从触发。,真值表,下一页,上一页,下一节,返回,上一节,.,23,前沿处,主触发器接收信号,后沿处,从触发器接收信号,(a)后沿主从触发,(b)前沿主从触发,前沿处,从触发器接收信号,后沿处,主触发器接收信号,图12.2.5主从触发JK触发器的逻辑符号,下一页,上一页,下一节,返回,上一节,.,24,(4)关于J-K触发器的一次性翻转问题,01,01,00,1,1,01,10,10,0101,1,10,00,0,10,不翻转,翻转一次!,下一页,上一页,下一节,返回,上一节,.,25,例12.2.2已知后沿主从触发JK触发器的CP、J、K波形,且Qn0,画出触发器的Q端波形。,Q,Qn,主触发器已经翻转为1态,主触发器未翻转,主触发器翻转为0态,解,图12.2.6例12.2.2的波形,下一页,上一页,下一节,返回,上一节,.,26,补充例题2已知CP的波形,且J=1,K=1,Qn0。画出触发器的Q端波形。,Q,0,翻转时刻?,计数状态,累加1分频:,fi=1000Hzfo=500Hz,fi,fo,2,下一页,上一页,下一节,返回,上一节,.,27,置0维持线,置1维持线,置0阻塞线,置1阻塞线,(三)D触发器,(1)电路结构,图12.2.7D触发器电路,下一页,上一页,下一节,返回,上一节,.,28,(2)逻辑功能:(1)当CP=0时:,0,S=R=1,门5和门6打开,可接受输入信号D,A=D,D=,1,1,门3和门4关闭,,下一页,上一页,下一节,返回,上一节,.,29,D,11,0,(2)当CP由0变1时,门3和门4打开,,(3)当CP=1时,输入信号被封锁。,则Q=D,R=D,D=,=D,下一页,上一页,下一节,返回,上一节,.,30,(3)当CP=1时输入信号被封锁,门3和门4始终打开,S和R的状态是互补的。如果:R=D=0,门6被关闭!D的变化不能传递到S、R端。,11,1,0,=1,0=,1,1=0,下一页,上一页,下一节,返回,上一节,.,31,1,0,1=,0,如果,门4和门5同时被关闭!D的变化不能传递到S、R端。,0=1,11,下一页,上一页,下一节,返回,上一节,.,32,真值表,01,01,(a)上升沿触发,(b)下升沿触发,(3)触发方式在跳变沿触发。,图12.2.8边沿触发D触发器的逻辑符号,下一页,上一页,下一节,返回,上一节,.,33,例12.2.3已知上升沿触发D触发器D端的输入信号波形,且Qn0,画出触发器的Q端波形。,1234,Q,D的变化对Q无影响,解,图12.2.9例12.2.3的波形,下一页,上一页,下一节,返回,上一节,.,34,(四)T触发器(触发器逻辑功能的转换),(1)将主从型JK触发器改接成T触发器,J=K=,0,1,Qn+1=Qn,01,Qn,下一页,上一页,下一节,返回,上一节,.,35,(a)改接方法,(b)逻辑符号,图12.2.10JK触发器改为T触发器,主从触发T触发器,下一页,上一页,下一节,返回,上一节,.,36,(2)将维持阻塞型D触发器改接成T触发器,边沿触发T触发器,(a)改接方法,(b)逻辑符号,图12.2.10D触发器改为T触发器,下一页,上一页,下一节,返回,上一节,.,37,例12.2.4四人抢答电路。四人参加比赛,每人一个按钮,其中一人按下按钮后,相应的指示灯亮。并且,其它按钮再按下时不起作用。,解采用74LS175集成芯片。,下一页,上一页,下一节,返回,上一节,.,38,时钟,清零,公用清零,公用时钟,74LS175片脚图,DIP16,下一页,上一页,下一节,返回,上一节,.,39,0000,与门打开,发光二极管不亮,1,赛前先清零,图12.2.12例12.2.4的电路,下一页,上一页,下一节,返回,上一节,.,40,0000,1,关闭,1,1,0,1,0,按其它按钮不起作用,下一页,上一页,下一节,返回,上一节,.,41,12.3寄存器,寄存器,数码寄存器移位寄存器,串行,并行,按存取数码的方式,下一页,上一页,下一节,返回,上一节,.,42,A4A3A2A1,O4O3O2O1,(一)数码寄存器,预先清零,0000,清零指令,0,0,1,0000,图12.3.1数码寄存器,下一页,上一页,下一节,返回,上一节,.,43,0000,0000,寄存数码,取出数码,并行输入并行输出,取出指令,寄存指令,1101,0,1101,1101,0,0,(一)数码寄存器,下一页,上一页,下一节,返回,上一节,.,44,.,45,.,46,.,47,.,48,.,49,.,50,.,51,01234567891516,000000010010001101000101011001111000100111110000,111111101101110010111010100110000111011000010000,加法计数,减法计数,下一页,上一页,下一节,返回,上一节,.,52,(二)十进制计数器,0000000100100011010001010110011110001001,BCD码,0123456789进位,0000,下一页,上一页,下一节,返回,上一节,.,53,J0K01,1,J2K2Q1Q0J3Q2Q1Q0,K3Q0,图12.4.3同步十进制加法计数器,0000,K1Q0,0111,111111,1000,000000,1001,010001,0000,下一页,上一页,下一节,返回,上一节,.,54,10,清零,计数,1,0,EN,图12.4.4十进制加法计数器的波形,下一页,上一页,下一节,返回,上一节,.,55,补充内容:任意进制计数器,100进制计数器,1001,0000,0001,下一页,上一页,下一节,返回,上一节,.,56,试设计一个60进制计数器。,补充例题3,0110,0000,进位,0000,练习题:试设计一个24进制计数器。,下一页,上一页,下一节,返回,上一节,.,57,Q2Q1Q0,1,1,K0=1,J1=1K1=1,J2=Q1Q0K2=1,补充例题4分析电路的逻辑功能。,下一页,上一页,下一节,返回,上一节,.,58,012345,000,111111,1,0,1,00,1,0,0,1,0,1,0,1,1,0,1,1,0,0,1,0,0,0,0,0,结论:五进制加法计数器。,K0=1J1=1K1=1J2=Q1Q0K2=1,111111111111,111111,下一页,上一页,下一节,返回,上一节,.,59,111,111110101100011010001000111,J0=K0=1,结论:减法计数器。,补充例题4分析电路的逻辑功能。,下一页,上一页,下一节,返回,上一节,.,60,10000,01000,00100,补充内容:环形计数器,下一页,上一页,下一节,返回,上一节,.,61,Q4Q3Q2Q1Q0,00100,00010,00001,补充内容:环形计数器,下一页,上一页,下一节,返回,上一节,.,62,00001,10000,01000,补充内容:环形计数器,下一页,上一页,下一节,返回,上一节,.,63,图12.5.1555集成定时器,(一)555集成定时器,12.5集成定时器,电源端,放电端,GND,低电平触发端,高电平触发端,电压控制端,复位端,输出端,下一页,上一页,返回,上一节,.,64,IN,OUT,U6,时:R=0,Q=0,MOS管导通,U2,时:S=0,Q=1,MOS管截止,下一页,上一页,返回,上一节,.,65,TC,R1,U6、U2,Uo=0,例12.5.1温控电路。,U6,、U2,切断加热器,TC,R1,U6、U2,UO=1,U6,、U2,接通加热器,解,图12.5.2例12.5.1的电路,下一页,上一页,返回,上一节,.,66,(二)单稳态触发器,只有一个稳态的触发器。特点:在外来触发信号的作用下,能够由稳态翻转成另一暂稳状态,暂稳状态维持一定时间后,又会自动返回到稳态。,下一页,上一页,返回,上一节,.,67,无输入信号时:ui=1,设Q=1,Q=0,7端接通,C放电,U6,设Q=0,Q维持0态。,MOS管截止,7端断开,电容C充电,uC=u6,Q=0,7端接地,C不能充电,,触发器的稳态为:uo=Q=0,图12.5.3单稳态触发器,下一页,上一页,返回,上一节,.,68,(1)t=0t1时,ui未输入:,uo=0,(2)t=t1t2时,输入触发脉冲ui:,u2=ui,uo=1,C充电:,uC=u6,tt2时,ui消失,,u2=ui,C继续充电:uC=u6,,uo=Q=1,下一页,上一页,返回,上一节,.,69,tt3时,uo=Q=0,C放电,uo=Q=0,暂稳态,tW=tln3=1.1RC,下一页,上一页,返回,上一节,.,70,补充例题4单稳态触发器的应用之一。,照明定时电路。,下一页,上一页,返回,上一节,.,71,例12.5.2洗相曝光定时电路。,解,图12.5.4例12.5.2的电路,下一页,上一页,返回,上一节,.,72,(三)无稳态触发器,(多谐振荡器),设uo=1,7端断开,uo=0,7端接通,C放电,C充电,u6=u2=uC,uo=1,u6=u2=uC,下一页,上一页,返回,上一节,.,73,t1,t2,t3,输出方波周期T的计算:T=tW1+tW2=0.7(R1+2R2)C,下一页,上一页,返回,上一节,.,74,例12.5.3简易电子琴电路。,图12.5.6例12.5.3的电路,解按下不同的琴键(S1S8),便接入了不同的电阻(R21R28)。简易电子琴就是通过改变电阻值来改变输出方波的周期,使外接的喇叭发出不同的音调。,下一页,上一页,返回,上一节,.,75,教学基本要求,1.掌握基本RS触发器的逻辑功能。2.掌握钟控RS触发器、JK触发器、D触发器和T触发器的逻辑功能及触发方式。3.理解数码寄存器和移位寄存器的工作原理。4.理解二进制计数器和十进制计数器的工作原理。5.了解集成定时器的工作原理,了解用集成定时器组成的单稳态触发器和无稳态触发器的工作原理。,返回,.,76,下一页,返回,分析与思考,12.1(1)为什么说门电路没有记忆功能,而触发器有记忆功能?,12.1(2)试分析由或非门组成的基本R-S触发器的逻辑功能,列出其真值表,并与由与非门组成的基本R-S触发器作一比较。,12.2(1)钟控触发器的电路结构形式、逻辑功能及触发方式三者之间有什么关系?逻辑功能相同的触发器,触发方式是否相同?,12.2(3)试比较电平触发、主从触发和边沿触发的特点。,.,77,下一页,上一页,返回,.,78,下一页,上一页,返回,.,79,12.5(1)555集成定时器能否在的情况下工作?,12.4(1)n位的二进制加法计数器,能计数的最大十进制数是多少?如果要计数的十进制数是100,需要几位二进制加法计数器?,12.4(2)异步计数器和同步计数器有何不同?二进制计数器和十进制计数器有何不同?,12.5(2)单稳态触发器和无稳态触发器各有什么特点?它们产生的方波有何不同?,下一页,上一页,返回,.,80,分析与思考解答,12.1(1)为什么说门电路没有记忆功能,而触发器有记忆功能?,答由于门电路的输出电平的高低仅取决于当时的输入,与以前的输入状态无关,所以说是一种无记忆功能的逻辑部件,而触发器则不同,其输出电平的高低不仅取决于当时的输入,还与以前的输入状态有关,因而它是一种有记忆功能的逻辑部件。,下一题,返回分析与思考题集,.,81,12.1(2)试分析由或非门组成的基本R-S触发器的逻辑功能,列出其真值表,并与由与非门组成的基本R-S触发器作一比较。,答为便于比较,今将由与非门组成的和或非门组成的基本R-S触发器的电路、逻辑符号和真值表分别画于图(a)和(b)中。,下一题,上一题,返回分析与思考题集,.,82,12.2(1)钟控触发器的电路结构形式、逻辑功能及触发方式三者之间有什么关系?逻辑功能相同的触发器,触发方式是否相同?,答电路结构不同,逻辑功能和触发方式便可能不同。但同一种逻辑功能的触发器,可以采用不同的电路结构,便有不同的触发方式。因此,逻辑功能相同的触发器,触发方式不一定相同。,下一题,上一题,返回分析与思考题集,.,83,12.2(3)试比较电平触发、主从触发和边沿触发的特点。,答电平触发是在CP脉冲为规定的电平时(例如CP=1时),触发器都能接收输入信号并立即输出相应的状态。主从触发是在CP脉冲为规定的电平时(例如CP=1时),接收输入信号,经过延时,当CP跳变时(例如CP的后沿到来时)才输出相应的状态。边沿触发是在CP跳变(例如由0跳变为1,即上升沿到来)时,接收输入信号并立即输出相应的状态。,下一题,上一题,返回分析与思考题集,.,84,答该数码寄存器清零与否都不会影响数码的存入,故可以不必预先清零。,12.3(1)图示数码寄存器存入数码时是否须预先清零?,下一题,上一题,返回分析与思考题集,.,85,12.3(2)试将图示右移位寄存器改为左移位寄存器。,答将上图中左边的触发器改由右边的触发器控制,待存数码从高位数到低位数依次送到输入端,在移位脉冲作用下,寄存器内存放的数码均从低位向高位移一位,于是则改为左移寄存器。,下一题,上一题,返回分析与思考题集,.,86,12.4(1)n位的二进制加法计数器,能计数的最大十进制数是多少?如果要计数的十进制数是100,需要几位二进制加法计数器?,答n位的二进制加法计数器,能计数的最大十进制数是2n1。如果要计数的十进制数是100,需要7位的二进制加法计数器。,下一题,上一题,返回分析与思考题集,.,87,12.4(2)异步计数器和同步计数器有何不同?二进制计数器和十进制计数器有何不同?,答异步计数器计数的CP脉冲不是同时加到各个触发器上,而只是加到最低位的触发器上,其他触发器的时钟控制端是与相邻的低位触发器的输出端相联的,各触发器的动作有先有后。而同步计数器的计数脉冲CP是同时加到各个触发器的时钟脉冲输入端,各触发器同时动作。,二进制计数器是以“逢二进一”累计计数,例如以四位二进制加法计数器为例可以累计015,所以当第16个CP到来时,已超出计数范围,这时计数器应回到0000。n位的二进制计数器可以累计0(2n1)个数,当第2n个CP到来时,已超出计数范围,这时计数器应回到0000。而十进制计数器是以“逢十进一”累计计数,只是十进制的每一位数都用二进制数来表示。由于十进制数的每一位都只有09十个数字。因此采用四位二进制计数器来累计十进制数的每一位数时,只需取用00001001,剩余的10101111六个数要舍去不用,也就是说当计数到9,即四个触发器的状态为1001,再来一个计数脉冲,计数器不能像二进制计数器那样翻转成1010,而必须返回到0000,同时向高一位十进制计数器进位。,下一题,上一题,返回分析与思考题集,.,88,答此时集成定时器中的基本RS触发器的输入R=0,S=0,基本RS触发器处于不定状态,故不能在这种情况下工作。,12.5(1)555集成定时器能否在的情况下工作?,下一题,上一题,返回分析与思考题集,.,89,答单稳态触发器是只有一个稳态的触发器。其特点是:在外来触发信号的作用下,能够由稳定状态翻转成另一暂稳状态,暂稳状态维持一定时间后,又会自动返回到稳定状态。无稳态触发器是一个没有稳定状态的触发器。其特点是:无需外来触发信号,接通电源后,电路自动地从一个暂稳状态变换为另一个暂稳状态,周而复始,循环不止。,12.5(2)单稳态触发器和无稳态触发器各有什么特点?它们产生的方波有何不同?,单稳态触发器触发一次产生一个一定宽度的方波,其方波的宽度tW=1.1RC。无稳态触发器接通电源后即可输出连续方波,其方波的宽度tW=0.7(R1R2)C。,下一题,返回分析与思考题集,.,90,练习题,下一页,返回,.,91,12.2.1已知图示电路中各输入端的波形如图所示,工作前各触发器先置0,求Q1、Q2和Q3的波形。,下一页,上一页,返回,.,92,12.2.2在图示电路中若输入端的波形如图所示,工作前各触发器先置1,求Q1、Q2和Q3的波形。,下一页,上一页,返回,.,93,12.2.3在图示电路中,已知各触发器输入端的波形如图所示,工作前各触发器先置0,求Q1和Q2的波形。,12.2.4在图示电路中,已知输入端D和CP的波形如图所示,各触发器的初始状态均为0,求Q1和Q2的波形。,下一页,上一页,返回,.,94,下一页,上一页,返回,.,95,下一页,上一页,返回,.,96,12.3.1分析图示电路寄存数码的原理和过程,说明它是数码寄存器还是移位寄存器。,下一页,上一页,返回,.,97,12.3.3图示寄存器采用串行输入、输入数码为1001,但输出方式有两种,既可串行输出亦可并行输出。试分析:(1)该寄存器是右移寄存器还是左移寄存器?(2)画出前四个CP时Q4、Q3、Q2和Q1的波形;(3)说明串行输出和并行输出的方法。,下一页,上一页,返回,.,98,下一页,上一页,返回,.,99,12.4.1如图为由两个JK触发器组成的时序逻辑电路,设开始时Q10,Q20。(1)写出两个触发器的翻转条件、画出Q2、Q1的波形图;(2)说明它是几进制计数器,是加法计数器还是减法计数器?是同步计数器还是异步计数器?,12.4.2计数器电路如图。(1)分析各触发器的翻转条件、画出Q3、Q2、Q1的波形;(2)判断是几进制计数器,是加法计数器还是减法计数器?是同步计数器还是异步计数器?(3)如果CP的频率为2000Hz,Q3、Q2、Q1输出的脉冲频率是多少?,下一页,上一页,返回,.,100,12.4.3图为两个异步二进制计数器,试分析哪个是加法计数器?哪个是减法计数器?并分析它们的级间连接方式有何不同。,下一页,上一页,返回,.,101,12.4.4图为一个十进制计数器。(1)写出各触发器的翻转条件,画出Q4、Q3、Q2和Q1的波形;(2)判断是加法计数器还是减法计数器?是异步计数器还是同步计数器?,下一页,上一页,返回,.,102,12.5.1如图为自动控制灯电路,当用手触摸金属片J时,小电珠能亮10s左右,作为晚上看表或走廊的瞬时照明,试说明其工作原理。,12.5.2如图为一个电子门铃电路,SB为门铃按钮,试分析其工作原理。,下一页,上一页,返回,.,103,12.5.3在图示的多谐振荡器中,如果UDD=9V,R110k,R22k,C470pF。试求电路的振荡周期,振荡频率和方波的占空比;如果不改变振荡频率,而要改变脉冲宽度,应该怎么办?,上一页,返回,.,104,练习题解答,下一题,返回练习题集,解:,.,105,下一题,上一题,返回练习题集,.,106,解:波形如图。,12.2.1已知图示电路中各输入端的波形如图所示,工作前各触发器先置0,求Q1、Q2和Q3的波形。,下一题,上一题,返回练习题集,.,107,解:波形如图。,12.2.2在图示电路中若输入端的波形如图所示,工作前各触发器先置1,求Q1、Q2和Q3的波形。,下一题,上一题,返回练习题集,.,108,解:波形如图。,12.2.3在图示电路中,已知各触发器输入端的波形如图所示,工作前各触发器先置0,求Q1和Q2的波形。,下一题,上一题,返回练习题集,.,109,解:波形如图。,12.2.4在图示电路中,已知输入端D和CP的波形如图所示,各触发器的初始状态均为0,求Q1和Q2的波形。,下一题,上一题,返回练习题集,.,110,解:波形如图。,下一题,上一题,返回练习题集,.,111,12.2.6图示各触发器的初始状态均为0,求Q的波形。,解:波形如图。,下一题,上一题,返回练习题集,.,112,12.2.7图示各触发器的初始状态均为1,求Q的波形。,解:波形如图。,下一题,上一题,返回练习题集,.,113,解:波形如图。,下一题,上一题,返回练习题集,.,114,解:待存数码加到A4、A3、A2、A1端,在CP(寄存指令)到来时,由于D触发器在D=0时,Q=0,D=1时,Q=1,因而待存数码被寄存到Q4、Q3、Q2、Q1端。可见,该电路是并行输入、并行输出的数码寄存器。,12.3.1分析图示电路寄存数码的原理和过程,说明它是数码寄存器还是移位寄存器。,下一题,上一题,返回练习题集,.,115,12.3.2图示电路是右移寄存器还是左移寄存器?设待存数码为1001,画出Q4、Q3、Q2和Q1的波形,列出状态表。,解:波形如图。,下一题,上一题,返回练习题集,.,116,解:为左移寄存器。,12.3.3图示寄存器采用串行输入、输入数码为1001,但输出方式有两种,既可串行输出,亦可并行输出。试分析:(1)该寄存器是右移寄存器还是左移寄存器?(2)画出前四个CP时Q4、Q3、Q2和Q1的波形;(3)说明串行输出和并行输出的方法。,下一题,上一题,返回练习题集,.,117,12.3.4下图为一个双向移位寄存器,其移位方向由X端控制。试判断X=0和X=1时寄存器的移位方向。,下一题,上一题,返回练习题集,.,118,为三进制同步加法计数器。,12.4.1如图为由两个JK触发器组成的时序逻辑电路,设开始时Q10,Q20。(1)写出两个触发器的翻转条件、画出Q2、Q1的波形图;(2)说明它是几进制计数器,是加法计数器还是减法计数器?是同步计数器还是异步计数器?,下一题,上一题,返回练习题集,.,119,12.4.2计数器电路如图。(1)分析各触发器的翻转条件、画出Q3、Q2、Q1的波形;(2)判断是几进制计数器,是加法计数器还是减法计数器?是同步计数器还是异步计数器?(3)如果CP的频率为2000Hz,Q3、Q2、Q1输出的脉冲频率是多少?,解:(1)Q1的翻转条件是:J=K=1。J=K均接高电平1,故每来一个计数脉冲都要翻转一次。Q2的翻转条件是:J=K=Q1=1。Q3的翻转条件是:J=K=Q1Q2=1。,(2)为八进制同步加法计数器。,(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论