PCB厂家关于阻抗设计的建议_第1页
PCB厂家关于阻抗设计的建议_第2页
PCB厂家关于阻抗设计的建议_第3页
PCB厂家关于阻抗设计的建议_第4页
PCB厂家关于阻抗设计的建议_第5页
已阅读5页,还剩26页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd.,关于阻抗控制设计方面的一些建议,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,随着通信科技的不断提升,必然对PCB的要求也有了相应的提高,传统意义上PCB已受到严峻的挑战,以往PCB的最高要求open&short从目前来看已变成PCB的最基本要求,取而代之的是一些为保证客户设计意图的体现而在PCB上所体现的性能的要求。如阻抗控制等。深南电路公司作为中国大陆最早为通信企业提供PCB的厂商,在1997年就对该课题进行研究和开发。到目前为止有“阻抗”控制的PCB已广泛的应用于:SDH、GSM、CDMA、PC、大功率无绳电话、手机等同时也为国防科技提供了相当数量的PCB。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,随着“阻抗”的进一步拓展和延伸,我们作为专业的PCB厂商,为能向客户提供合格的产品和优质的服务对该类PCB的合作方面做如下建议。就PCB的阻抗控制而言,其所涉及的面是比较广泛的。但在具体的加工和设计时我们一般控制其主要因素,具体而言:Er-介电常数H-介质厚度W-线条宽度t-线条厚度,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,微条线(Microstrip)Z0=87/(Er+1.41)Ln5.98h/(0.8w+t)带线(Stripline)Z0=60/ErLn4h/0.67w(0.8+t/w),Er(介电常数)就目前而言通常情况下选用的材料为FR-4,该种材料的Er特性为随着加载频率的不同而变化,一般情况下Er的分水岭默认为1GHZ(高频)。目前材料厂商能够承诺的指标5.4(1MHz)根据我们实际加工的经验,在使用频率为1GHZ以下的其Er认为42左右1.52.0GHZ的使用频率其仍有下降的空间。故设计时如有阻抗的要求则须考虑该产品的当时的使用频率。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,我们在长期的加工和研发的过程中针对不同的厂商已经摸索出一定的规律和计算公式。7628-4.5(全部为1GHz状态下)2116-4.21080-3.6在不同的层间结构和排列时,其具体的变化是不同的如7628+2116时Er是多少,并不是简单的算术平均数。各种结构的排列在Microstrip&Stripline时所表现出的Er也是不同的。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,FR-4的材料其本身就存在着这种,随频率的变化其Er也变化的特性,因此一般情况下,大于2GHZ的使用频率,同时对阻抗又有很高要求的PCB建议使用其它材料。如BT、CE、PTFE.Er比较稳定的材料。同时我认为在目前传输类产品上改良的LOWDK材料还是能满足性能要求的,包括宽带产品。目前国内的厂家也在加紧这方面的研究,但目前至少不是很成熟。国外比较成熟如日本HITACHI、美国的BI等,但成本压力较大。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,通信产品目前集成化的趋势也比较明显,在PCB上就体现出高层数,而为保证信号线的阻抗匹配,相应的介质也上来了,板也越来越厚。如24层的背板6mm厚甚至更厚。(已有客户想在年内突破30层8mm)为有效的控制板厚低Er的材料也孕育而生,且进入比较成熟的阶段。LowDk&HighTg的材料Er在3.53.8Tg160180有效的控制板厚和Z方向上的膨胀。我们目前已经和部分客户对HITACHI的LOWDK材料进行了认证,为进一步的批量加工做更充分的准备。目前大规模推广的瓶颈为材料成本的压力。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,PCB板材介电常数介电质介电常数真空1.0玻璃纤维(GLASS)6.5环氧树脂(Epoxy)3.5FR44.45.2聚四氟乙烯(PTFE)2.1PTFE/Glass2.22.6聚氰酸树脂(C.E.)3.0C.E./Glass3.23.6C.E./Quartz2.83.4聚亚硫胺(Polyimide)3.2Polyimide/Glass4.04.6Polyimide/Quartz3.53.8BismaleimideTriazine(BT)3.3BT/Glass4.0Alumina9.0石英(Quartz)3.9以上数据是在1MHz的条件下测得的,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,H(介质层厚度)该因素对阻抗控制的影响最大故设计中如对阻抗的宽容度很小的话,则该部分的设计应力求准确,FR-4的H的组成是由各种半固化片组合而成的(包括内层芯板),一般情况下常用的半固化片为:1080厚度0.075MM、7628厚度0.175MM、2116厚度0.105MM。.,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,在多层PCB中H一般有两类:A内层芯板中H的厚度:虽然材料供应商所提供的板材中H的厚度也是由以上三种半固化片组合而成,但其在组合的过程中必然会考虑三种材料的特性,而绝非无条件的任意组合,因此板材的厚度就有了一定的规定,形成了一个相应的清单,同时H也有了一定的限制。如0.17mm1/1的芯板为2116*1如0.4mm1/1的芯板为1080*2+7628*1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,B多层板中压合部分的H的厚度:其方法基本上与A相同但需注意铜层的损失。举例:如GROUNDGROUND或POWERPOWER之间用半固化片进行填充,因GROUND、POWER在制作内层的过程中铜箔被蚀刻掉的部分很少,则半固化片中树脂对该区的填充会很少,则半固化片的厚度损失会很少。反之如SIGNALSIGNAL之间用半固化片进行填充SIGNAL在制作内层的过程中铜箔被蚀刻掉的部分较多,则半固化片的厚度损失会很大。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,因此理论上的计算厚度与实际操作过程所形成的实际厚度会有差异。故建议设计时对该因素应予以充分的考虑。同时我们在客户资料审核的岗位也有专人对此通过软件进行计算和校对。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,W(设计线宽)该因素一般情况下是由客户决定的。但在设计时请充分考虑线宽对该阻抗值的配合性,即为达到该阻抗值在一定的H、Er和使用频率等条件下线宽的使用是有一定的限制的。当然阻抗控制不仅仅是上述几因素,上面所提的只是比较而言影响度较大的几因素,也是从PCB的制造厂商的角度来看待该问题的。,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,以下是我们在高多层PCB实际生产加工过程中,总结出来的一些高多层PCB的结构示例,但必须说明的是:这仅仅是一点,不足以说明一面的问题,仅仅是建设性的参考。由于时间和篇幅的限制在此处没能将一些目前已经成为趋势的做法列出如内层使用H/H(半Oz)铜箔、LowDK材料其中的一些数值是比较粗略的计算结果,实际运用时还需根据实际的情况进行细化。考虑到客户的需求基本上还是高多层能薄一点,因此在高层的结构中我们尽可能的举厚度比较适中的结构。20层以上由于结构更加复杂,同时是客户与我们共同努力的结果,因此在实际加工的过程中,根据客户的具体要求再做具体的探讨。如24层6mm、30层6-8mm.,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,2.0mm8层板的通常配置1080+76281080+76281080+76281080+7628,其阻抗值一般为两种情况:MicrostripLine=8milZo=70左右OffsetStripline有两种可能1.Line=8milZo=45左右2.Line=8milZo=50左右3.如为背板的设计则还有另一种情况针对不同的需要可以对左示的结构进行更改而得。,0.31/1,0.31/1,0.31/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,3.0mm8层板的通常配置1080+7628*27628*27628*21080+7628*2,其阻抗值一般为两种情况:MicrostripLine=8milZo=80左右OffsetStripline有两种可能1.Line=8milZo=58左右2.Line=8milZo=68左右3.如为背板的设计则还有另一种情况针对不同的需要可以对左示的结构进行更改而得。,0.51/1,0.51/1,0.51/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,2.0mm10层板的通常配置1080+76287628+10801080*27658+10801080+7628,其阻抗值一般为以下几种情况:MicrostripLine=8milZo=70左右OffsetStripline有两种可能1.Line=8milZo=33左右2.Line=8milZo=47左右3.如为背板的设计已经调整内部地电的排列还有其他的一些情况出现。针对StriplineZo偏小的情况一般是压缩Microstrip的介质厚度来增加Stripline的介质厚度满足Zo的需求针对不同的需要可以对左示的结构进行更改而得。,0.21/1,0.21/1,0.21/1,0.21/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,2.0mm12层板的通常配置1080*21080*21080*21080*21080*21080*2,其阻抗值一般为以下几种情况:MicrostripLine=8milZo=50左右OffsetStripline有两种可能1.Line=8milZo=30左右2.Line=8milZo=33左右3.如为背板的设计以及调整内部地电的排列还有其他的一些情况出现。针对StriplineZo偏小的情况一般是增加Stripline的介质厚度满足Zo的需求,通常50ohm的需求该种板会在3.0mm厚度。针对不同的需要可以对左示的结构进行更改而得。,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,3.0mm14层板的通常配置1080+76281080+76281080+76281080+76281080+76281080+76281080+7628,其阻抗值一般为以下几种情况:MicrostripLine=8milZo=70左右OffsetStripline有两种可能1.Line=8milZo=33左右2.Line=8milZo=40左右3.如调整内部地电的排列还有其他的一些情况出现。针对StriplineZo偏小的情况一般是缩小Microstrip的介质厚度,同时缩小地地或电电之间的介质厚度来增加Stripline的介质厚度满足Zo的需求,包括采用不同厚度芯板进行压合的方法。针对不同的需要可以对左示的结构进行更改而得。,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,16层3.0mm的结构。1080+21161080+21162116*22116*22116*22116*21080+21161080+2116,其阻抗值一般为以下几种情况:MicrostripLine=8milZo=60左右OffsetStripline有几种可能当Line=8mil时Zo值在33-50.如调整内部地电的排列还有其他的一些情况出现。针对StriplineZo偏小的情况一般Backboard设计Top&Bom层是无Microstrip要求,因此调整它们的介质厚度,调整地地或电电之间的介质厚度来增加Stripline的介质厚度满足Zo的需求,包括采用不同厚度芯板进行压合的方法。针对不同的需要可以对左示的结构进行更改。,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,18层3.0mm厚度的结构.各层之间的半固化片全部使用1080*2,从此种结构的特性上来看MicrostripLine=8milZo=50左右比较符合常规要求,但OffsetStripline则可能太小。针对StriplineZo偏小的情况,一般Backboard设计Top&Bom层是无Microstrip要求,因此调整它们的介质厚度,调整地地或电电之间的介质厚度来增加Stripline的介质厚度满足Zo的需求。包括采用不同厚度芯板进行压合的方法通过局部的调整来满足要求。针对不同的需要可以对左示的结构进行更改。,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,18层3.8mm厚度的结构.1080+76282116*21080+7628,从此种结构的特性上来看MicrostripLine=8milZo=70左右,比一般常规的要求偏大,但OffsetStripline则可能偏小。针对StriplineZo偏小的情况,一般Backboard设计Top&Bom层是无Microstrip要求,因此调整它们的介质厚度,调整地地或电电之间的介质厚度来增加Stripline的介质厚度满足Zo的需求。包括采用不同厚度芯板进行压合的方法通过局部的调整来满足要求。针对不同的需要可以对左示的结构进行更改。,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,20层3.0-3.2mm厚度的结构.各层之间的半固化片全部使用1080*2,此种结构阻抗的状况和调整方法与18层3.0mm的情况基本相同,主要的问题是Stripline偏小。,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,深圳市深南电路有限公司ShenZhenShenNanCircuitsCo.,Ltd,20层4.0mm左右厚度的结构.标注的地方为1080+2116,其余的结构为1080+7628,从此种结构的特性上来看,一般情况是属于backboard的设计因此Microstrip就没了,OffsetStripline的Zo=33-50(依旧设计的层次排列)如想得到50则在设计上一定要处理好一些问题,且并非每个信号层都能控制到。针对不同的需要可以对左示的结构进行更改。,0.21/1,0.21/1,0.21/1,0.21/1,0.21/1,0.

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论