altium designer 常见错误及处理_第1页
altium designer 常见错误及处理_第2页
altium designer 常见错误及处理_第3页
altium designer 常见错误及处理_第4页
altium designer 常见错误及处理_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电气检查如何处理孔大小约束(min=1 mil) (max=100 mil) (all)最好的答案发生此错误的原因是PCB中钻孔的大小与PCB规则中的设置大小冲突。有两种解决方法:1)变更规则检查内容,不再报告钻孔大小错误冲突。快捷键T D打开“规则检查”窗口,删除Rules To Check中Hole Size后面两个框中的复选标记,以便不再报告这些错误。2)更新钻头尺寸规则,使钻头正常化。快捷键D R打开“编辑规则”窗口,在Design Rules中找到Hole Size,然后双击以打开该窗口进行规则编辑。您可以将最大值和最小值变更为包含PCB的钻孔的最大和最小大小。un-routed net constraint(all)错误T D,检查工具内的设计规则ALTIUM DESIGNER导入PCB时some nets were not able to matched。Try to match these manualy?具体的解决方案包括:解决方案1:如果创建新的PCB文件,此问题会在再次更新时发生。有些网络先发表个人意见,然后更改原理图。如果最初更新过PCB,则可以从项目中删除PCB文件。确认包检查等没有问题,然后更新PCB文档即可。兄弟也使用AD6解决方案2:只要再试一次,更新PCB文档,就可以慢慢浏览。一些问题是从项目中删除PCB文件并创建新的PCB文件,检查包等没有问题Silk to silk (clearance=10mil mil)错误报告Altium Designer PCB如何取消SilkToSilkClearance和silk screen component pad clearance显示的距离?例如,如果文字间距设定为0.254mm,则PCB文字之间会出现白色文字(例如0.254mm)。最好的答案这意味着手续费太近了,可以把设定值改小一点设定via的尺寸。每个配置都是设定的值绘制PCB时经常会发生这种情况,即使规则中设定的内径为0.3mm,外径为0.6mm。放置孔时,它仍然是默认值。绕线结束后可以整体修改,但绕线过程中非常痛苦。这是一个简单的方法。变更规则中Via的标注变更标注后放置Via,标注会保留为预设您可以单击Via放置过孔,但保持不变,按Table键更改默认尺寸,然后放置内径为0.3mm,外径为0.6mm。设定路径时,按2可以轻松放置孔,并可以使用上述方法变更预设大小如何分别设置铜和信号线之间的间距将s更改为nAltium designer 09PCB如何添加新的网络标签最好的答案Design_NetList_Edit Nets.向中间栏点Add添加新网络如何设定PCB主机板针脚安全间隔?clearance clearance constraint(gap=10 mil)(all)最好的答案封装图中的接脚间距与设定的安全距离冲突

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论