北京理工大学数电期末试卷[含答案]_第1页
北京理工大学数电期末试卷[含答案]_第2页
北京理工大学数电期末试卷[含答案]_第3页
北京理工大学数电期末试卷[含答案]_第4页
北京理工大学数电期末试卷[含答案]_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

课程编号:ELC06011北京工业大学,2010-2011学年第二学期2009级数字电子技术基础b期末考试试题卷a注意:问题的答案必须写在答题纸上,问题和草稿纸上的答案无效。班级编号的名称和等级填空1.这些输出可以直接互连以下门电路中的bcde。如果输出不能相互连接,为什么?输出显示低阻抗。如果连接,如果一个栅极工作在高电平,一个栅极工作在低电平,过电流将在两个栅极内形成并损坏器件67。一)普通TTL门电路;公共的互补金属氧化物半导体门电路;(三)业主立案法团大门;d)三态输出门;外径闸门。2.4位数模转换器的分辨率为1/15 1/(2 n-1)。如果参考电压VREF=6V,当输入代码为0110时,输出电压为6/16*(8*0 4*1 2*1 1*0)=2五.3.随机存取存储器,存储容量为2K8位,有11条地址线(十多条地址线是2的几倍)和8条数据线;如果用1K4位内存实现上述存储容量,则需要4块。4.模数转换器一般需要经过采样、保持、量化四个过程。模数编码。5.单稳态触发器输出脉冲的频率取决于,输出脉冲的宽度取决于。6.施密特触发器有2个稳定状态,单稳态触发器有1个稳定状态,多谐振荡器有0个稳定状态。7.7设计的组合逻辑电路。只读存储器如图T1所示,逻辑函数和的表达式被写入。=(m1,m2,m6),=(m0,m1,m5).图T1二、(10分)以下类型被简化为最简单的和或形式,并且该方法不受限制。1.2.约束条件:空调制冷系数=0答案很简单。三,(10分)众所周知,图T3中的(a)(b)(c)是TTL门电路,而(d)(e)是互补金属氧化物半导体门电路,并且分别写入每个电路的输出状态(0或1或高电阻)或输出表达式。(a)高VL代表低(b)cmos,高阻抗互补金属氧化物半导体高阻抗图T3四、(10分)一个4位并行加法器74LS283(图T4)和异或门被用来设计一个加/减运算电路。当控制信号M=0时,输入的两个四位二进制数相加(y3y 2y 1y 0=a3a 1a 0 B3 B2 B1 b 0);当M=1时,输入的两个四位二进制数被减去(Y3Y2Y1Y0=A3A2A1A0-B3B2B1B0)。图T4关键:减法是补码1XorXorXorXorM学士学位五,(10分)由编码器74LS148和数据选择器74LS151形成的逻辑电路如图T5所示。当输入时,试着分别写出所示电路的输出表达式(需要分析过程)。74LS148和74LS151菜单分别显示在表T5-1和T5-2中。表T5-1 74LS151菜单投入输出Y100000D00001D10010D20011D30100D40101D50110D60111D7图T5表T5-2 74LS148菜单投入输出11111101111111111101000001000100110001101010001110111000111110010001111110110001111111101000111111111110就我个人而言,我建议写下常见设备的逻辑关系。你可以知道74LS148编码器,74LS151数据选择器对于数据选择器例如,众所周知,输出D0是A2A1A0,D1是A2A1A0然后我们简单地写出它的逻辑表达式F=EN(D0A1A2A0 D1A2A1A0.接下来是编码器观察输出为0的点Y2=I7 I6I7 I5 I6I7 I4 I5 I6I7其余的一样,不要重复分别代入D0-D7得到输出六,(15分)该电路如图T6所示,其中。1.解释由555定时器构成的电路名称,计算输出频率,并计算输出占空比q。多谐振荡器,占空比q=R1/(R1R2)f=1/(R1 2 * R2)* c * LN22.分析了由触发器FF0、FF1和FF2组成的时序电路的功能。写出驱动方程、状态方程、输出方程,画出状态转换图,检查电路是否能自行启动,并说明电路功能。图T6首先是d触发器,qn1=d。首先写Q0,Q1,Q2,D0,D1,D2D0=Q1Q2 D1=Q1Q2 D2=Q0Q2q0n 1=q1n q2n q1n 1=q1nq2n q2n 1=q0n q2n列出真值表Q0nQ1nQ2nQ0n 1Q1n 1Q2n 1000001001010010011011100100000不完全补救101010110010111100绘制状态转换图由于形成了回路,自启动是可能的。该函数相当于一个二进制计数器。输出Y=Q0n七,(15分)图T7示出了由两个四位同步二进制加法计数器74LS161组成的计数器。74LS161的菜单如表T7所示。1.测试分析电路连接到二进制计数器。两片之间的二进制数是多少?2.它是同步计数器还是异步计数器?异步(时钟不相同)3.输出与脉冲的频率比?1:164.绘制第二件74LS161(二)的状态转换图。图T7表T7 74LS161菜单其中:切片1的Q2和切片2的Q2都被设置为零为1,当切片1携带时,切片2被激活,也就是说,切片1从0000-1111切片2变为1。不难看出,当片2为0100时,片1在0100被设置为零,即4164=68位,片1为16位,片2为4位八、(10分)尝试JK触发器设计一个三位计数器,其状态转换表如表T8所示。(要求明确说明设计过程)。计数顺序电路状态进位输出000001001020110301004110051110610107100180000表T8参考书中的P156进位一氧化碳=Q2Q1Q0使用JK触发器Qn 1=JQn KQn根据时序图制作卡诺图000111100001(对应于n 1)0110101101000100101111遵守JK触发公式我们

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论