基于Verilog HDL多功能代码转换电路的设计_第1页
基于Verilog HDL多功能代码转换电路的设计_第2页
基于Verilog HDL多功能代码转换电路的设计_第3页
基于Verilog HDL多功能代码转换电路的设计_第4页
基于Verilog HDL多功能代码转换电路的设计_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

大作业2-基于Verilog HDL多功能代码转换电路的设计1、转换电路的功能表输入8421码输出余3码(当控制信号为00)2421码(当控制信号为01)格雷BCD码(当控制信号为10)00000011000000000001010000010001001001010010001100110110001100100100011101000110010110001011011101101001110001010111101011010100100010111110110010011100111110002、Verilog HDL模块module dzy(X,sel,Y);input 4:1 X; /输入的8421码input 2:1 sel; /控制信号output 4:1 Y; /输出的码reg 4:1 Y;always (X or sel)case (sel) 2b00 : Y=X+4b0011; /转换成余3码 2b01 : /转换成余2421码 if(X4b0101) Y=X; else Y=X+4b0110; 2b10: /转换成格雷BCD码 case(X) 4b0000: Y=4b0000; 4b0001: Y=4b0001; 4b0010: Y=4b0011; 4b0011: Y=4b0010; 4b0100: Y=4b0110; 4b0101: Y=4b0111; 4b0110: Y=4b0101; 4b0111: Y=4b0100; 4b1000: Y=4b1100; 4b1001: Y=4b1000; endcase endcase endmodule2、功能仿真3、 RTL综合结果并生成逻辑符号4、小结使用逻辑门设计电路,逻辑门可以组合使用实现复杂的逻辑运算,直观容易理解,但画图过程比较繁琐。使用Verilog HDL编写程序,比较严谨,逻辑思维较强 。经过这次作业,我

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论