数字时钟设计原理_第1页
数字时钟设计原理_第2页
数字时钟设计原理_第3页
数字时钟设计原理_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字时钟设计示意图一.实验的目的设计了一种多功能数字电路。其基本功能是:精确计时,以数字形式显示分、秒;(2)分钟和秒钟的计时要求是60进位;校正时间。二。设计框图和工作原理拆分显示秒显示计秒器秒解码器分频器振荡器计时电路分数计数器时间解码器1s振荡器产生具有高稳定性的高频脉冲信号作为数字时钟的时间基准(系统时钟),然后通过分频器输出标准的第二脉冲信号。当第二个计数器达到60后,它携带分钟计数器。当分钟计数器达到60后,它又开始计数。计数器的输出通过解码器发送到显示器。当定时出现错误时,可以使用定时电路进行校准。三。设计计划1.振荡器的设计振荡器是数字时钟的核心。振荡器的稳定性和频率的准确性决定了数字时钟计时的准确性。应时晶体通常用于形成振荡器电路。一般来说,振荡器的频率越高,时序精度越高。这里我们选择一个由集成电路定时器555和RC组成的多谐振荡器。这里,选择555多谐振荡器输出振荡频率为v0=1 khz的脉冲。电路参数如下图所示。2.分频器的设计分频功能可以通过选择3个芯片级集成电路计数器74LS90来完成。因为每个芯片被1/10分频,所以所需的频率信号可以通过级联三个芯片得到,即第一个芯片的Q3输出频率为100赫兹,第二个芯片的Q3输出为100赫兹,第三个芯片的Q3输出为10赫兹。分频器电路如下图所示:3.分秒计数器的设计分计数器和秒计数器是模M=60的计数器,它们的计数规则是:00-01-58-59-00选择74LS92作为10位计数器,选择74LS90作为位计数器。然后将它们级联形成模数M=60的计数器。第二个计数电路如下:74LS90的原理图如下:74LS92的原理图如下:4.定时电路的设计当数字时钟通电或计时出错时,需要校正时间(或校准时间)。上学时间是数字钟的基本功能。普通电子表有计时功能,如小时、分钟和秒钟。为了简化电路,这里只进行一分钟的校准。当按键被按下时,与非门U4D的引脚4输入低电平,与非门U4A的引脚8输出下降沿脉冲,触发分计数器的计数,从而实现校准功能。下图显示了校准电路:5.显示电路的设计三个74LS48芯片分别以每秒10位、10位和10位的速度对计数器的输出进行解码,然后通过数码管显示,计数器74LS90的Q0端直接连接到发光二极管,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论