数电课设数字频率计设计报告_第1页
数电课设数字频率计设计报告_第2页
数电课设数字频率计设计报告_第3页
数电课设数字频率计设计报告_第4页
数电课设数字频率计设计报告_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字频率计 班级:081班 指导老师:XXX XXX 学生:A B C 学号:A B C一 内容提要:数字频率计是一种用十进制数字显示被测信号频率的数字测量仪器.它的基本功能是测量正弦信号.方波信号,尖脉冲信号及其他各种单位时间内变化的物理量.本文粗略讲述了我在本次实习中的整个设计过程及收获。讲述了数字频率计的工作原理以及其各个组成部分,记述了我在整个设计过程中对各个部分的设计思路、对各部分电路设计方案的选择、元器件的筛选、以及对它们的调试、对调试结果的分析,到最后得到比较满意的实验结果的方方面面 。二 设计内容及要求:要求设计一个简易的数字频率计,其信号是给定的脉冲信号,是比较稳定的。1. 测量信号:方波 ;2. 测量频率范围: 1Hz9999Hz ; 10KHz9999KHz;3. 显示方式: 4位十进制数显示;4. 时基电路由 555 定时器及分频器组成, 555 振荡器产生脉冲信号,经分频器分频产生的时基信号,其脉冲宽度分别为: 1s, 0.1s;5. 当被测信号的频率超出测量范围时,报警.三 设计思路及原理:数字频率计由四部分组成:时基电路、闸门电路、逻辑控制电路以及可控制的计数、译码、显示电路。由555 定时器,分级分频系统及门控制电路得到具有固定宽度T的方波脉冲做门控制信号,时间基准T称为闸门时间.宽度为T的方波脉冲控制闸门的一个输入端B.被测信号频率为fx,周期Tx.到闸门另一输入端A.当门控制电路的信号到来后,闸门开启,周期为Tx的信号脉冲和周期为T的门控制信号结束时过闸门,于输出端C 产生脉冲信号到计数器,计数器开始工作,直到门控信号结束,闸门关闭.单稳1的暂态送入锁存器的使能端,锁存器将计数结果锁存,计数器停止计数并被单稳2暂态清零. (简单地说就是:在时基电路脉冲的上升沿到来时闸门开启,计数器开始计数,在同一脉冲的下降沿到来时,闸门关闭,计数器停止计数.同时,锁存器产生一个锁存信号输送到锁存器的使能端将结果锁存,并把锁存结果输送到译码器来控制七段显示器,这样就可以得到被测信号的数字显示的频率.而在锁存信号的下降沿到来时逻辑控制电路产生一个清零信号将计数器清零,为下一次测量做准备,实现了可重复使用,避免两次测量结果相加使结果产生错误.) 若T=1s,计数器显示fx=N(T时间内的通过闸门信号脉冲个数) 若T=0.1s,通过闸门脉冲个数位N时,fx=10N,(闸门时间为0.1s时通过闸门的脉冲个数).也就是说,被测信号的频率计算公式是fx=N/T.由此可见,闸门时间决定量程,可以通过闸门时基选择开关,选择T大一些,测量准确度就高一些,T小一些,则测量准确度就低.根据被测频率选择闸门时间来控制量程.被测信号频率通过计数锁存可直接从计数显示器上读出.在整个电路中,时基电路是关键,闸门信号脉冲宽度是否精确直接决定了测量结果是否精确.因此,可得出数字频率计的原理框图如下:闸 门显 示 器译 码 器锁 存 器计 数 器被 测 信 号IIIIIVVII逻 辑 控 制 电 路 时 基 电 路 ITIIIIIN锁存信号IV清零信号V四:设计分析1. 时基电路其基本电路图如下:它由两部分组成: 第一部分为555定时器组成的振荡器(即脉冲产生电路),要求其产生1000Hz的脉冲.振荡器的频率计算公式为:f=1.43/(R1+2*R2)*C),因此,我们可以计算出各个参数通过计算确定了R1取430欧姆,R2取500欧姆,电容取1uF.这样我们得到了比较稳定的脉冲第二部分为分频电路,主要由74LS90组成因为振荡器产生的是1000Hz的脉冲,也就是其周期是0.001s,而时基信号要求为0.1s和1s因此,利用10分频的电路比较好.分频后的脉冲宽度计算公式为:tw=T(T为振荡器的周期),而其周期T1=10T,所以一级分频后tw=0.001s,T1=0.01s.依次类推0.1s的脉冲宽度需要三次分频,1s的脉冲宽度需要四次分频.分频电路如下:其中一级分频后的波形如下:(注:上面的波形为振荡器产生) 。由此可见,设计的电路是正确的.附1 74LS90各管脚作用:2. 逻辑控制电路根据原理框图所示波形,在时基信号 II 结束时产生的负跳变用来产生锁存信号IV,锁存信号IV的负跳变又用来产生清零信号V,脉冲信号IV和V可由两个单稳态触发器74LS121产生,它们的脉冲宽度由电路的时间常数决定。设锁存信号IV和清零信号V的脉冲宽度tw相同,根据tw=0.7Rext*Cext可以计算出各个参数。这样当脉冲从A1端输入可以产生锁存信号和清零信号,其要求刚好满足IV和V的要求,当手动开关按下时,计数器清零。其电路图如下:锁存信号波形比较如下:注:上面的波形为输入信号清零信号调试如下:注:上面的波形为输入信号由调试波形可以看出设计的电路是正确的。附2 74LS121的用法它是单稳态触发器,它有两个负跳沿触发输入和一个可作为禁止输入使用的正跳沿触发输入,它可提供互补的输出脉冲。外部元件的接法:外接电容接在Cext和Rext两引脚之间;如用内接定时电阻,需将引脚Rint接Vcc;为了改善脉冲宽度的精度和重复性可在Cext和Rext/Cext之间接一外接电容。并将Rint开路。适当选择定时元件。需出脉冲宽度可以变化于40ns和28s之间。如不接定时元件(Rint引脚接Vcc,而使Cext和Rext/Cext引脚开路),输出脉冲宽度一般可达30ns或35ns,可以作直接耦合触发复位信号使用。输出脉冲宽度可由如下关系式确定:tw=0.7Rt*Cext 。3译码显示电路译码显示电路取用7447七段显示译码器,此电路比较常用,在此并不赘述。4计数、译码、显示电路原理电路图如下:附3 74LS273的用法5报警系统本电路要求用4位数字显示,最高显示为9999。因此,超过9999就要求报警,即当千位达到9(即1001)时,如果百位上再来一个时钟脉冲(即进位脉冲),就可以利用此来控制蜂鸣器报警。电路如下:五.使用的元器件l 元件名称l 规格及用途l 数量74LS90N时基电路474LS90D计数器474LS273N锁存器274LS47D译码器474LS121逻辑控制电路274LS00(与非门)闸门174LS08与门4555定时器产生1000Hz脉冲1蜂鸣器报警系统1七段显示器显示频率值4电容2.0nF2电容1uF, 0.01uF各1个电阻10k2电阻500 3.3k 430各1个三输入与门U16 AND31六参考文献1、 安德宁 赵廷瑞 编注. 数字电路与逻辑设计实验技术 .北京邮电学院出版社2、高吉祥 主编 电子技术基础实验与课程设计 电子工业出版社 2002.23、谢自美 主编 电子线路设计.实验.测试(第二版)华中科技大学出版社 2000.7七心得体会本次实习是我到目前为止最头疼也是收获最大的一次实习。我是机械专业的学生,设计是我们将来必需的技能,这次实习恰恰给我们提供了一个应用自己所学知识的机会,从到图书馆查找资料到对电路的设计对电路的调试再到最后电路的成型,都对我所学的知识进行了检验。可以说,本次实习有苦也有甜。设计思路是最重要的,只要你的设计思路是成功的,那你的设计已经成功了一半。因此我们应该在设计前做好充分的准备,像查找详细的资料,为我们设计的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论