任务2+全加器设计.ppt_第1页
任务2+全加器设计.ppt_第2页
任务2+全加器设计.ppt_第3页
任务2+全加器设计.ppt_第4页
任务2+全加器设计.ppt_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

任务2全加器设计,任务21位二进制全加器电路设计,知识点1.用case语句设计全加器2.用混合法设计全加器(层次设计)3.用元件例化语句设计全加器技能点1.掌握各种输入法2.掌握QuartusII软件设计流程,【任务分析】,即考虑两个1位二进制数相加及高位进位,又考虑来自低位进位数相加的运算电路,称为1位全加器。,全加器真值表,SABCiCoABCi(A+B),【相关知识】,1、利用case语句进行设计,case语句是分支语句的一种,case语句不同于if语句,它是根据所满足的条件直接执行多项顺序语句中的一项,没有优先级。case语句常用来描述总线、编码和译码的行为。case语句的结构如下:case表达式iswhen选择值=顺序语句;when选择值=顺序语句;whenothers=顺序语句;endcase;,使用case语句需注意以下几点:1)条件句中的选择值必须在表达式的取值范围内。2)除非所有条件句中的选择值能完整覆盖case语句中表达式的取值,否则最末一个条件句中的选择必须用“others表示。3)case-语句中每一条语句的选择只能出现一次,不能有相同选择值的条件语句出现。4)case语句执行中必须选中,且只能选中所列条件语句中的一条。这表明case语句中至少要包含一个条件语句。,libraryieee;useieee.std_logic_1164.all;entityfadderisport(Ai:inbit_vector(2downto0);Bi:outbit_vector(1downto0);endfadder;architecturert1loffadderisbeginprocess(Ai)begincaseAiiswhen000=BiBiBiBiBiBiBiBinull;endcase;endprocess;endrt1l;,全加器case语句设计源程序,2、全加器的混合输入法设计,从任务1设计半加器可以知道,其逻辑运算为:,SABCoAB,而全加器的逻辑运算式为:,SABCiCoABCi(A+B),其对应的符号为:,从全加器的逻辑运算式可以看出,在设计时完全可以考虑用两个半加器的符号加一个或门构成全加器。,因此可以这样设计全加器,先建立全加器的项目文件,在其底层设计好半加器(这里用文本输入,也可以采用原理图输入),并生成其对应的符号,以供用原理图设计全加器的顶层文件时调用。设计好的全加器原理图如下图所示。,3、用元件例化语句设计全加器,元件例化就是一种连接关系,将预先设计好的设计实体定义为一个元件,然后利用特定的语句将此元件与当前设计实体中的端口相连接,从而为当前设计实体引入一个新的低层的设计单元。元件例化语句由元件声明和元件例化两部分组成。元件声明是将一个现成的设计实体定义为元件,即完成元件的封装;元件例化是对元件声明中定义的元件端口与当前设计实体端口或信号连接关系的说明。其格式如下:元件声明component元件名gen

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论