MOSFET常见失效的机理讨论.ppt_第1页
MOSFET常见失效的机理讨论.ppt_第2页
MOSFET常见失效的机理讨论.ppt_第3页
MOSFET常见失效的机理讨论.ppt_第4页
MOSFET常见失效的机理讨论.ppt_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOSFET封装常见失效的机理讨论,JennyWuJan,2010,本文仅讨论与封装相关的失效,I.DVDS,一定偏置条件下Vds的变化值,是考核产品在应用过程中的散热能力的重要指标。假设不考虑芯片和框架本身的影响,DVDS的大小取决于封装后的焊料层的情况。经学者分析,整体空洞和单个空洞的大小对DVDS均有明显的影响。,机理讨论1-最高结温的限制,引自唐穗生功率MOSFET的封装失效分析事实上,空气的导热性能远不如金属和合金焊料。当焊料中存在空洞时,芯片与框架的接触面积和散热情况将受到影响,从而导致芯片局部温度升高,此后PN结的结温也同时升高。由于材料的最高结温是一定的(如硅材料的最高结温Tjm=6400/(10.45+ln),而PN结的正向电流与温度成正比关系12:Ie(Eg-qV)/kT。因此,当结温升高时,其结电流就会进一步加大,从而将造成恶性循环使结温超过最高限制值而烧毁芯片。因此,合理控制装配过程中的焊料空洞,就能提高芯片的散热性能,从而使器件的温升降低,工作性能更有保障。,机理2应力裂纹有学者利用计算机有限元模拟了器件的散热过程。,当热传递到芯片/焊料界面时,如果界面接触良好,热将直接传到散热片上,散热片将热量散发出去,从而达到散热目的。当焊料中有空洞存在时,空气的热阻挡作用使得此区域的热传导性能下降,无法散发出去的热将积累并聚集在此区域。经过一定周期的热循环之后,热集中将使此局部区域温度升高。空洞中气体的存在会在热循环过程中产生收缩和膨胀的应力作用,空洞存在的地方成为应力集中点,并成为产生应力裂纹的根本原因。热集中加剧了裂纹扩展并导致芯片短路,在大电流的冲击下最终导致芯片发生EOS。,空气为热的不良导体空洞的存在热集中局部温度升高气体产生收缩和膨胀应力应力集中热集中,大电流冲击,芯片发生EOS,总结,IIshort,与封装相关的失效原因:芯片碎裂、crateringundergateorsourcewirebonds、湿气进入、gatewiremisplaced、ESD等Overbonding芯片内部的BPSG甚至Si层被损坏芯片碎裂的机理:内因:芯片本身的强度外因:应力集中,内因芯片强度,芯片强度呈正态分布,应设法将较低强度的芯片尽早剔除。,引起应力集中的原因,分层封装体中各种材料的热膨胀系数不匹配,瞬间受热时引起分层,严重时引起芯片裂纹。封装树脂耐湿性差,受热时水分气化体积倍增,使得界面发生剥离,严重时引起裂纹划痕减薄、划片、装片过程。,III.雪崩击穿,三极管的工作原理,晶体管:用不同的掺杂方式在同一个硅片上制造出三个掺杂区域,并形成两个PN结,就构成了晶体管.为电流控制的器件。仅需很小的电流维持基极发射极的正向偏置,即可开启BJT,在集电极引出端获得很大的输出电流。晶体管分类:NPN型管和PNP型管,三极管的输出特性曲线,输出特性曲线:描述基极电流IB为一常量时,集电极电流iC与管压降uCE之间的函数关系。输出特性可分为三个区截止区:发射结和集电结均为反向偏置。IE0,IC0,UCEEC,管子失去放大能力。如果把三极管当作一个开关,这个状态相当于断开状态。饱和区:发射结和集电结均为正向偏置。在饱和区IC不受IB的控制,管子失去放大作用,UCE0,IC=ECRC,把三极管当作一个开关,这时开关处于闭合状态。放大区:发射结正偏,集电结反偏。,在严峻的动态条件下,du/dt通过相应电容引起的横向电流有可能足够大。此时这个寄生的双极性晶体管就会起动,有可能给MOSFET带来损坏。,二极管的工作原理,稳态下的工作:正向导通,反向截止但当其反向电压大于反向击穿电压时,二极管就会发生击穿现象。二极管的击穿分为雪崩击穿和齐纳击穿。导致反向击穿的一个机制是avalanchemultiplicationPN结的动态特性很复杂,在一段时间内可能会失去反向阻断的功能。,Avalanchemultiplication,导致反向击穿的一个机制是avalanchemultiplication。考虑一个反向偏置的PN结。耗尽区随着偏置上升而加宽,但还不够快到阻止电场的加强。强大的电场加速了一些载流子以非常高的速度穿过耗尽区。当这些载流子碰撞到晶体中的原子时,他们撞击松的价电子且产生了额外的载流子。因为一个载流子能通过撞击来产生额外的成千上外的载流子就好像一个雪球能产生一场雪崩一样,所以这个过程叫avalanchemultiplication。反向击穿的另一个机制是tunneling。Tunneling是一种量子机制过程,它能使粒子在不管有任何障碍存在时都能移动一小段距离。如果耗尽区足够薄,那么载流子就能靠tunneling跳跃过去。Tunneling电流主要取决于耗尽区宽度和结上的电压差。Tunneling引起的反向击穿称为齐纳击穿。,正常状态下的MOSFET特性,Mosfet工作原理,Mosfet的截止状态:Vgs=0,Vds0,P基区与N漂移区之间P-N结反偏,漏源(DS)之间无电流通过。Mosfet的导通状态:Vgs0,当VgsVth时P区反型,P-N结消失,漏源导通。,N-chMOSFET的工作原理,Id-Vdscurve,MOSFET雪崩击穿的微观分析,在MOSFET内部各层间存在寄生二极管、晶体管(三极管)器件。导通时正向电压门槛电压gateoxide下的体表反型形成沟道电子从源极流向漏极(NCH)漏极寄生二极管的反向漏电流会在饱和区产生一个小的电流分量。而在稳态时,寄生二极管、晶体管的影响不大。,MOSFET雪崩击穿的微观分析Cont,Mosfet关断沟道电流(漏极电流)感性负载作用,漏极电压以维持漏极电流恒定。在忽略其它原因时,漏极电流越大电压会升高得越快。如果没有外部钳位电路,漏极电压将持续升高漏极体二极管雪崩倍增产生载流子持续导通模式(SustainingMode)激活寄生晶体管导通MOSFET低压大电流状态雪崩击穿。,Rdson,Soldervoid/poordieattach焊锡膏空洞或芯片粘结不良Cracksinthesolderunderthebonds键合引线下方的焊锡膏开裂Cracksinthebondwires引线开裂Corrosionofthemetal金属腐蚀(purpleplague),Rg-distributedresistenceofgate,功率MOSFET的等效电路(equivalentcircuitmodel),无法直接测得芯片的Rg,因为C点在芯片的内部,而只能通过测GS之间的电阻间接获得。,Rg测试的基本原理,Gate与source之间是一个含有电阻、电容和电感的seriesnetwork,LCR表测得其净阻抗Z和相位角,随后计算Rg=Zcos,1/Cis

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论