毕业设计-基于单片机和fpga的低频数字相位设计1_第1页
毕业设计-基于单片机和fpga的低频数字相位设计1_第2页
毕业设计-基于单片机和fpga的低频数字相位设计1_第3页
毕业设计-基于单片机和fpga的低频数字相位设计1_第4页
毕业设计-基于单片机和fpga的低频数字相位设计1_第5页
已阅读5页,还剩45页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

长春工程学院毕业设计(论文)1核准通过,归档资料。未经允许,请勿外传1引言设计采用单片机和FPGA相结合的电路实现方案。考虑到FPGA具有集成度高,I/O资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运算控制功能,所以采用FPGA和单片机相结合,构成整个系统的测控主体。自1985年XILINX公司推出第一片现场可编程逻辑阵列FPGA至今,FPGA已经成为当今电子设计应用市场上首选的可编程逻辑器件之一。从航空航天到数字信号处理,再到汽车家电等消费领域,无处不见FPGA的身影。而且,随着微电子等工艺的进步,FPGA器件本身的性能逐年在提高,使得FPGA器件与其他同类器件相比更有竞争力。在这个各类电子设计器件百花齐放的时代,广大消费者需要对这些电子设计器件有个更深入地了解,从而为自己的科研学习或工业生产挑选到既能满足各项性能指标要求,又经济实惠的合适的电子设计器件。因此,进行FPGA器件的应用研究并进行各类电子设计产品的性能优势对比分析是一项很有价值和实际意义的工作。随着EDA技术的高速发展,电子系统的设计技术和工具发生了深刻的变化,大规模可编程逻辑器件FPGA的出现,给设计人员带来了诸多方便。利用它进行产品开发,不仅成本低、周期短、可靠性高,而且可以随时在系统中修改其逻辑功能。FPGA器件的成本越来越低,ACTEL公司发布第三代的基于FLASH的可编程逻辑方案。这些新的FPGA芯片最低价将达到15美元,代表了全球最低成本的FPGA,并且相对于基于9JWKFFWVGTYMJG另一种是两个被测信号的相位差对应的时间差T(单位也是01US)。这样,MCU与FPGA之间需要有握手信号,设置两个握手信号RSEL、EN实际上,RSEL和EN是MCU发给FPGA的控制信号,以便通过19根I/O线分时传送两个19BIT数据。由此采用了MCU与FPGA相结合的方案。4系统硬件电路设计41信号整形电路的设计8最简单的信号整形电路就是一个单门限电压比较器如图41所示,当输入信号每通过一次零时触发器的输出就要产生一次突然的变化。当输入正弦波时,每过一次零,比较器的输出端将产生一次电压跳变,它的正负向幅度均受到供电电源的限制,因此输出电压波形是具有正负极性的方波,这样就完成了电压波形的整形工作。761U2ALM39R7VCAINSBINSBIN123JCOGD0K541GD3C2UR6V10KINL39长春工程学院毕业设计(论文)11图41采用单门限触发器的整形电路为了避免过零点多次触发的现象,我们使用施密特触发器组成的整形电路。施密特触发器在单门限电压比较器的基础上引入了正反馈网络。由于正反馈的作用,它的门限电压随着输出电压UO的变化而改变,因此提高了抗干扰能力。电路图如图42所示。图42整形电路42FPGA数据采集电路的设计9FPGA数据采集电路的功能就是实现将待测正弦信号的周期、相位差转变为19位的数字量。FPGA数据采集的硬件电路我们可采用FPGA下载板来实现,该下载板包含FPGA芯片、下载电路和配置存储器,其电路结构可参见对应的FPGA下载板说明书。本电路主要是进行FPGA的硬件描述语言VHDL程序设计。根据系统的总体设计方案,FPGA数据采集电路的输入信号有CLK系统工作长春工程学院毕业设计(论文)12用时钟信号输入端;CLKAA,CLKBB两路被测信号输入端;EN单片机发出的传送数据使能信号,在EN的上升沿,FPGA向单片机传送数据;RSEL单片机发出的传送数据类型信号,当RSEL0时,FPGA向单片机传送被测信号频率数据,当RSEL1时,FPGA向单片机传送被测信号相位差数据。FPGA数据采集电路的输出信号有DATA180FPGA到单片机的数据输出口,由输出控制信号EN和RSEL控制。本数字式相位测量仪的要求是测试并显示输入信号频率范围在20HZ20KHZ,测试并显示信号A、B的相位差,相位差的变化范围为03599,相位差的显示分辨力为01,要求测量相位的绝对误差2。由此可知本设计要求相位测量精度绝对误差2,因此,在所测信号一个周期中,只有计数数值超过180次时才能达到要求。对于被测信号频率为20KHZ时,其周期为50S,在50S内计数值为180次,由此可计算出时间基准信号的频率为20KHZ18036MHZ,所以采用大于36MHZ晶振作为时钟基准信号源,就完全可以满足精度要求。长春工程学院毕业设计(论文)13图43FPGA数据采集电路结构根据系统的总体设计方案,FPGA数据采集电路的输入信号有CLK系统工作用时钟信号输入端;CLKAA,CLKBB两路被测信号输入端;EN单片机发出的传送数据使能信号,在EN的上升沿,FPGA向单片机传送数据;RSEL单片机发出的传送数据类型信号,当RSEL0时,FPGA向单片机传送被测信号频率数据,当RSEL1时,FPGA向单片机传送被测信号相位差数据。FPGA数据采集电路的输出信号有DATA180FPGA到单片机的数据输出口,由输出控制信号EN和RSEL控制。图44FPGA数据采集模块长春工程学院毕业设计(论文)14数据采集电路图如下图45所示图45数据采集电路43单片机数据运算控制电路的设计10单片机数据运算控制电路的功能就是负责读取FPGA采集到的数据,并根据这些数据计算待测正弦信号的频率及两路同频正弦信号之间的相位差,同时通过功能键切换,显示出待测信号的频率和相位差。单片机数据运算控制电路的硬件可由单片机、晶振电路、按键及显示接口电路等组成。在设计中考虑到,单片机具有较强的运算能力和控制能力的特点,因此使用单片机的P0口,P2口及P10、P11、P12、P13接收FPGA送来的对应于正弦信号的周期、相位差的19位数据信号,并在单片机内部完成对这19BIT二进制数据的处理及相关运算。P1口的P17、P16接入两个轻触按键,完成功能选择与设置。P13、P15分别接EN、RSEL。该电路的工作原理是,单片机通过向FPGA发送数据传送指令,使FPGA按照单片机的要求发送数据,同时通过使用单片机的串口,将待显示的数据信息送给数据显示电路显示。其原理图如图46所示。长春工程学院毕业设计(论文)15图46单片机数据运算控制电路44数据显示电路设计5数字显示电路通常由译码器、驱动器和显示器等部分组成。数码显示器是用来显示数字、文字或符号的器件,数码管的显示方式一般有三种第一种是字形重叠式,它是将不同的电极重叠起来,要显示某字符,只需使相应的电极发亮即可,如辉光放电管、边光显示管等。第二种是分段式,数码管是由一些按一定规律排列的颗发光的点阵所组成,利用光点的不同组便可以显示不同的数码。目前应用最为广泛的是七段数字显示器,按发光物质的不同数字显示器可分为以下几类(1)半导体显示器;(2)荧光数字显示器;(3)液体数字显示器;(4)气体放电显示器。LED显示器的可靠性也非常好,单就可靠性,LED的半衰期即光输出量减少到最初值一半的时间大概是1万到10万小时。相反,小型指示型白炽灯的半衰期此处的半衰期指的是有一半数量的灯失效的时间典型值是10万到数千小时不等,具体时间取决于灯的额定工作电流。单片机驱动LED显示有很多方法,按显示方式可以分为静态显示和动态显示。静态显示就是显示驱动电路具有输出锁存功能,单片机将要显示的数据送出后就不再控制LED,直到下一次显示时再传送一次新的数据。只要当前显示的数据没有变化,长春工程学院毕业设计(论文)16就无须理睬数码显示管。静态显示的数据稳定,占用的CPU时间少。静态显示中,每一个显示器都要占用单独具有琐存功能的I/O口,该接口用于笔画段字型代码。这样单片机只要把显示的字型数据代码发送到接口电路,该字段就可以显示要发送的字型。要显示新的数据时,单片机再发送新的字型码。另一种方法是动态扫描显示。动态扫描方法是用其接口电路把所有显示器的8个笔画字段(AG和DP)同名端连在一起,而每一个显示器的公共极COM各自独立接受I/O线控制。CPU向字段输出端口输出字型码时,所有显示器接受相同的字型码,但究竟使那一位则由I/O线决定。动态扫描用分时的方法轮流控制每个显示器的COM端,使每个显示器轮流电亮。在轮流点亮过程中,每位显示器的点亮时间极为短暂,但由于人的视觉暂留现象及发光二极管的余辉效应,给人的印象就是一组稳定的显示数据。整个系统硬件电路中,单片机MCU与FPGA进行数据交换占用了P0口、P1口和P3口,因此数据显示电路的设计采用静态显示的方式,显示电路由8个共阳极七段数码管和8片1位串入8位并出的74LS164芯片组成。这种显示方式不仅可以得到较为简单的硬件电路,而且可以得到稳定的数据输出;这种连接方式不仅占用单片机端口少,而且充分利用了单片机的资源,容易掌握其编码规律,简化了软件编程,在实验过程中,也体现出较高的可靠性。数据显示电路如图47所示。ABCDEFGPOM12345678FU1DPYR1KQ01234567ABCLKMR1DPGFECBA12RXDT7SABCDEFGPOM12345678FU12DPYR2KQ01234567ABCLKMR1DPGFECBA127SABCDEFGPOM12345678FU13DPYR3KQ01234567ABCLKMR1DPGFECBA127SABCDEFGPOM12345678FU17DPYR7KQ01234567ABCLKMR1DPGFECBA127SABCDEFGPOM12345678FU18DYPR8KQ01234567ABCLKMR1DPGFECBA127SUUU3UU85VC8989898995VC长春工程学院毕业设计(论文)17图47显示电路当COM端接VCC时其二极管正常工作,其输入端输入低电平二极管被点亮,其输入端输入高电平二极管不被点亮。七段数码管可分为共阴极和共阳极的数码管,对于共阴极的数码管只有当其输入端输入高电平时二极管才会发光;而共阳极的数码管只有当输入端输入低电平时二极管才会发光。共阴极内部每个发光二极管的阴极被接在一起,成为该各段的公共选通线;发光二极管的阳极则成为段选线。如果要显示某个数字只需相应选中对应的段选线。对于共阳极数码管,则正好相反,内部发光二极管的阳极接在一起,阴极成为段选线。这两种数码管的驱动方式是不同的。当需要点亮共阳极数码管的一段时,公共段需接高电平、该段的段选线接低电平,从而该段被点亮。当需要点亮共阴极数码管的一段时,公共段需接低电平,该段的段选线接高电平,该段被点亮。74LS164是一种8位高速串入/并出的移位寄存器,随着时钟信号的高低变化,串行数据通过一个2输入与门同步的送入,使用独立于时钟的主控复位端让寄存器的输出端变为低电平,并且采用肖特基钳位电路以达到高速运行的目的。并且还具有以下的特点典型的35MHZ移位频率;异步主控复位;门控串行输入;同步数据传输;采用钳位二极管限制高速的终端;静电放电值大于3500V。在本系统中,74LS164的连接方式为74LS164的输出Q0Q7分别接LED数码管的DP、G、F、E、D、C、B、A,并且Q7连接下一个74LS164的A、B端,时钟CLK连接单片机的TXD端,第一片芯片的AB端连接单片机的RXD端,74LS164芯片的主控复位端接高电平VCC。在这种状态下,数码管的编码如表41所示。表41数码管的编码长春工程学院毕业设计(论文)18显示数码断码显示数码断码088H808H10EBH909H24CHA0AH349HB38H42BHC9CH519HD68H618HE1CH70CBHF1EH一般来说在一个字节中按照A、B、C、D、E、F、G的顺序放置字型码,比如在一个共阴极数码管上要显示“7”,则A、B、C段需被点亮。如果对于共阴极的则A、B、C对应于高电平;如果对于共阳极的则A、B、C对应于低电平。45直流稳压电源设计8根据本设计设计要求,所用的电源为220V、50HZ的交流电,整个系统必须在接通市电以后就可以使用,这样使用更加方便简单。此设计中需要稳定的直流电源供电,芯片所需要的供电电压5V。单相交流电经过电源变压器、整流电路、滤波电路和稳定电路转换成稳定的直流电压。整流电路将交流电压变为脉动的直流电压,滤波电路可减小脉动使直流电压平滑,稳压电路的作用是在电网电压波动或负载电流变化时保持输出电压基本不变。451直流稳压源结构电源变压器、整流、滤波电路和稳压电路。1)电源变压器电源变压器的作用是将来自电网的220V交流电压U1变换为整流电路所需要的交流电压U2。电源变压器的效率为1912P其中是变压器副边的功率,是变压器原边的功率。一般小型变压器的效率如2P1长春工程学院毕业设计(论文)19表42所示表42变压器的效率副边功率P2DATADATANULLENDCASEENDIFENDPROCESSENDBLOCKSCXZENDARCHITECTUREART长春工程学院毕业设计(论文)316系统仿真、测试61仿真生成模块图61FPGA程序仿真生成模块62仿真结果长春工程学院毕业设计(论文)32图62FPGA数据采集时序仿真图如图62,FPGA数据采集时序仿真图所示,FPGA数据采集电路的输入信号有1)CLK系统工作用时钟信号输入端;2)CLKAA,CLKBB两路被测信号输入端;3)EN单片机发出的传送数据使能信号,在EN的上升沿,FPGA向单片机传送数据;4)RSEL单片机发出的传送数据类型信号,当RSEL0时,FPGA向单片机传送被测信号频率数据,当RSEL1时,FPGA向单片机传送被测信号相位差数据。FPGA数据采集电路的输出信号是DATA180FPGA到单片机的数据输出口,由输出控制信号EN和RSEL控制。7总结1在系统的总体设计方面,考虑到FPGA具有集成度高,I/O资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运算控制功能,本系统利用FPGA和单片机相结合,构成整个系统的测控主体,其中FPGA主要负责数据采集,而单片机则负责读取FPGA采集到的数据进行有关计算处理,以及键盘和显示的控制。2由于FPGA对脉冲信号比较敏感,而被测信号是周期相同,相位不同的两路正弦波信号,为了准确的测出两路正弦波信号的相位差及其频率,我们对输入波形在送入FPGA进行处理前先设置了一个具有正反馈功能的、由施密特触发器组成的整形电路进行整形,使正弦波变成方波信号,提高了系统的抗干扰能力。3FPGA数据采集电路测量正弦波信号频率的原理是在正弦波信号整形后得到方长春工程学院毕业设计(论文)33波信号的一个周期内对周期为TC秒的数据采样信号进行计数,其计数结果乘以1/TC,就是被测正弦波信号的频率,单位为HZ。4在本系统的设计中,FPGA在10MHZ数据采集信号作用下对待测信号周期计数,并对两个同频正弦信号的相位差所对应的时间差进行计数,分别得到19位数字量,19位数字量的物理单位是01S。5单片机数据运算控制电路的软件设计思路是,单片机不断地从FPGA读取信号的周期和A、B信号相位差所对应的时间差,读取数据后进行有关计算,并通过转换后,送出给显示模块实现频率和相位差的显示。6整个系统硬件电路中,单片机MCU与FPGA进行数据交换占用了P0口、P1口和P3口,因此我们数据显示电路的设计采用静态显示的方式,显示电路由8个共阳极七段数码管和8片1位串入8位并出的74LS164芯片组成。这种显示方式不仅可以得到较为简单的硬件电路,而且可以得到稳定的数据输出,这种连接方式不仅占用单片机端口少,而且充分利用了单片机的资源,容易掌握其编码规律,简化了软件编程,在实验过程中,也体现出较高的可靠性。长春工程学院毕业设计(论文)34参考文献1潘松VHDL使用教程M成都电子科技大学出版社20002徐志军、许光辉大规模可编程逻辑器件及其应用M成都电子科学出版社20013蒋焕文、孙续电子学测量M中国计量出版社19884潘永雄新编单片机原理与应用M西安电子科技出版社20025何立民单片机应用技术选编(6)北京北京航空航天大学出版社,1998。6唐竞新数字电子电路清华大学出版社,2003097赵新民,智能仪器原理及设计哈尔滨哈尔滨工业大学出版社,19898康华光,电子技术基础模拟部分(第四版)北京高等教育出版社,20039吴超英基于CPLD/FPGA技术的数字系统设计J安徽工业大学学报,2003,015610刘夫江基于单片机和CPLD的等精度数字频率计设计J山东大学,20074911张永艳基于复杂可编程逻辑器件及用VHDL语言编程的数字频率计的设计J内蒙古大学,2004101512张永安基于CPLD的多功能等精度数字频率计的设计J内蒙古大学,2004212713马建国电子系统设计M北京,高等教育出版社,200514杨刚,周群电子系统设计与实践M北京,电子工业出版社,200615谢自美电子线路设计实验测试M武汉,华中理工出版社,200516周志敏主编电源实用技术系列书M北京,机械工业出版社,200617徐爱钧8051单片机实践教程M北京,电子工业出版社,200518王修才,刘祖望单片机接口技术M上海,复旦大学出版社,200019黄智伟全国大学生电子设计竞赛系统设计M北京,北京航空航天大学出版社,200620MTANAKAANDKNAKAYAMA,JPNJAPPLPHYS,PART122,233_1983_21SHIGERUHOSOEETAL,PRECISENG17,258_1995_22NMOLDHAMETAL,PRECISENG15,173_1993_23ATSELIKOVETAL,16,1613_1998_24SMORIETAL,OPTENG_BELLINGHAM_27,823_1983_25NBYIMETAL,MEASSCITECHNOL11,1131_1991_26CMWUETAL,MEASSCITECHNOL7,520_1996_长春工程学院毕业设计(论文)35致谢毕业设计即将结束,大学生活也即将结束。在这里,我首先要感谢指导我的林老师,是林老师的耐心指导,从查阅资料、设计方案、元器件的选择等很多方面都给了我详细的指导,才使我的设计能够有顺序、有计划的完成。林老师严谨细致、一丝不苟的作风一直是我工作、学习中的榜样,不仅授我以专业知识,而且教我做人,虽历时四载,却给以终生受益无穷之道。他循循善诱的教导和不拘一格的思路给予我无尽的启迪。林老师多次询问我的设计进程,并为我指点迷津,帮助我开拓设计思路、精心点拨、热忱鼓励。在此向林老师真诚的说声谢谢您老师另外,要感谢在大学期间所有传授我知识的老师,是你们的悉心教导使我有了良好的专业知识,这也是论文得以完成的基础。感谢所有给我帮助的老师和同学,谢谢你们长春工程学院毕业设计(论文)36附录一单片机程序如下;SZXWYASMDATAHEQU40H周期的时间DATALEQU41HDATA2LEQU42H时间差DATA2HEQU43HDATA3EQU44HDATA33EQU45HAD0EQU30H除法占用乘法占用AD1EQU31HAD2EQU32HAD3EQU33HAD4EQU34HAD5EQU35HAD6EQU36HADAEQU4FHADBEQU5FHADCEQU4DHADEEQU5DHDSELBITP13FENBITP15KEY1BITP17KEY2BITP16ALABITP35DISPBITBIT2FH0ORG00HLJMP100HORG100HMIANMOV2FH,01HMIAN1NOPLCALLDUSHUJU读FPGA数据LCALLZHUNBEIZHOUQI装入频率除法数据CLR2FH3JNB2FH3,DIVDD1LJMPCHCHUDIVDD1LCALLDIVD1计算频率MOV6FH,4FHMOV6EH,4EHMOV6DH,4DHMOV6CH,4CH长春工程学院毕业设计(论文)37MOV35H,4FHMOV34H,4EHMOV33H,4DHMOV32H,4DHLCALLBCDST二进制转换为BCD码MOVR0,30HMOVR1,3FHMOVR7,04HMOV30H,0MOV31H,0MOV32H,0MOV33H,0MOV34H,0MOV35H,0MOV36H,0LCALLBCD_2BCDMOV70H,18MOV71H,30HMOV72H,31HMOV73H,32HMOV74H,33HMOV75H,34HMOV76H,35HMIANWCLCALLX3600装入相位计算数据LCALLMULNMMOV4AH,5AH将以X3600为初始地址单元的积送入除法缓冲区MOV4BH,5BHMOV4CH,5CHMOV4DH,5DHMOV4EH,5EHMOV4FH,5FHMOV5FH,DATAL装入被测周期时间MOV5EH,DATAHMOV5DH,DATA3LCALLDIVD1得到相位差值MOV35H,4FHMOV34H,4EHMOV33H,4DHMOV32H,0LCALLBCDST二进制转换为BCD码MOVR0,30HMOVR1,3FHMOVR7,04H长春工程学院毕业设计(论文)38MOV30H,0MOV31H,0MOV32H,0MOV33H,0MOV34H,0MOV35H,0MOV36H,0LCALLBCD_2BCDMOV78H,16MOV79H,30HMOV7AH,31HMOV7BH,32HMOV7CH,33HMOV7DH,34HMOV7EH,35HCHCHULCALLDISPKEYCODJBP17,MIAN11LCALLDELAY1JNBP17,CPL2FH0LCALLDELAY2MIAN11LCALLDELAY1LCALLDELAY1LCALLDELAY1LJMPMIAN1PROCDUSHUJUDUSHUJUCLRRSELCLRENMOVA,P0MOVDATAL,AMOVA,P2MOVDATAH,AMOVA,P1ANLA,00000111BMOVDATA3,ASETBRSELSETBENNOPCLRENMOVA,P0MOVDATA2L,AMOVA,P2MOVDATA2H,A长春工程学院毕业设计(论文)39MOVA,P1ANLA,00000111BMOVDATA33,ASETBENRETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDPROCZHUNBEIZHOUQIZHUNBEIZHOUQI;2NBYTE/NBYTENBYTE,HEREN3IN31H;4A,4B,4C,4D,4E,4FH/5D,5E,5FH4D,4E,4FHMOV5FH,DATALMOV5EH,DATAHMOV5DH,DATA3MOV4FH,80H低位MOV4EH,96HMOV4DH,98HMOV4CH,00HMOV4BH,0HMOV4AH,0HRETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDPROCMULNMMULNMNOP;NBYTESXMBYTESNMBYTESHEREN3;M3MOV30H,03H;4D,4E,4FH5D,5E,5FH5A5FHMOV31H,03HMULTTMOVA,AD0MOVR3,AD1MOVR2,AADDA,R3INCAMOVAD2,AMOVA,ADBCLRC长春工程学院毕业设计(论文)40SUBBA,R3MOVAD6,AMOVR1,ASUBBA,R2MOVAD5,AINCR2MULNMZMOVR1,00HDECR1DJNZR2,MULNMZMULNMBMOVR2,AD0MOVR1,AD6MOVR0,ADACLR00HMULNMLMOVA,ADBJZMULNMDMOVB,R0MULABADDA,R1MOVR1,AJNB00H,MULNM1INCBMULNM1MOVA,BDECR1ADDCA,R1MOVR1,AMOV00H,CDECR0DJNZR2,MULNMLMULNMDMOVR0,AD5CLRAMOVR2,AD2MULNMSXCHA,R0INCR0DJNZR2,MULNMSDJNZR3,MULNMBRETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDPROCX3600;NBYTESXMBYTESNMBYTESHEREN3;M3长春工程学院毕业设计(论文)41;4D,4E,4FH5D,5E,5FH5A5FHX3600MOV4DH,DATA33MOV4EH,DATA2HMOV4FH,DATA2LMOV5DH,00HMOV5EH,0EHMOV5FH,10HRETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDPROCBCD_2BCDBCD_2BCDNOPLOOP0CLRAMOVA,R1MOVB,A;SWAPAANLA,0FHMOVR0,AINCR0MOVA,BSWAPAANLA,0FHMOVR0,ADECR1INCR0DJNZR7,LOOP0RETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDPROCDISP显示程序模块DISPPUSHACCPUSHPSWPUSHDPHPUSHDPLMOVA,76HCJNEA,0,NOPBMOV76H,17长春工程学院毕业设计(论文)42MOVA,75HCJNEA,0,NOPBMOV75H,17MOVA,74HCJNEA,0,NOPBMOV74H,17MOVA,73HCJNEA,0,NOPBMOV73H,17MOVA,72HCJNEA,0,NOPBMOV72H,17MOVA,71HCJNEA,0,NOPBMOV71H,0MOVA,70HCJNEA,0,NOPBMOV70H,17NOPBMOVA,7EHCJNEA,0,NOPB1MOV7EH,17MOVA,7DHCJNEA,0,NOPB1MOV7DH,17MOVA,7CHCJNEA,0,NOPB1MOV7CH,17MOVA,7BHCJNEA,0,NOPB1MOV7BH,17NOPB1MOVR1,70H起始显示地址为JNB2FH0,DISXWJMPDISPPDISXWMOVR1,78HDISPPMOVR2,7DISP1MOVA,R1MOVDPTR,TABMOVCA,ADPTRJB2FH0,OKOKMOVB,AMOVA,R1CJNEA,7AH,NONOMOVA,B长春工程学院毕业设计(论文)43ANLA,11110111BJMPOKOKNONOMOVA,BOKOKMOVSBUF,ADL1JNBTI,DL1CLRTIINCR1DJNZR2,DISP1POPDPLPOPDPHPOPPSWPOPACCRETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动TABDB88H,0EBH,04CH,049H,2BHDB19H,18H,0CBH,08H,09HDB0AH,38H,9CH,68H,1CH,1EH,00FH,0FFH,2AHENDPROCDELAY1DELAY1CLRALAMOVR6,64HDELAY11MOVR7,250DJNZR7,DJNZR6,DELAY11SETBALARETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDPROCDELAY2DELAY2MOVR6,64HDELAY21MOVR7,250DJNZR7,DJNZR6,DELAY21RETNOPPC值出错处理NOP空操作NOP空操作长春工程学院毕业设计(论文)44LJMPMIAN重新复位起动ENDPROCDIVD1DIVD1NOP;2NBYTE/NBYTENBYTE,HEREN3IN31H4A,4B,4C,4D,4E,4FH/5D,5E,5FH4D,4E,4FHMOV30H,06HMOV31H,03H除数的字节数DIVPPMOVA,AD1MOVR2,AR203HRLARLARLAMOVR3,AR318H24DCLR0F0HB00清标志位CLRCC0MOVA,ADASUBBA,R2MOVAD3,AAD34CHMOVR1,ADBDIVMB2BMOVA,R1JNZDIVM2BDECR1DJNZR2,DIVMB2BSETB0F0HRETDIVM2BMOVR2,AD1MOVR1,ADBMOVR0,AD3DIVM2LMOVA,R0SUBBA,R1DECR0DECR1DJNZR2,DIVM2LJNCDIVM20DIVM2DLCALLSHIL1JCDIVM2SDIVM2CMOVR0,AD3MOVR1,ADBMOVR2,AD1DIVM2CLMOVA,R0SUBBA,R1DECR0长春工程学院毕业设计(论文)45DECR1DJNZR2,DIVM2CLJCDIVM2EDIVM2SINCADAMOVR2,AD1MOVR0,AD3MOVR1,ADBLCALLSUBMBBDIVM2EDJNZR3,DIVM2DRETDIVM20SETB0F0HRETDB02H,12HSHIL1MOVR2,AD0MOVR0,ADASHIL1BCLRCSHILLMOVA,R0RLCAMOVR0,ADECR0DJNZR2,SHILLRETSUBMBMOVR2,AD0NOSIGNNBYTESMINUSENBYTESMOVR0,ADA4FH5FH4FHMOVR1,ADBSUBMBBCLRCSUBMB1MOVA,R0SUBBA,R1MOVR0,ADECR0DECR1DJNZR2,SUBMB1RETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDPROCBCDSTBCDSTMOVR7,32CLRC长春工程学院毕业设计(论文)46MOV3FH,00HMOV3EH,00HMOV3DH,00HMOV3CH,00HMOV3BH,00HMOV3AH,00HKKKMOVA,35HRLCAMOV35H,AMOVA,34HRLCAMOV34H,AMOVA,33HRLCAMOV33H,AMOVA,32HRLCAMOV32H,AMOVA,3FHADDCA,3FHDAAMOV3FH,AMOVA,3EHADDCA,3EHDAAMOV3EH,AMOVA,3DHADDCA,3DHDAAMOV3DH,AMOVA,3CHADDCA,3CHDAAMOV3CH,AMOVA,3BHADDCA,3BHDAAMOV3BH,AMOVA,3AHADDCA,3AHDAAMOV3AH,ADJNZR7,KKK长春工程学院毕业设计(论文)47RETNOPPC值出错处理NOP空操作NOP空操作LJMPMIAN重新复位起动ENDENDGANEMPLOYMENTTRIBUNALCLAIEMPLOYMENTTRIBUNALSSORTOUTDISAGREEMENTSBETWEENEMPLOYERSANDEMPLOYEESYOUMAYNEEDTOMAKEACLAIMTOANEMPLOYMENTTRIBUNALIFYOUDONTAGREEWITHTHEDISCIPLINARYACTIONYOUREMPLOYERHASTAKENAGAINSTYOUYOUREMPLOYERDISMISSESYOUANDYOUTHINKTHATYOUHAVEBEENDISMISSEDUNFAIRLYFORMOREINFORMATIONABOUTDISMISSALANDUNFAIRDISMISSAL,SEEDISMISSALYOUCANMAKEACLAIMTOANEMPLOYMENTTRIBUNAL,EVENIFYOUHAVENTAPPEALEDAGAINSTTHEDISCIPLINARYACTIONYOUREMPLOYERHASTAKENAGAINSTYOUHOWEVER,IFYOUWINYOURCASE,THETRIBUNALMAYREDUCEANYCOMPENSATIONAWARDEDTOYOUASARESULTOFYOURFAILURETOAPPEALREMEMBERTHATINMOSTCASESYOUMUSTMAKEANAPPLICATIONTOANEMPLOYMENTTRIBUNALWITHINTHREEMONTHSOFTHEDATEWHENTHEEVENTYOUARECOMPLAININGABOUTHAPPENEDIFYOURAPPLICATIONISRECEIVEDAFTERTHISTIMELIMIT,THETRIBUNALWILLNOTUSUALLYACCEPTIIFYOUAREWORRIEDABOUTHOWTHETIMELIMITSAPPLYTOYOU,TAKEADVICEFROMONEOFTHEORGANISATIONSLISTEDUNDERFURTHERHELPEMPLOYMENTTRIBUNALSARELESSFORMALTHANSOMEOTHERCOURTS,BUTITISSTILLALEGALPROCESSANDYOUWILLNEEDTOGIVEEVIDENCEUNDERANOATHORAFFIRMATIONMOSTPEOPLEFINDMAKINGACLAIMTOANEMPLOYMENTTRIBUNALCHALLENGINGIFYOUARETHINKINGABOUTMAKINGACLAIMTOANEMPLOYMENTTRIBUNAL,YOUSHOULDGETHELPSTRAIGHTAWAYFROMONEOFTHEORGANISATIONSLISTEDUNDERFURTHERHELPIFYOUAREBEINGREPRESENTEDBYASOLICITORATTHETRIBUNAL,THEYMAYASKYOUTOSIGNANAGREEMENTWHEREYOUPAYTHEIRFEEOUTOFYOURCOMPENSATIONIFYOUWINTHECASETHISISKNOWNASADAMAGESBASEDAGREEMENTINENGLANDANDWALES,YOURSOLICITORCANTCHARGEYOUMORETHAN35OFYOURCOMPENSATIONIFYOUWINTHECASEIFYOUARETHINKINGABOUTSIGNINGUPFORADAMAGESBASEDAGREEMENT,YOUSHOULDMAKESUREYOURECLEARABOUTTHETERMSOFTHEAGREEMENTITMIGHTBEBESTTOGETADVICEFROMANEXPERIENCEDADVISER,FOREXAMPLE,ATACITIZENSADVICEBUREAUTOFINDYOURNEARESTCAB,INCLUDINGTHOSETHATGIVEADVICEBYEMAIL,CLICKONNEARESTCABFORMOREINFORMATIONABOUTMAKINGACLAIMTOANEMPLOYMENTTRIBUNAL,SEEEMPLOYMENTTRIBUNALSTHELACKOFAIRUPTHEREWATCHMCAYMANISLANDSBASEDWEBB,THEHEADOFFIFASANTIRACISMTASKFORCE,ISINLONDONFORTHEFOOTBALLASSOCIATIONS150THANNIVERSARYCELEBRATIONSANDWILLATTENDCITYSPREMIERLEAGUEMATCHATCHELSEAONSUNDAY长春工程学院毕业设计(论文)48“IAMGOINGTOBEATTHEMATCHTOMORROWANDIHAVEASKEDTOMEETYAYATOURE,“HETOLDBBCSPORT“FORMEITSABOUTHOWHEFELTANDIWOULDLIKETOSPEAKTOHIMFIRSTTOFINDOUTWHATHISEXPERIENCEWAS“UEFAHASOPENEDDISCIPLINARYPROCEEDINGSAGAINSTCSKAFORTHE“RACISTBEHAVIOUROFTHEIRFANS“DURINGCITYS21WINMICHELPLATINI,PRESIDENTOFEUROPEANFOOTBALLSGOVERNINGBODY,HASALSOORDEREDANIMMEDIATEINVESTIGATIONINTOTHEREFEREESACTIONSCSKASAIDTHEYWERE“SURPRISEDANDDISAPPOINTED“BYTOURESCOMPLAINTINASTATEMENTTHERUSSIANSIDEADDED“WEFOUNDNORACISTINSULTSFROMFANSOFCSKA“AGEHASREACHEDTHEENDOFTHEBEGINNINGOFAWORDMAYBEGUILTYINHISSEEMSTOPASSINGALOTOFDIFFERENTLIFEBECAMETHEAPPEARANCEOFTHESAMEDAYMAYBEBACKINTHEPAST,TOONESELFTHEPARANOIDWEIRDBELIEFDISILLUSIONMENT,THESEDAYS,MYMINDHASBEENVERYMESSY,INMYMINDCONSTANTLYALWAYSFEELONESELFSHOULDGOTODOSOMETHING,ORWRITESOMETHINGTWENTYYEARSOFLIFETRAJECTORYDEEPLYSHALLOW,SUDDENLYFEELSOMETHING,DOIT一字开头的年龄已经到了尾声。或许是愧疚于自己似乎把转瞬即逝的很多个不同的日子过成了同一天的样子;或许是追溯过去,对自己那些近乎偏执的怪异信念的醒悟,这些天以来,思绪一直很凌乱,在脑海中不断纠缠。总觉得自己自己似乎应该去做点什么,或者写点什么。二十年的人生轨迹深深浅浅,突然就感觉到有些事情,非做不可了。THEENDOFOURLIFE,ANDCANMEETMANYTHINGSREALLYDO而穷尽我们的一生,又能遇到多少事情是真正地非做不可DURINGMYCHILDHOOD,THINKLUCKYMONEYANDNEWCLOTHESARENECESSARYFORNEWYEAR,BUTASTHEADVANCEOFTHEAGE,WILLBEMOREANDMOREFOUNDTHATTHOSETHINGSAREOPTIONALJUNIORHIGHSCHOOL,THOUGHTTOHAVEACRUSHONJUSTMEANSTHATTHEREALGROWTH,BUTOVERTHEPASTTHREEYEARSLATER,HISWRITINGOFALUMNIINPEACE,SUDDENLYFOUNDTHATISNTREALLYGROWUP,ITSEEMSISNOTSOIMPORTANTTHENINHIGHSCHOOL,THINKDONTWANTTOGIVEVENTTOOUTYOURINNERVOICECANBEINTHEHIGHSCHOOLCHILDRENOFTHEFEELINGSINAPERIOD,BUTWASEVENTUALLYINFARCTIONWHENGRADUATIONPARTYINTHETHROAT,LATERAGAINSTOODONTHEPITCHHEHASSWEATPROFUSELY,LOOKEDATHISTHROWNABASKETBALLHOOPS,SUDDENLYFOUNDHIMSELFHASALREADYCANTREMEMBERHISAPPEARANCE童年时,觉得压岁钱和新衣服是过年必备,但是随着年龄的推进,会越来越发现,那些东西根本就可有可无;初中时,以为要有一场暗恋才意味着真正的成长,但三年过去后,自己心平气和的写同学录的时候,突然就发现是不是真正的成长了,好像并没有那么重要了;然后到了高中,觉得非要吐露出自己的心声才能为高中生涯里的懵懂情愫划上一个句点,但毕业晚会的时候最终还是被梗塞在了咽喉,后来再次站在他曾经挥汗如雨的球场,看着他投过篮球的球框时,突然间发现自己已经想不起他的容颜。ORIGINALLY,THISWORLD,CANPRODUCEACHEMICALREACTIONTOANEVENT,INADDITIONTORESOLUTELY,HAVETODO,ANDTIME原来,这个世界上,对某个事件能产生化学反应的,除了非做不可的坚决,还有,时间。长春工程学院毕业设计(论文)49APERSONSTIME,YOURIDEASAREALWAYSSPECIALTOCLEARWANT,WANT,LINEISCLEAR,ASIFNOTHINGCOULDSHAKEHISALSOONCESEEMEDTOBEDETERMINEDTODOSOMETHING,BUTMOREOFTENISHEBACKEDOUTATLASTDISLIKEHISCOWARDICE,FINALLYFOUNDTHATTHEREAREALOTOFLOVE,THEREAREALOTOFMISS,LIKESHADOWREALLYHAVEBEENDOOMEDTHOSEWHODO,JUSTGREENYEARSONESELFGIVEONESELFANARMINJECTION,ORISASELFRIGHTEOUSSPIRITUAL一个人的时候,自己的想法总是特别地清晰。想要的,不想要的,界限明确,好像没有什么可以撼动自己。也曾经好像已经下定了决心去做某件事,但更多的时候是最后又打起了退堂鼓。嫌恶过自己的怯懦,最终却发现有很多缘分,有很多错过,好像冥冥之中真的已经注定。那些曾经所谓的非做不可,只是青葱年华里自己给自己注射的一支强心剂,或者说,是自以为是的精神寄托罢了。ATTHEMOMENT,THESKYISDARK,THEAIRISFRESHFACTORAFTERJUSTRAINEDSUDDENLYTHOUGHTOFBLUEPLAIDSHIRTTHOSEWEREBROKENINTOVARIOUSSHAPESOFSTATIONERYFROMTHECORNERATTHEBEGINNINGOFDEEPFRIENDSHIPHAVEDECLAREDTHEENDOFTHEENCOUNTERTHATHAVENTSTARTP

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论