组成原理复习题目_第1页
组成原理复习题目_第2页
组成原理复习题目_第3页
组成原理复习题目_第4页
组成原理复习题目_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、填空题:1. 计算机的硬件包括(运算器)、(存储器)、(控制器)、适配器、输入输出设备。2. 按IEEE754标准,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成。3. 计算机采用多级存储体系结构,即(cache)、(主存)和(外存)。4. 形成指令地址的方式,称为(指令寻址方式)。有(顺序寻址)和(跳跃寻址)两种,由指令计数器来跟踪。5. CPU是计算机的中央处理器部件,具有(指令控制)、(操作控制)、时间控制、(数据加工)的基本功能。6.为了解决(多个)主设备同时竞争总线(控制权)的问题,必须具有总线(仲裁部件)。7. 磁表面存储器由于存储容量大,(位成本低),在计算机系统中作

2、为(辅助)大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。(2)1. 早期将(运算器)和(控制器)合在一起称为Cpu(中央处理器)。2. 数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。3. Cache是一种(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的(硬件)技术4. 形成操作数地址的方式,称为(数据寻址方式)。操作数可放在专用寄存器、(通用寄存器)、内存和(指令)中。5. CPU中至少要有如下六类寄存器:(指令寄存器)、(程序计数器)、(地址寄存器)、数据缓冲器、通用寄存器、状态条件寄

3、存器。6. 接口部件在它动态联结的两个功能部件间起着(缓冲器)和(转换器)的作用,以便实现彼此之间的(信息传送)。7. 外围设备的功能是在计算机和(其他机器)之间,以及计算机与(用户)之间提供联系。(3)1. (存储)程序并按(地址)顺序执行是冯诺依曼型计算机的(工作原理)。2. 移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。3. 存储器的技术指标有(存储容量)、(存取时间)、(存储周期)、存储器带宽。4. RISC指令系统的最大特点是:(指令条数少);指令长度固定,指令格式和寻址方式种类少;只有取数/存数指令访问(存储器),其余指令的操作均在(寄存器)之间进

4、行5. 互斥的微操作,是指不能(同时)或不能在(同一个节拍内)并行执行的微操作。可以(编码)。6. 当代流行的标准总线内部结构包含:(数据传送总线)(由地址线、数据线、控制线组成);(仲裁总线);中断和同步总线;(公用线)(电源、地线、时钟、复位灯信号线)。7. 中断系统是计算机实现中断功能的(软硬件)总称。一般在CPU中设置中断机构,在外设接口中设置中断控制器,在软件上设置相应的(中断服务程序)。选择题1. 下面哪一项不是冯.诺依曼型计算机的最根本特征。( B )。A、以运算器为中心 B、指令并行执行 C、存储器按地址访问 D、数据以二进制编码,并采用二进制运算2. 下列对高级语言和低级语言

5、的表述中,错误的是(A)。A、在超级计算机中,高级语言的执行时间和低级语言的执行时间有可能相同B、程序员采用低级语言编程时,需要具有硬件的知识C、汇编语言和机器语言都属于低级语言D、高级语言不依赖计算机的硬件和指令系统3. 改善计算机性能的重要技术途径是(D )。A、采用冯.诺依曼体系结构 B、扩大内存容量 C、采用并行处理技术 D、提高CPU的主频4. 假设x为8位的定点整数(其中最高位为符号位,低7位为数据位),已知x补=0011 0010,则-x补等于( D )。A、0011 0010B、1011 0011 C、1100 1101 D、1100 11105. 假设x为8位的定点整数(其中

6、最高位为符号位,低7位为数据位),已知x补=0111 1111,则x的原码等于( A )。A、0111 1111B、1000 0001 C、0000 0001 D、以上答案都不对6. 假定某一个实数 x=-0100 0101B,在计算机内部表示为0011 1011B,则该数所用的编码形式为( D )。A、原码 B、反码 C、补码 D、移码7. 在机器数( B )中,0的表示形式不是唯一的。A、原码和补码 B、原码和反码 C、移码和补码 D、只有补码8. 若一个寄存器的内容为FCH,则该内容的十进制数为( A )。A、-4 B、252 C、-252 D、49. 计算机系统中运用补码进行运算的目的

7、是( A )。A、简化运算器的设计 B、提高运算的精度C、原码计算无法实现减法运算 D、硬件只能识别补码10. 运算器可以采用多种总线结构,需要在ALU的两个输入端加上两个缓冲寄存器是( B )。A、双总线结构 B、单总线结构 C、三总线结构 D、以上都正确11. 若采用双符号位,则两个正数相加产生溢出时,其双符号位为( C )。A、00 B、10 C、01 D、1112. 若采用双符号位,则两个负数相加产生溢出时,其双符号位为( B )。A、00 B、10 C、01 D、1113. 下列描述错误的是( B )。A、随机存储可随时存取信息,断电后信息丢失B、主存储器的信息是不可改变的 C、E2

8、PROM是可电改写的只读存储器D、PROM制成后只可写入一次。14. 下列寻址方式中,与所执行的指令地址有关的寻址方式是(A)。A、相对寻址 B、寄存器寻址 C、立即寻址 D、直接寻址15. 下列寻址方式中,具有多重存储器访问的是(C)。A、相对寻址 B、寄存器寻址 C、间接寻址 D、堆栈寻址16. 下列对指令系统的描述中,错误的是(C)。A、CISC的指令系统一般多达二三百条 B、RISC的指令系统的指令条数较少 C、RISC的指令长度不固定,使用比较灵活D、RISC的指令系统中仅有取数和存数指令访问存储器,其它指令的操作都在寄存器之间进行。17. 下列对指令系统的描述中,正确的是(C)。A

9、、RISC的指令系统一般多达二三百条 B、CISC的指令系统的指令条数较少 C、RISC的指令长度固定D、RISC的指令系统中所有指令都能访问存储器18. CPU中的控制器的功能是(A)。A、从主存中取出指令、分析指令并产生有关的操作控制信号 B、完成算术逻辑运算 C、产生时序信号D、从主存中取出指令并完成数据基本运算19. 下列关于计算机系统的概念中,正确的是( C)。A、CPU只能识别指令,无法识别总线上的数据 B、运算器完成算术逻辑运算,并实现取指操作 C、在执行周期中,CPU根据对指令操作码的译码或测试,进行指令所要求的操作D、CPU周期是由若干个指令周期组成。20. 下列关于计算机系

10、统的概念中,错误的是( C)。A、CPU能识别指令和数据 B、运算器完成算术逻辑运算 C、在取指周期中,CPU根据对指令操作码的译码或测试,进行指令所要求的操作D、指令周期是由若干个CPU周期组成。21. 对于单处理系统而言,内部总线是指( C )。A、CPU同计算机系统的其它高速功能部件相连接的总线B、CPU同IO设备之间相互连接的总线C、CPU内部连接各寄存器及运算器件之间的总线D、IO设备之间互相连接的总线22. 对于单处理系统而言,系统总线是指( A )。A、CPU同计算机系统的其它高速功能部件相连接的总线B、CPU同IO设备之间相互连接的总线C、CPU内部连接各寄存器及运算器件之间的

11、总线D、IO设备之间互相连接的总线23. 下列对于总线的描述,正确的是( D )。A、CPU同其它高速功能部件相连接的总线,称为内部总线B、CPU同IO设备之间相互连接的总线,称为IO总线C、CPU内部连接各寄存器及运算器件之间的总线,称为外部总线D、IO设备之间互相连接的总线,称为IO总线24. 关于总线的内部结构的描述中,错误的是( C )。A、在早期总线结构中,CPU是总线上唯一的主控者B、当代总线结构是一些标准总线,它与结构、CPU无关C、当代总结结构中,系统不允许存在多个处理器模块D、当代总结结构中,总线控制器的作用是完成几个总线请求者之间的协调与仲裁25. 按照数据传送的格式不同,

12、总线可以分为是( B )。A、数字总线和模拟总线B、串行总线和并行总线C、同步总线和异步总线D、内部总线和IO总线26. 在集中式仲裁方式中,( A )对硬件电路故障最敏感,如果第i个设备的接口中有关链的电路有故障,那么第i个以后的设备都不能工作。A、链式查询方式B、计数器定时查询方式C、独立请求方式D、链式查询方式和计数定时查询方式27. 在集中式仲裁方式中,( A )优先级是固定不变的。A、链式查询方式B、计数器定时查询方式C、独立请求方式D、链式查询方式和计数定时查询方式28. 在集中式仲裁方式中,( C )的总线仲裁器中有一个排队电路,它根据一定的优先级次序首先响应哪个设备的请求,给设

13、备以授权信号。A、链式查询方式B、计数器定时查询方式C、独立请求方式D、链式查询方式和计数定时查询方式29. 在集中式仲裁方式中,( D )的特点之一是总线上设备的优先级次序是可以改变的。A、链式查询方式B、计数器定时查询方式C、独立请求方式D、独立请求方式和计数定时查询方式判断题:1. 模拟计算机的特点是数值用连续量来表示。()2. 运算器是数据的加工处理部件,但不是CPU的重要组成部分。()3. 存取时间、存储周期、储存器带宽三个概念反应了主存的速度指标。()4. 寄存器间接寻址方式中,操作数在主存单元。()5. 指令周期是指CPU从主存取出一条指令加上执行一条指令的时间。()6. 在集中

14、式总线仲裁中独立请求方式响应时间最快。()7. 发生中断请求的条件是一条指令执行结束。()8. DMA是主存与外设之间交换数据的方式,也可用于主存与主存之间的数据交换。()9. ROM既可以读也可以写。()10. 逻辑非也称求反。()11. 运算器不是CPU的组成部分。()12. ALU只可以进行加减乘除等算术运算,不可以做逻辑运算。()13. 主存储器简称外存,但它是小容量辅助存储器。() 14. RISC访内指令中,操作数的物理位置一般安排在两个主存单元。 ()15. CPU中跟踪指令后续地址的寄存器是程序计数器。 ()16. 从信息流的传输速度来看,多总线系统工作效率最低。()17. C

15、PU响应中断时,暂停运行当前程序,自动转移到中断服务程序。()18. 为了便于实现多级中断,保存现场信息最有效的办法是采用堆栈。()19. 冯诺依曼机工作的基本方式的特点是按地址访问并顺序执行指令。()20. 浮点数的取值范围由阶码的位数决定,而精度由尾数的位数决定。()21. Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。()22. 每一个基本操作就叫做一条指令,而解算某一问题的一串指令序列,叫做该问题的计算程序,简称程序。()23. 流水线中造成控制相关的原因是条件转移指令而引起。()24. 集中式总线控制中,定时查询方式的响应速度最快。()25. 在当今的计算机系统中,存

16、储器是数据传送的中心,但访问存储器的请求是由CPU或I/O发出的。()26. DMA方式是指:由DMA控制器执行I/O程序,以实现外围设备与主存之间的数据直传。()27. 单地址指令中为了完成两个数的算术运算, 除地址码指明的一个操作数以外,另一个数常需采用间接寻址方式。()计算题:1已知:x=+126,y=-120,设机器字长为8bit, 求: x原,x反,x补; y原,y反,y补; x补+y补=? 由求得x+y=?解:x原= ,x反=, x补=;(各2分) y原= ,y反= ,y补=;(各2分)x补+y补=+=(5分) x+y=+6(3分)2x=0.1101*210 y=-0.1010*2

17、11,尾数和阶符都采用补码表示,都采用双符号位表示法。求x+y解:x浮=0010,00.1101y浮=0011,11.0110(4分)阶差=1111 即为-1Mx应当右移1位,x浮=0011,00.0110(1) (3分)尾数和为11.1100(1)(3分)左规11.0010(0),阶码减2为0001(3分)舍入(就近舍入)11.0010 (3分) x+y=-0.1110*201(4分)设计题1. 下图所示为双总线结构机器的数据通路,说明各功能部件的名称。设数存D-Cache存储容量为2M64位,指存I-Cache存储容量为1M32位, SUBR2,R0指令完成(R0)-(R2)R0的功能操作,画出其指令周期流程图,假设该指令的地址已放入PC中。并在流程图每一个CPU周期右边列出相应的微操作控制信号序列

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论